專(zhuān)利名稱(chēng):基于sopc的led顯示控制系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及采用FPGA大規(guī)模集成電路實(shí)現(xiàn)單芯片SOPC實(shí)現(xiàn)LED顯示屏控制系統(tǒng),特別涉及基于SOPC的LED顯示控制系統(tǒng)。
背景技術(shù):
傳統(tǒng)的大型LED顯示屏控制系統(tǒng)以單片機(jī)MCU、ARM或PLD為核心控制芯片,以FPGA為核心的LED顯示屏控制系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)起來(lái)比較復(fù)雜,并且需要以高性能的FPGA芯片作為基礎(chǔ),而以微處理器為核心的LED顯示屏控制系統(tǒng)不夠靈活,在改變LED屏幕顯示尺寸時(shí),需要大幅修改系統(tǒng)設(shè)計(jì),PLD雖在處理速度上有較大提高且能很好地控制多模塊顯示,但其在時(shí)序電路描述方面明顯不如FPGA。于是提出了基于FPGA的SPOC的大型LED顯示屏系統(tǒng)設(shè)計(jì)方案,該系統(tǒng)中FPGA軟核為主控制單元,又集成掃描控制單元,該方案簡(jiǎn)化電路,提高系統(tǒng)的靈活性和可靠性。實(shí)踐仿真結(jié)果表明系統(tǒng)顯示內(nèi)容較多,能較好地支持彩色顯 示,降低了功耗,實(shí)現(xiàn)了現(xiàn)場(chǎng)實(shí)時(shí)控制顯示。
發(fā)明內(nèi)容本實(shí)用新型的發(fā)明目的是提供一種基于SOPC的LED顯示控制系統(tǒng),該系統(tǒng)中FPGA軟核為主控制單元,又集成掃描控制單元,該方案簡(jiǎn)化電路,提高系統(tǒng)的靈活性和可靠性,系統(tǒng)顯示內(nèi)容較多,能較好地支持彩色顯示,降低了功耗,實(shí)現(xiàn)了現(xiàn)場(chǎng)實(shí)時(shí)控制顯示。為實(shí)現(xiàn)上述發(fā)明目的本實(shí)用新型是這樣實(shí)現(xiàn)的,一種基于SOPC的LED顯示控制系統(tǒng),它是整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,其特征在于嵌入式處理器是由以太網(wǎng)訪問(wèn)模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊,時(shí)鐘控制模塊以及嵌入式軟核構(gòu)成,所述的太網(wǎng)訪問(wèn)控制模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊以及時(shí)鐘控制模塊均通過(guò)處理器本機(jī)總線與嵌入式軟核進(jìn)行信息交換;所述嵌入式軟核又經(jīng)過(guò)LMB總線與BRAM進(jìn)行雙向通信。所述的LED顯示通訊模塊是由異步收發(fā)器和外設(shè)輸出IP核GPIO構(gòu)成。所述的時(shí)鐘控制模塊是由記時(shí)器和時(shí)間控制構(gòu)成。所述太網(wǎng)訪問(wèn)控制模塊是采用以太網(wǎng)媒體訪問(wèn)控制器的TEMAC的IP核;其接口全部按精簡(jiǎn)系統(tǒng)設(shè)計(jì)。雙通道內(nèi)存控制模塊采用DDR SDRAM存儲(chǔ)器的進(jìn)行控制的多通道控制器MPMC的IP核。所述的LED顯示通訊模塊的異步收發(fā)器采用的是通用異步收發(fā)器器UART的IP核。所述以太網(wǎng)媒體訪問(wèn)控制器采用開(kāi)源的LWIP網(wǎng)絡(luò)協(xié)議棧。對(duì)上述方案做進(jìn)一步分析,整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,設(shè)計(jì)中的IP核均可使用Xilinx提供的IP核資源。在設(shè)計(jì)中,使用到了 Xilinx公司的通用外設(shè)輸入輸出IP核GPI0,用來(lái)實(shí)現(xiàn)對(duì)顯示屏和外設(shè)進(jìn)行控制,還包括用于DDR SDRAM存儲(chǔ)器的進(jìn)行控制的的多通道存儲(chǔ)控制器MPMC的IP核,用于終端數(shù)據(jù)顯示的通用異步收發(fā)器UART的IP核,用于網(wǎng)絡(luò)傳輸功能的以太網(wǎng)媒體訪問(wèn)控制器的TEMAC的IP核,各個(gè)類(lèi)型的接口全部按照精簡(jiǎn)系統(tǒng)類(lèi)型設(shè)計(jì),降低占用的系統(tǒng)資源,智能掃描模塊根據(jù)各個(gè)類(lèi)型顯示模組的規(guī)則采用FSL加速器模塊和MiCToBlaz連接,操作系統(tǒng)采用實(shí)時(shí)操作系統(tǒng)Xikernel,網(wǎng)絡(luò)協(xié)議棧采用開(kāi)源的LWIP網(wǎng)絡(luò)協(xié)議棧。本實(shí)用新型的優(yōu)勢(shì)在于采用單芯片的方案實(shí)現(xiàn)了系統(tǒng)所需要的所有功能,降低了系統(tǒng)的硬件成本和維護(hù)難度,處理器和模塊采用芯片的內(nèi)部總線連接,降低了系統(tǒng)的出錯(cuò)概率,系統(tǒng)內(nèi)存采用DDR2,提高了處理數(shù)據(jù)的吞吐率和速度。
圖I為本實(shí)用新型邏輯電路圖。
具體實(shí)施方式一種基于SOPC的LED顯示控制系統(tǒng),它是整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,設(shè)計(jì)中的IP核均可使用Xilinx提供的IP核資源。在設(shè)計(jì)中,使用到了 Xilinx公司的通用外設(shè)輸入輸出IP核GPI0,用來(lái)實(shí)現(xiàn)對(duì)顯示屏和外設(shè)進(jìn)行控制,還包括用于DDR SDRAM存儲(chǔ)器的進(jìn)行控制的的多通道存儲(chǔ)控制器MPMC的IP核,用于終端數(shù)據(jù)顯示的通用異步收發(fā)器UART的IP核,用于網(wǎng)絡(luò)傳輸功能的以太網(wǎng)媒體訪問(wèn)控制器的TEMAC的IP核,各個(gè)類(lèi)型的接口全部按照精簡(jiǎn)系統(tǒng)類(lèi)型設(shè)計(jì),降低占用的系統(tǒng)資源,智能掃描模塊根據(jù)各個(gè)類(lèi)型顯示模組的規(guī)則采用FSL加速器模塊和MicroBlaz連接,操作系統(tǒng)采用實(shí)時(shí)操作系統(tǒng)Xikernel,網(wǎng)絡(luò)協(xié)議棧采用開(kāi)源的LWIP網(wǎng)絡(luò)協(xié)議棧。一種基于SOPC的LED顯示控制系統(tǒng),它是整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,嵌入式處理器是由以太網(wǎng)訪問(wèn)模塊I ;雙通道內(nèi)存控制模塊2,LED顯示通訊模塊3,時(shí)鐘控制模塊4以及嵌入式軟核5構(gòu)成,所述的太網(wǎng)訪問(wèn)控制模塊I ;雙通道內(nèi)存控制模塊2,LED顯示通訊模塊3以及時(shí)鐘控制模塊4均通過(guò)處理器本機(jī)總線與嵌入式軟核5進(jìn)行信息交換;所述嵌入式軟核又經(jīng)過(guò)LMB總線與BRAM進(jìn)行雙向通信。所述的LED顯示通訊模塊是由異步收發(fā)器和外設(shè)輸出IP核GPIO構(gòu)成。所述的時(shí)鐘控制模塊4是由記時(shí)器和時(shí)間控制構(gòu)成。所述太網(wǎng)訪問(wèn)控制模塊I是采用以太網(wǎng)媒體訪問(wèn)控制器的TEMAC的IP核;其接口全部按精簡(jiǎn)系統(tǒng)設(shè)計(jì)。雙通道內(nèi)存控制模塊2采用DDR SDRAM存儲(chǔ)器的進(jìn)行控制的多通道控制器MPMC的IP核。所述的LED顯示通訊模塊3的異步收發(fā)器采用的是通用異步收發(fā)器器UART的IP核。所述以太網(wǎng)媒體訪問(wèn)控制器采用開(kāi)源的LWIP網(wǎng)絡(luò)協(xié)議棧。
權(quán)利要求1.一種基于SOPC的LED顯示控制系統(tǒng),它是整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,其特征在于嵌入式處理器是由以太網(wǎng)訪問(wèn)模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊,時(shí)鐘控制模塊以及嵌入式軟核構(gòu)成,所述的太網(wǎng)訪問(wèn)控制模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊以及時(shí)鐘控制模塊均通過(guò)處理器本機(jī)總線與嵌入式軟核進(jìn)行信息交換;所述嵌入式軟核又經(jīng)過(guò)LMB總線與BRAM進(jìn)行雙向通信。
2.根據(jù)權(quán)利要求I所述的基于SOPC的LED顯示控制系統(tǒng),其特征在于所述的LED顯示通訊模塊是由異步收發(fā)器和外設(shè)輸出IP核GPIO構(gòu)成。
3.根據(jù)權(quán)利要求I所述的基于SOPC的LED顯示控制系統(tǒng),其特征在于所述的時(shí)鐘控制模塊是由記時(shí)器和時(shí)間控制構(gòu)成。
4.根據(jù)權(quán)利要求I所述的基于SOPC的LED顯示控制系統(tǒng),其特征在于所述太網(wǎng)訪問(wèn)控制模塊是采用以太網(wǎng)媒體訪問(wèn)控制器的TEMAC的IP核;其接口全部按精簡(jiǎn)系統(tǒng)設(shè)計(jì)。
5.根據(jù)權(quán)利要求I所述的基于SOPC的LED顯示控制系統(tǒng),其特征在于雙通道內(nèi)存控制模塊采用DDR SDRAM存儲(chǔ)器的進(jìn)行控制的多通道控制器MPMC的IP核。
6.根據(jù)權(quán)利要求2所述的基于SOPC的LED顯示控制系統(tǒng),其特征在于所述的LED顯示通訊模塊的異步收發(fā)器采用的是通用異步收發(fā)器器UART的IP核。
專(zhuān)利摘要本實(shí)用新型涉及基于SOPC的LED顯示控制系統(tǒng)。發(fā)明目的是提供一種基于SOPC的LED顯示控制系統(tǒng),該系統(tǒng)中FPGA軟核為主控制單元,又集成掃描控制單元,提高系統(tǒng)的靈活性和可靠性,系統(tǒng)顯示內(nèi)容較多,能較好地支持彩色顯示,降低了功耗,實(shí)現(xiàn)了現(xiàn)場(chǎng)實(shí)時(shí)控制顯示。為達(dá)目的它由整個(gè)嵌入式處理器內(nèi)部集成了系統(tǒng)各種所需的各種IP核,嵌入式處理器是由以太網(wǎng)訪問(wèn)模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊,時(shí)鐘控制模塊以及嵌入式軟核構(gòu)成,太網(wǎng)訪問(wèn)控制模塊;雙通道內(nèi)存控制模塊,LED顯示通訊模塊以及時(shí)鐘控制模塊均通過(guò)處理器本機(jī)總線與嵌入式軟核進(jìn)行信息交換;嵌入式軟核又經(jīng)過(guò)LMB總線與BRAM進(jìn)行雙向通信。
文檔編號(hào)G09G3/32GK202523371SQ20112050231
公開(kāi)日2012年11月7日 申請(qǐng)日期2011年12月6日 優(yōu)先權(quán)日2011年12月6日
發(fā)明者栗振 申請(qǐng)人:上海萊視電子科技有限公司