專利名稱:液晶顯示器柵極驅(qū)動(dòng)裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及液晶技術(shù)領(lǐng)域,尤其涉及一種液晶顯示器柵極驅(qū)動(dòng)裝置。
背景技術(shù):
液晶顯示器柵極驅(qū)動(dòng)裝置用于為柵線提供驅(qū)動(dòng)信號(hào),包含多個(gè)移位寄存器單元。移位寄存器單元的典型的復(fù)位方式有兩種。如圖la所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式一中液晶顯示柵極驅(qū)動(dòng)裝置結(jié)構(gòu)示意圖,如圖lb所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式一的時(shí)序圖。其中每一個(gè)移位寄存器單元(Shift Register,簡(jiǎn)稱SR)均包括電源信號(hào)輸入端(POWERIN)、時(shí)鐘信號(hào)輸入端(CLOCKIN)、柵極驅(qū)動(dòng)信號(hào)輸出端(OUT)、信號(hào)輸入端(INPUT)以及復(fù)位信號(hào)輸入端(RESETIN),除第一個(gè)移位寄存器單元和最后一個(gè)移位寄存器單元之外,每一個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端均和與自身相鄰的上一級(jí)移位寄存器單元的復(fù)位信號(hào)輸入端以及與自身相鄰的下一級(jí)移位寄存器單元的信號(hào)輸入端連接,第一個(gè)移位寄存器單元的信號(hào)輸入端(INPUT)輸入幀起始信號(hào)(STV),最后一個(gè)移位寄存器單元(SRn+1)的復(fù)位信號(hào)輸出端(RESETOUT)和與其相鄰的上一級(jí)移位寄存器單元(SRn)的復(fù)位信號(hào)輸入端(RESETIN)以及自身的復(fù)位信號(hào)輸入端(RESETIN)連接。每一個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端均連接一條柵線(GL),用于為該柵線提供驅(qū)動(dòng)信號(hào)。每個(gè)移位寄存器單元的電源信號(hào)輸入端(POWERIN)、時(shí)鐘信號(hào)輸入端(CLOCKIN)均通過電源信號(hào)線A和時(shí)鐘信號(hào)線B接收輸入的電源信號(hào)和時(shí)鐘信號(hào)。時(shí)鐘信號(hào)可以包括第一時(shí)鐘信號(hào)(CLK)和第二時(shí)鐘信號(hào)(CLKB),也可以包括更多的時(shí)鐘信號(hào)。 圖lb中,每一個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端每隔一幀時(shí)間輸出一個(gè)高電平,控制相應(yīng)行的薄膜晶體管(TFT)打開,從而實(shí)現(xiàn)液晶顯示器的逐行掃描。最后一個(gè)移位寄存器單元(SRn+1)輸出的高電平同時(shí)作為自身和上一級(jí)移位寄存器單元(SRn)的復(fù)位信號(hào)??梢钥吹阶詈笠粋€(gè)移位寄存器單元(SRn+1)中復(fù)位信號(hào)輸入端(RESETIN)中輸入的復(fù)位信號(hào)(RESETOUT)持續(xù)時(shí)間較短,這樣會(huì)造成最后一個(gè)移位寄存器單元(SRn)和與其相鄰的上一級(jí)移位寄存器單元(SRn)的復(fù)位不可靠。 如圖2a所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式二中液晶顯示柵極驅(qū)動(dòng)裝置結(jié)構(gòu)示意圖,如圖2b所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式二的時(shí)序圖。圖2a與圖la的區(qū)別在于最后一個(gè)移位寄存器單元(SRn+1)的復(fù)位信號(hào)輸入端(RESETIN)與一個(gè)專門的用于提供復(fù)位信號(hào)的信號(hào)源(RESET)連接,需要單獨(dú)提供一條從信號(hào)源(RESET)到最后一個(gè)移位寄存器單元(SRn+1)的復(fù)位信號(hào)輸入端(RESETIN)之間的復(fù)位信號(hào)線C,信號(hào)源(RESET)輸出的復(fù)位信號(hào)(RESETOUT)維持的時(shí)間比較長(zhǎng),可以保證可靠的復(fù)位,但是需要增加一條復(fù)位信號(hào)線C,使得液晶顯示屏設(shè)計(jì)難度增大,并且需要生成專門的信號(hào)源(RESET),提高了信號(hào)控制的難度。即使采用幀起始信號(hào)(STV)作為信號(hào)源(RESET)的信號(hào),也同樣存在需要增加一條復(fù)位信號(hào)線的問題。
發(fā)明內(nèi)容
本發(fā)明的目的在于針對(duì)現(xiàn)有技術(shù)中存在的問題,提供一種液晶顯示器柵極驅(qū)動(dòng)裝置,可以保證液晶顯示器柵極驅(qū)動(dòng)裝置中各移位寄存器單元的可靠復(fù)位,并且不會(huì)過多占用液晶顯示屏的面積,不會(huì)造成屏設(shè)計(jì)難度的顯著增加。 為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種液晶顯示器柵極驅(qū)動(dòng)裝置,包括n個(gè)移位寄
存器單元、時(shí)鐘信號(hào)線、電源信號(hào)線和柵極驅(qū)動(dòng)信號(hào)輸出端,還包括復(fù)位單元; 所述復(fù)位單元與所述時(shí)鐘信號(hào)線、電源信號(hào)線和第n個(gè)移位寄存器單元連接,用
于在所述第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端輸出柵極驅(qū)動(dòng)信號(hào)之后,產(chǎn)生持續(xù)
時(shí)間大于或等于所述柵極驅(qū)動(dòng)信號(hào)持續(xù)時(shí)間的復(fù)位信號(hào),使所述第n個(gè)移位寄存器單元的
柵極驅(qū)動(dòng)信號(hào)輸出端得以復(fù)位; n為自然數(shù)。 本發(fā)明通過在液晶顯示器柵極驅(qū)動(dòng)裝置中增加復(fù)位單元,可以產(chǎn)生持續(xù)時(shí)間大于或等于柵極驅(qū)動(dòng)信號(hào)持續(xù)時(shí)間的復(fù)位信號(hào),可以保證第n個(gè)移位寄存器單元可靠地復(fù)位;并且該復(fù)位單元在液晶顯示屏中所占的面積可以做到較小,不會(huì)造成屏設(shè)計(jì)難度的顯著增加,復(fù)位單元的輸入信號(hào)采用現(xiàn)有液晶顯示器柵極驅(qū)動(dòng)裝置的信號(hào),不需要輸入新的信號(hào),不會(huì)造成信號(hào)控制難度的提高,更加方便可靠地實(shí)現(xiàn)了液晶顯示器柵極驅(qū)動(dòng)裝置的復(fù)位。
下面通過附圖和實(shí)施例,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。
圖la所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式一中液晶顯示柵極驅(qū)動(dòng)裝置結(jié)構(gòu)示意圖; 圖lb所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式一的時(shí)序圖; 圖2a所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式二中液晶顯示柵極驅(qū)動(dòng)裝置結(jié)構(gòu)示意圖; 圖2b所示為現(xiàn)有技術(shù)移位寄存器單元復(fù)位方式二的時(shí)序圖; 圖3所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一結(jié)構(gòu)示意圖 圖4a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一中復(fù)位單元示意圖; 圖4b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一時(shí)序圖; 圖4c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一中復(fù)位單元示意圖; 圖5所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二結(jié)構(gòu)示意圖 圖6a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二中復(fù)位單元示意圖; 圖6b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二時(shí)序圖; 圖6c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二中復(fù)位單元示意圖; 圖7所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三結(jié)構(gòu)示意圖 圖8a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三中復(fù)位單元
(RU-1)結(jié)構(gòu)一(RU-1)結(jié)構(gòu)二(RU-2)結(jié)構(gòu)一(RU-2)結(jié)構(gòu)二(RU-3)結(jié)構(gòu)一
圖8b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三時(shí)序圖; 圖8c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三中復(fù)位單元(RU-3)結(jié)構(gòu)二
示意圖 圖9所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例四結(jié)構(gòu)示意圖; 圖10所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例五結(jié)構(gòu)示意圖; 圖11所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例六結(jié)構(gòu)示意圖; 圖12所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例七結(jié)構(gòu)示意圖; 圖13所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例八結(jié)構(gòu)示意圖; 圖14所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例九結(jié)構(gòu)示意圖。
具體實(shí)施例方式
本發(fā)明提供的液晶顯示器柵極驅(qū)動(dòng)裝置除包括n個(gè)移位寄存器單元之外,還包括一個(gè)復(fù)位單元,該復(fù)位單元分別與時(shí)鐘信號(hào)線、電源信號(hào)線以及第n個(gè)移位寄存器單元連接,用于在第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端輸出柵極驅(qū)動(dòng)信號(hào)之后,產(chǎn)生持續(xù)時(shí)間大于或等于所述柵極驅(qū)動(dòng)信號(hào)持續(xù)時(shí)間的復(fù)位信號(hào),使第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)得以復(fù)位。 如圖3所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一結(jié)構(gòu)示意圖,該液晶顯示器柵極驅(qū)動(dòng)裝置的復(fù)位單元(簡(jiǎn)稱RU-1)的復(fù)位信號(hào)輸出端(RESET0UT)與第n個(gè)移位寄存器單元(SRn)的復(fù)位信號(hào)輸入端(RESETIN)連接。 圖3中,通過時(shí)鐘信號(hào)線B、電源信號(hào)線A可以向復(fù)位單元(RU-1)中的時(shí)鐘信號(hào)輸入端(CLKIN)和電源信號(hào)輸入端(P0WERIN)輸入時(shí)鐘信號(hào)(CLOCK)和電源信號(hào)(POWER)。與時(shí)鐘信號(hào)線B相連的時(shí)鐘信號(hào)輸入端(CL0CKIN)可以包括第一時(shí)鐘信號(hào)輸入端(CLKIN)和第二時(shí)鐘信號(hào)輸入端(CLKBIN),也可以包括更多的時(shí)鐘信號(hào),本發(fā)明實(shí)施例中以兩個(gè)時(shí)鐘信號(hào)為例進(jìn)行說明。第一時(shí)鐘信號(hào)輸入端(CLKIN)中輸入第一時(shí)鐘信號(hào)(CLK),第二時(shí)鐘信號(hào)輸入端(CLKBIN)中輸入第二時(shí)鐘信號(hào)(CLKB),第二時(shí)鐘信號(hào)(CLKB)是第一時(shí)鐘信號(hào)(CLK)的反相信號(hào)。與電源信號(hào)線相連的電源信號(hào)輸入端(P0WERIN)可以包括高電壓信號(hào)輸入端(VDDIN)和低電壓信號(hào)輸入端(VSSIN),高電壓信號(hào)輸入端(VDDIN)中輸入高電壓信號(hào)(VDD),低電壓信號(hào)輸入端(VSSIN)中輸入低電壓信號(hào)(VSS)。 如圖4a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一中復(fù)位單元(RU-1)結(jié)構(gòu)一示意圖,該復(fù)位單元(RU-1)包括第一薄膜晶體管T1和第二薄膜晶體管T2,第一薄膜晶體管T1的柵極連接第一時(shí)鐘信號(hào)輸入端(CLKIN),漏極連接高電壓信號(hào)輸入端(VDDIN),源極連接復(fù)位信號(hào)輸出端(RESET0UT);第二薄膜晶體管T2的柵極連接第二時(shí)鐘信號(hào)輸入端(CLKBIN),漏極連接第一薄膜晶體管T1的源極,源極連接低電壓輸入端(VSSIN)。
如圖4b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一時(shí)序圖,下面結(jié)合圖4a和4b說明實(shí)施例一中復(fù)位單元(RU-1)中復(fù)位信號(hào)的生成。 如圖4b所示,在第一階段,第一時(shí)鐘信號(hào)(CLK)為低電平,第一薄膜晶體管Tl截止,第二時(shí)鐘信號(hào)(CLKB)為高電平,第二薄膜晶體管導(dǎo)通,則復(fù)位信號(hào)輸出端(RESET0UT)輸出低電平。第二階段,第二時(shí)鐘信號(hào)(CLKB)為低電平,第二薄膜晶體管截止,第一時(shí)鐘信
8號(hào)(CLK)為高電平,第一薄膜晶體管導(dǎo)通,則復(fù)位信號(hào)輸出端(RESETOUT)輸出高電平。復(fù) 位信號(hào)輸出端(RESETOUT)輸出信號(hào)一直重復(fù)第一階段和第二階段的狀態(tài)。
通過在液晶顯示器柵極驅(qū)動(dòng)裝置中增加如圖4a所示的復(fù)位單元(RU-l),可以產(chǎn) 生如圖4b所示的呈現(xiàn)交流變化的復(fù)位信號(hào),該復(fù)位信號(hào)的持續(xù)時(shí)間較長(zhǎng),大于或等于移位 寄存器單元輸出的柵極驅(qū)動(dòng)信號(hào)的持續(xù)時(shí)間,可以保證第n個(gè)移位寄存器單元可靠地復(fù) 位,并且由于該復(fù)位信號(hào)呈現(xiàn)交流變化,不至于使第n個(gè)移位寄存器單元中的用于復(fù)位的 薄膜晶體管一直受到偏置作用,可以保證第n個(gè)移位寄存器單元中的用于復(fù)位的薄膜晶體 管的正常工作。 如圖4c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例一中復(fù)位單元(RU-1)結(jié)構(gòu) 二示意圖,圖4c中的復(fù)位單元(RU-1)的結(jié)構(gòu)與圖4a的區(qū)別在于圖4c中第一薄膜晶體管 的柵極和漏極均連接第一時(shí)鐘信號(hào)輸入端(CLKIN),而圖4a中第一薄膜晶體管的漏極連接 高電壓信號(hào)輸入端(VDDIN)。 如圖5所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二結(jié)構(gòu)示意圖,與圖3所示 的液晶顯示器柵極驅(qū)動(dòng)裝置的區(qū)別在于圖5所示的液晶顯示器柵極驅(qū)動(dòng)裝置的復(fù)位單元 (簡(jiǎn)稱RU-2)中還包括一個(gè)第一信號(hào)輸入端(INPUT1),該第一信號(hào)輸入端(INPUT1)與第 n-l個(gè)移位寄存器單元中的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn-l)連接。 如圖6a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二中復(fù)位單元(RU-2)結(jié)構(gòu) 一示意圖,該復(fù)位單元(RU-2)包括第一薄膜晶體管T1和第二薄膜晶體管T2,第一薄膜晶 體管T1的柵極連接第一時(shí)鐘信號(hào)輸入端(CLKIN),漏極連接高電壓信號(hào)輸入端(VDDIN), 源極連接復(fù)位信號(hào)輸出端(RESETOUT);第二薄膜晶體管T2的柵極連接第一信號(hào)輸入端 (INPUT1),即與第n-1個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn-l),漏極連接第一 薄膜晶體管T1的源極,源極連接低電壓輸入端(VSSIN)。 如圖6b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二時(shí)序圖,下面結(jié)合圖6a 和6b說明實(shí)施例二中復(fù)位單元(RU-2)中復(fù)位信號(hào)的生成。在第一階段,第一時(shí)鐘信號(hào) (CLK)為高電平,第n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出單元(0UTn-l)為高電平, 第一薄膜晶體管Tl和第二薄膜晶體管T2均導(dǎo)通,通過設(shè)置第一薄膜晶體管Tl和第二薄膜 晶體管T2的尺寸,可以使復(fù)位信號(hào)輸出端(RESETOUT)輸出低電平。第二階段,第一時(shí)鐘信 號(hào)(CLK)為低電平,第n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出單元(0UTn-l)為低電 平,第一薄膜晶體管T1和第二薄膜晶體管T2均截止,復(fù)位信號(hào)輸出端(RESETOUT)保持低 電平。第三階段,第一時(shí)鐘信號(hào)(CLK)為高電平,第一薄膜晶體管導(dǎo)通,第n-l個(gè)移位寄存 器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn-l)為低電平,第二薄膜晶體管截止,復(fù)位信號(hào)輸出端 (RESETOUT)輸出高電平。第四階段,第一時(shí)鐘信號(hào)(CLK)為低電平,第一薄膜晶體管Tl截 止,第n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn-l)為低電平,第二薄膜晶體管 截止,復(fù)位信號(hào)輸出端(RESETOUT)保持高電平輸出。此后,復(fù)位信號(hào)輸出端(RESETOUT)的 輸出信號(hào)重復(fù)第三階段和第四階段的狀態(tài),直到下一幀第n-1行像素掃描完。
通過在液晶顯示器柵極驅(qū)動(dòng)裝置中增加如圖6a所示的復(fù)位單元(RU-2),可以產(chǎn) 生如圖6b所示的呈現(xiàn)交流變化的復(fù)位信號(hào),該復(fù)位信號(hào)的持續(xù)時(shí)間較長(zhǎng),大于或等于移位 寄存器單元輸出的柵極驅(qū)動(dòng)信號(hào)的持續(xù)時(shí)間,可以保證第n個(gè)移位寄存器單元可靠地復(fù)位。
如6c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例二中復(fù)位單元(RU-2)結(jié)構(gòu)二示意圖,圖6c中的復(fù)位單元的結(jié)構(gòu)與圖6a的區(qū)別在于圖6c中第一薄膜晶體管的柵極和 漏極均連接第一時(shí)鐘信號(hào)輸入端(CLKIN),而圖6a中第一薄膜晶體管的漏極連接高電壓信 號(hào)輸入端(VDDIN)。 如圖7所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三結(jié)構(gòu)示意圖,與圖3所示 的液晶顯示器柵極驅(qū)動(dòng)裝置的區(qū)別在于圖7所示的液晶顯示器柵極驅(qū)動(dòng)裝置的復(fù)位單元 (簡(jiǎn)稱RU-3)中還包括一個(gè)第二信號(hào)輸入端(INPUT2),該第二信號(hào)輸入端(INPUT2)與第n 個(gè)移位寄存器單元中的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)連接。 圖8a所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三中復(fù)位單元(RU-3)結(jié)構(gòu)一 示意圖,該復(fù)位單元(RU-3)包括第一薄膜晶體管T1、第二薄膜晶體管T2、第三薄膜晶體管 T3和第四薄膜晶體管T4。第一薄膜晶體管T1的漏極連接第二時(shí)鐘信號(hào)輸入端(CLKBIN), 源極連接復(fù)位信號(hào)輸出端(RESET0UT);第二薄膜晶體管T2的漏極連接第一薄膜晶體管T1 的源極,第二薄膜晶體管T2的源極連接低電壓信號(hào)輸入端(VSSIN);第三薄膜晶體管T3的 漏極連接高電壓信號(hào)輸入端(VDDIN),源極連接第一薄膜晶體管T1的柵極,柵極連接第n個(gè) 移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn);第四薄膜晶體管T4的漏極連接第三薄膜 晶體管的源極,柵極連接第一時(shí)鐘信號(hào)輸入端(CLKIN)和第二薄膜晶體管的柵極,源極連 接低電壓信號(hào)輸入端(VSSIN)。 如圖8b所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三時(shí)序圖,下面結(jié)合圖8a 和8b說明實(shí)施例三中復(fù)位單元(RU-3)中復(fù)位信號(hào)的生成。在第一階段,第一時(shí)鐘信號(hào) (CLK)為高電平,第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)輸出高電平,所以第 三薄膜晶體管T3和第四薄膜晶體管T4均導(dǎo)通,通過設(shè)置第三薄膜晶體管T3和第四薄膜晶 體管T4的尺寸可以保證Q結(jié)點(diǎn)處為高電平,第一薄膜晶體管T1導(dǎo)通,第二時(shí)鐘信號(hào)(CLKB) 為低電平,并且由于第一時(shí)鐘信號(hào)(CLK)為高電平,第二薄膜晶體管T2導(dǎo)通,復(fù)位信號(hào)輸 出端(RESET0UT)輸出低電平。第二階段,第一時(shí)鐘信號(hào)(CLK)為低電平,第n個(gè)移位寄存 器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)輸出低電平,第三薄膜晶體管T3和第四薄膜晶體管 T4截止,Q結(jié)點(diǎn)浮空,由于第二時(shí)鐘信號(hào)(CLKB)為高電平,并且第一薄膜晶體管T1的寄生 電容會(huì)耦合到Q結(jié)點(diǎn),使得Q結(jié)點(diǎn)的電位繼續(xù)升高,同時(shí)第一薄膜晶體管Tl導(dǎo)通,第二薄膜 晶體管T2截止,復(fù)位信號(hào)輸出端(RESET0UT)為高電平。第三階段,第一時(shí)鐘信號(hào)(CLK)為 高電平,第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)輸出低電平,第四薄膜晶體 管T4導(dǎo)通,第三薄膜晶體管T3截止,Q結(jié)點(diǎn)處電位被拉低為低電平,第一薄膜晶體管Tl截 止,第二薄膜晶體管T2導(dǎo)通,復(fù)位信號(hào)輸出端(RESET0UT)為低電平。第四階段,第一時(shí)鐘 信號(hào)(CLK)為低電平,第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn)輸出低電平, 第三薄膜晶體管T3和第四薄膜晶體管T4均截止,Q結(jié)點(diǎn)保持低電平,第一薄膜晶體管Tl 和第二薄膜晶體管T2截止,復(fù)位信號(hào)輸出端(RESET0UT)為低電平。此后,復(fù)位信號(hào)輸出端 (RESET0UT)輸出的信號(hào)重復(fù)第三階段和第四階段的狀態(tài),直到下一幀第n行像素掃描完。
通過在液晶顯示器柵極驅(qū)動(dòng)裝置中增加如圖8a所示的復(fù)位單元(RU-3),可以產(chǎn) 生如圖8b所示的呈現(xiàn)交流變化的復(fù)位信號(hào),該復(fù)位信號(hào)的持續(xù)時(shí)間較長(zhǎng),大于或等于移位 寄存器單元輸出的柵極驅(qū)動(dòng)信號(hào)的持續(xù)時(shí)間,可以保證第n個(gè)移位寄存器可靠地復(fù)位。
如圖8c所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例三中復(fù)位單元(RU-3)結(jié)構(gòu) 二示意圖,圖8c中的復(fù)位單元(RU-3)的結(jié)構(gòu)與圖8a的區(qū)別在于圖8c中第三薄膜晶體管的柵極和漏極均連接第二信號(hào)輸入端(INPUT2),而圖8a中第三薄膜晶體管的漏極連接高 電壓信號(hào)輸入端(VDDIN)。 本發(fā)明中提供的液晶顯示器柵極驅(qū)動(dòng)裝置中還可以結(jié)合冗余移位寄存器單元和 復(fù)位單元來實(shí)現(xiàn)對(duì)最后一個(gè)移位寄存器單元的復(fù)位,液晶顯示器柵極驅(qū)動(dòng)裝置的n個(gè)移位 寄存器單元中可以包括m(m為自然數(shù))個(gè)冗余移位寄存器單元(標(biāo)記為RSR)和n-m個(gè)工 作移位寄存器單元(標(biāo)記為SR);對(duì)于有n-m行像素的液晶顯示器,通常有n-m個(gè)移位寄存 器單元用于輸出柵極驅(qū)動(dòng)信號(hào)來控制n-m行像素的逐行掃描,本發(fā)明中,對(duì)于含有冗余移 位寄存器單元的實(shí)施例,將這n-m個(gè)用于輸出柵極驅(qū)動(dòng)信號(hào)來控制n-m行像素的逐行掃描 的移位寄存器單元稱作工作移位寄存器單元,除這n-m個(gè)工作移位寄存器單元之外的其余 移位寄存器單元不用于輸出柵極驅(qū)動(dòng)信號(hào),可以稱作冗余移位寄存器單元;冗余移位寄存 器單元可以不與柵線連接,即空載;即使與柵線連接,與該柵線連接的TFT的漏極也不與數(shù) 據(jù)線連接,即相當(dāng)于該冗余移位寄存器單元的負(fù)載是空像素。 m個(gè)冗余移位寄存器單元設(shè)置在n-m個(gè)工作移位寄存器單元的下級(jí),其中第2個(gè)到 第m-1個(gè)冗余移位寄存器單元均與時(shí)鐘信號(hào)線、電源信號(hào)線、與自身相鄰的上一級(jí)冗余移 位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(冗余移位寄存器單元不用于輸出柵極驅(qū)動(dòng)信號(hào),為 便于區(qū)別,冗余移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端在附圖中ROUT表示)、與自身相鄰 的上一級(jí)冗余移位寄存器單元的復(fù)位信號(hào)輸入端以及與自身相鄰的下一級(jí)冗余移位寄存 器單元的信號(hào)輸入端連接;第1個(gè)冗余移位寄存器單元與時(shí)鐘信號(hào)線、電源信號(hào)線、第n-m 個(gè)工作移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端、第n-m個(gè)工作移位寄存器單元的復(fù)位信號(hào) 輸入端以及第2個(gè)冗余移位寄存器單元的復(fù)位信號(hào)輸入端連接;第m個(gè)冗余移位寄存器單 元與所述時(shí)鐘信號(hào)線、電源信號(hào)線、第m-l個(gè)冗余移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端、 第m-l個(gè)冗余移位寄存器單元的復(fù)位信號(hào)輸入端以及復(fù)位單元(RU-1, RU-2或RU-3)的復(fù) 位信號(hào)輸出端(RESETOUT)連接。 復(fù)位單元的結(jié)構(gòu)可以采用圖4a或4c的結(jié)構(gòu);或者復(fù)位單元的結(jié)構(gòu)也可以采用如 圖6a或6c所示的結(jié)構(gòu),復(fù)位單元中第二薄膜晶體管的柵極連接第一信號(hào)輸入端(INPUTl), 第一信號(hào)輸入端(INPUT1)需要連接到第m-l個(gè)冗余移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出 端(ROUTm-l)。需要說明的是,由于移位寄存器單元的總數(shù)是n,工作移位寄存器單元的個(gè) 數(shù)是n-m,冗余移位寄存器單元的個(gè)數(shù)是m,而m個(gè)冗余移位寄存器單元處于n-m個(gè)工作移 位寄存器的下級(jí),所以此處第m-l個(gè)冗余移位寄存器單元也就是第n-l個(gè)移位寄存器單元。
或者復(fù)位單元的結(jié)構(gòu)還可以采用如圖8a或8c所示的結(jié)構(gòu),復(fù)位單元中第二薄膜 晶體管的柵極連接第二信號(hào)輸入端(INPUT2),第二信號(hào)輸入端(INPUT2)需要連接到第m個(gè) 冗余移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(ROUTm)。需要說明的是,由于移位寄存器單元 的總數(shù)是n,工作移位寄存器單元的個(gè)數(shù)是n-m,冗余移位寄存器單元的個(gè)數(shù)是m,而m個(gè)冗 余移位寄存器單元處于n-m個(gè)工作移位寄存器的下級(jí),所以此處第m個(gè)冗余移位寄存器單 元也就是第n個(gè)移位寄存器單元。 較佳地,m可以選擇1或2或3。如圖9所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí) 施例四結(jié)構(gòu)示意圖,該實(shí)施例四中的復(fù)位單元可以采用如圖6a所示的結(jié)構(gòu),包含2(即m二 2)個(gè)冗余移位寄存器單元,復(fù)位單元(RU-2)的第一信號(hào)輸入端(INPUT1)連接第一 (m = 2,m-l = 1)個(gè)冗余移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(R0UT1)。第一個(gè)冗余移位寄存
11器單元可以連接一條柵線(GL2-1),與該柵線(GL2-1)連接的TFT的漏極不與數(shù)據(jù)線連接。 如果這2個(gè)冗余移位寄存器單元的信號(hào)輸出端(R0UT1和R0UT2)都是空載,則這2個(gè)冗余 移位寄存器單元的輸出的信號(hào)很容易受到時(shí)鐘信號(hào)的干擾,如果在第一個(gè)冗余移位寄存器 單元(RSR1)的信號(hào)輸出端(R0UT1)連接一條柵線(GL2-1),由于與該柵線(GL2-1)連接的 TFT可以產(chǎn)生寄生電容,從而可以減小時(shí)鐘信號(hào)對(duì)輸出信號(hào)的干擾?;谕瑯拥脑颍瑢?duì)于 包含有m個(gè)冗余移位寄存器單元的液晶顯示器柵極驅(qū)動(dòng)裝置來說,為了減小時(shí)鐘信號(hào)對(duì)冗 余移位寄存器單元信號(hào)輸出端輸出信號(hào)的干擾,可以使部分或全部的冗余移位寄存器單元 的信號(hào)輸出端分別連接一條柵線,與各條柵線連接的TFT的漏極不與數(shù)據(jù)線連接。
如圖10所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例五結(jié)構(gòu)示意圖,該實(shí)施例 五中的復(fù)位單元可以采用如圖8a或8c所示的結(jié)構(gòu),包含2(即m = 2)個(gè)冗余移位寄存器 單元,復(fù)位單元的第二信號(hào)輸入端(INPUT2)連接第二 (m = 2)個(gè)冗余移位寄存器單元的信 號(hào)輸出端(R0UT2)。 如圖11所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例六結(jié)構(gòu)示意圖,該實(shí)施例 六中的復(fù)位單元可以采用如圖4a所示的結(jié)構(gòu),包含3(即m = 3)個(gè)冗余移位寄存器單元。
液晶顯示器柵極驅(qū)動(dòng)裝置中還可以包含兩個(gè)或更多復(fù)位單元,如4個(gè)、6個(gè)等,復(fù) 位單元的個(gè)數(shù)可以根據(jù)輸入到液晶顯示器柵極驅(qū)動(dòng)裝置中的時(shí)鐘信號(hào)的個(gè)數(shù)確定。設(shè)置個(gè) 數(shù)與時(shí)鐘信號(hào)個(gè)數(shù)相同的復(fù)位單元可以保證時(shí)鐘信號(hào)負(fù)載均衡。例如,如果在柵極驅(qū)動(dòng)裝 置中只設(shè)置一個(gè)復(fù)位單元,由于不同的時(shí)鐘信號(hào)連接的TFT不同,這樣不同的時(shí)鐘信號(hào)的 負(fù)載就不同,而如果時(shí)鐘信號(hào)的負(fù)載不均衡,可能會(huì)造成相鄰行移位寄存器單元輸出的柵 極驅(qū)動(dòng)信號(hào)的電壓大小不同,從而影響相鄰像素行的顯示。 如圖12所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例七結(jié)構(gòu)示意圖。如圖12 的液晶顯示器柵極驅(qū)動(dòng)裝置中有兩個(gè)時(shí)鐘信號(hào)輸入端,所以,較佳地,復(fù)位單元的個(gè)數(shù)可以 是兩個(gè)。該實(shí)施例七中包含兩個(gè)復(fù)位單元(RU-1),這兩個(gè)復(fù)位單元均可以采用如圖4a或 4c所示的結(jié)構(gòu),第一個(gè)復(fù)位單元(附圖中標(biāo)記為RU-1-1)連接時(shí)鐘信號(hào)線、電源信號(hào)線,復(fù) 位信號(hào)輸出端(RESET0UT1)連接第n-l個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN), 第二個(gè)復(fù)位單元(附圖中標(biāo)記為RU-l-2)連接時(shí)鐘信號(hào)線、電源信號(hào)線,復(fù)位信號(hào)輸出端 (RESET0UT2)連接第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)。通過設(shè)置兩個(gè)復(fù) 位單元,第n-l個(gè)移位寄存器單元的復(fù)位信號(hào)不再由第n個(gè)移位寄存器單元提供,而是由第 一個(gè)復(fù)位單元(RU-1-1)輸出的復(fù)位信號(hào)提供,從而可以保證第n-l和第n個(gè)移位寄存器單 元的可靠復(fù)位,并且,較佳地,第一個(gè)復(fù)位單元(附圖中標(biāo)記為RU-1-1)連接的時(shí)鐘信號(hào)和 第二個(gè)復(fù)位單元(附圖中標(biāo)記為RU-l-2)連接時(shí)鐘信號(hào)相反,因?yàn)榈谝粋€(gè)復(fù)位單元(附圖 中標(biāo)記為RU-1-1)位于第n-l個(gè)移位寄存器單元的下級(jí),第二個(gè)復(fù)位單元(附圖中標(biāo)記為 RU-l-2)位于第n個(gè)移位寄存器的下級(jí),這樣可以保證兩個(gè)時(shí)鐘信號(hào)的負(fù)載均衡。第一個(gè)復(fù) 位單元(附圖中標(biāo)記為RU-1-1)在該實(shí)施例中所起的作用是使輸入到液晶顯示器柵極驅(qū)動(dòng) 裝置中的兩個(gè)時(shí)鐘信號(hào)負(fù)載均衡,相當(dāng)于一個(gè)負(fù)載均衡單元。 從圖12中可以看出,更具普遍性的一種實(shí)施方式可以是第n個(gè)移位寄存器單元 的復(fù)位信號(hào)輸入端(RESETIN)與一個(gè)復(fù)位單元(RU-l-2)的復(fù)位信號(hào)輸出端連接,第1個(gè)到 第n-l個(gè)中的任意一個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)與另一個(gè)復(fù)位單元 (RU-1-1)連接。
圖12所示的實(shí)施例基礎(chǔ)上還可以包括多個(gè)冗余移位寄存器單元,例如n個(gè)移位 寄存器單元中包括m個(gè)冗余移位寄存器單元和n-m個(gè)工作移位寄存器單元,那么具備普遍 性的一個(gè)實(shí)施方式可以是,最后一個(gè)移位寄存器單元(此處移位寄存器單元包括用于驅(qū)動(dòng) 柵極的工作移位寄存器單元和冗余移位寄存器單元)的復(fù)位信號(hào)輸入端(RESETIN)與一個(gè) 復(fù)位單元(RU-1-2)的復(fù)位信號(hào)輸出端連接,另一個(gè)復(fù)位單元(RU-1-1)的復(fù)位信號(hào)輸入端 (RESETIN)可以與第1個(gè)到第n-1個(gè)移位寄存器單元中的任意一個(gè)移位寄存器單元的柵極 驅(qū)動(dòng)信號(hào)輸出端連接。 如圖13所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝置實(shí)施例八結(jié)構(gòu)示意圖。該實(shí)施例 八中包含兩個(gè)復(fù)位單元,這兩個(gè)復(fù)位單元均可以采用如圖8a或8c所示的結(jié)構(gòu),第一個(gè)復(fù)位 單元(附圖中標(biāo)記為RU-3-l)連接時(shí)鐘信號(hào)線、電源信號(hào)線、第n-l個(gè)移位寄存器單元的柵 極驅(qū)動(dòng)信號(hào)輸出端(OUTn-l),復(fù)位信號(hào)輸出端(RESET0UT1)連接第n_l個(gè)移位寄存器單元 的復(fù)位信號(hào)輸入端(RESETIN),第二個(gè)復(fù)位單元(RU-3-2)連接時(shí)鐘信號(hào)線、電源信號(hào)線、第 n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(OUTn),復(fù)位信號(hào)輸出端(RESET0UT2)連接第 n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)。第n和n_l個(gè)移位寄存器單元的柵極 驅(qū)動(dòng)信號(hào)輸出端連接通常的柵線(GLn-l和GLn),與GLn和GLn-l連接的TFT的源極需要連 接數(shù)據(jù)線。通過設(shè)置兩個(gè)復(fù)位單元,第n-1個(gè)移位寄存器單元的復(fù)位信號(hào)不再由第n個(gè)移 位寄存器單元提供,而是由第一個(gè)復(fù)位單元(RU-3-1)提供,從而可以保證第n-l和第n個(gè) 移位寄存器單元的可靠復(fù)位。第一個(gè)復(fù)位單元(附圖中標(biāo)記為RU-3-1)在該實(shí)施例中所起 的作用是使輸入到液晶顯示器柵極驅(qū)動(dòng)裝置中的兩個(gè)時(shí)鐘信號(hào)負(fù)載均衡,相當(dāng)于一個(gè)負(fù)載 均衡單元。 從圖13中可以看出,更具普遍性的一種實(shí)施方式可以是第n個(gè)移位寄存器單元 的復(fù)位信號(hào)輸入端(RESETIN)與一個(gè)復(fù)位單元(RU-3-2)的復(fù)位信號(hào)輸出端連接,該復(fù)位單 元(RU-3-2)的第二信號(hào)輸入端(INPUT2)與第n個(gè)移位寄存器單元的信號(hào)輸出端(OUTn) 連接,第l個(gè)到第n-l個(gè)中的任意一個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)與另 一個(gè)復(fù)位單元(RU-3-1)連接,該復(fù)位單元(RU-3-1)的第二信號(hào)輸入端(INPUT2)與第^個(gè) 寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接,^為處于該復(fù)位單元(RU-3-1)上級(jí)的移位寄存器 單元的個(gè)數(shù),小于或等于n-l, Zl為自然數(shù)。 如果在圖13所示的實(shí)施例中包括m個(gè)冗余移位寄存器單元,例如n個(gè)移位寄存器 單元中包括m個(gè)冗余移位寄存器單元和n-m個(gè)工作移位寄存器單元,則復(fù)位單元(RU_3_1) 的第二信號(hào)輸入端(INPUT2)需要與第21個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接, Zl為處于該復(fù)位單元(RU-3-1)上級(jí)的移位寄存器單元的個(gè)數(shù),Zl小于或等于n-l, Zl為自 然數(shù);復(fù)位單元(RU-3-1)的復(fù)位信號(hào)輸出端(RESETOUT)需要與第Zl個(gè)移位寄存器單元的 復(fù)位信號(hào)輸入端(RESETIN)連接。另一個(gè)復(fù)位單元(RU-3-2)的第二信號(hào)輸入端(INPUT2) 需要與第n個(gè)移位寄存器單元(也就是第m個(gè)冗余移位寄存器單元)的柵極驅(qū)動(dòng)信號(hào)輸出 端連接,復(fù)位單元(RU-3-2)的復(fù)位信號(hào)輸出端(RESETOUT)需要與第n個(gè)移位寄存器單元 的復(fù)位信號(hào)輸入端(RESETIN)連接。如圖13所示的液晶顯示器柵極驅(qū)動(dòng)裝置中的兩個(gè)復(fù) 位單元也可以采用如圖6a或6c所示的結(jié)構(gòu),如圖14所示為本發(fā)明液晶顯示器柵極驅(qū)動(dòng)裝 置實(shí)施例九結(jié)構(gòu)示意圖。圖中RU-2-1表示第一個(gè)復(fù)位單元(RU-2) , RU-2-2表示第二個(gè)復(fù) 位單元(RU-2),第一個(gè)復(fù)位單元(附圖中標(biāo)記為RU-2-1)連接時(shí)鐘信號(hào)線、電源信號(hào)線、第
13n-2個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(0UTn-2),復(fù)位信號(hào)輸出端(RESET0UT1)連 接第n-l個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN),第二個(gè)復(fù)位單元(RU-2-2)連接 時(shí)鐘信號(hào)線、電源信號(hào)線、第n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端(OUTn-l),復(fù)位 信號(hào)輸出端(RESET0UT2)連接第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)。第n 和n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接通常的柵線(GLn-l和GLn),與GLn和 GLn-l連接的TFT的源極需要連接數(shù)據(jù)線。通過設(shè)置兩個(gè)復(fù)位單元,第n-l個(gè)移位寄存器單 元的復(fù)位信號(hào)不再由第n個(gè)移位寄存器單元提供,而是由第一個(gè)復(fù)位單元(RU-2-l)提供, 從而可以保證第n-l和第n個(gè)移位寄存器單元的可靠復(fù)位。 從圖14中可以看出,更具普遍性的一種實(shí)施方式可以是第n個(gè)移位寄存器單 元的復(fù)位信號(hào)輸入端(RESETIN)與一個(gè)復(fù)位單元(RU-2-2)的復(fù)位信號(hào)輸出端連接,該復(fù) 位單元(RU-2-2)的第一信號(hào)輸入端(INPUT1)與第n-l個(gè)移位寄存器單元的信號(hào)輸出 端(OUTn-l)連接,第l個(gè)到第n-l個(gè)中的任意一個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端 (RESETIN)與另一個(gè)復(fù)位單元(RU-2-l)連接,該復(fù)位單元(RU-2-l)的第一信號(hào)輸入端 (INPUT1)與第Zl-1個(gè)寄存器單元的信號(hào)輸出端連接,Zl為處于該復(fù)位單元(RU-2-l)上級(jí) 的移位寄存器單元的個(gè)數(shù),^小于或等于n-l,^為自然數(shù)。第一個(gè)復(fù)位單元(附圖中標(biāo)記 為RU-2-l)在該實(shí)施例中所起的作用是使輸入到液晶顯示器柵極驅(qū)動(dòng)裝置中的兩個(gè)時(shí)鐘 信號(hào)負(fù)載均衡,相當(dāng)于一個(gè)負(fù)載均衡單元。 如果在圖14所示的實(shí)施例中包括m個(gè)冗余移位寄存器單元,例如n個(gè)移位寄存器 單元中包括n-m個(gè)工作移位寄存器單元和m個(gè)冗余移位寄存器單元,則復(fù)位單元(RU-2-1) 的第一信號(hào)輸入端(INPUT1)需要與第Zl_l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連 接,^為處于該復(fù)位單元(RU-2-l)上級(jí)的移位寄存器單元的個(gè)數(shù),可以包括工作移位寄 存器單元和冗余移位寄存器單元,Zl小于或等于n-l, Zl為自然數(shù);復(fù)位單元(RU-2-l)的 復(fù)位信號(hào)輸出端(RESET0UT)需要與第^個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端(RESETIN) 連接。。另一個(gè)復(fù)位單元(RU-2-2)的第一信號(hào)輸入端(INPUT1)需要與第n-l個(gè)移位寄存 器單元(也就是第m-l個(gè)冗余移位寄存器單元)的柵極驅(qū)動(dòng)信號(hào)輸出端連接;復(fù)位單元 (RU-2-2)的復(fù)位信號(hào)輸出端(RESET0UT)需要與第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入端 (RESETIN)連接。。對(duì)于如圖12、13或14所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其中的多個(gè)復(fù) 位單元的結(jié)構(gòu)可以不同,例如,對(duì)于圖12,其中,與第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入 端(RESETIN)連接的復(fù)位單元的結(jié)構(gòu)可以采用如圖4a或4c所示的結(jié)構(gòu),與第n-l個(gè)移位 寄存器單元的復(fù)位信號(hào)輸入端(RESETIN)連接的復(fù)位單元的結(jié)構(gòu)可以采用如圖6a或6c所 示的結(jié)構(gòu),這時(shí),采用了圖6a或6c所示結(jié)構(gòu)的復(fù)位單元的第一信號(hào)輸入端(INPUT1)需要 與第n-2個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接。 多個(gè)復(fù)位單元,分別采用不同的結(jié)構(gòu),可以組合出多個(gè)液晶顯示器柵極驅(qū)動(dòng)裝置 的結(jié)構(gòu),具體的實(shí)現(xiàn)方式與前文所述的方式類似,此處不再贅述。 本發(fā)明通過在液晶顯示器柵極驅(qū)動(dòng)裝置中增加一個(gè)或多個(gè)復(fù)位單元,可以產(chǎn)生持 續(xù)時(shí)間較長(zhǎng)的復(fù)位信號(hào),可以保證第n個(gè)移位寄存器單元可靠地復(fù)位。并且該復(fù)位單元在 液晶顯示屏中所占的面積可以做到較小,不會(huì)造成屏設(shè)計(jì)難度的顯著增加,復(fù)位單元的輸 入信號(hào)采用現(xiàn)有液晶顯示器柵極驅(qū)動(dòng)裝置的信號(hào),不需要輸入新的信號(hào),不會(huì)造成信號(hào)控 制難度的提高,更加方便可靠地實(shí)現(xiàn)了液晶顯示器柵極驅(qū)動(dòng)裝置的復(fù)位。
最后應(yīng)說明的是以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案而非對(duì)其進(jìn)行限制, 盡管參照較佳實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解其依 然可以對(duì)本發(fā)明的技術(shù)方案進(jìn)行修改或者等同替換,而這些修改或者等同替換亦不能使修 改后的技術(shù)方案脫離本發(fā)明技術(shù)方案的精神和范圍。
權(quán)利要求
一種液晶顯示器柵極驅(qū)動(dòng)裝置,包括n個(gè)移位寄存器單元、時(shí)鐘信號(hào)線、電源信號(hào)線和柵極驅(qū)動(dòng)信號(hào)輸出端,其特征在于,還包括復(fù)位單元;所述復(fù)位單元與所述時(shí)鐘信號(hào)線、電源信號(hào)線和第n個(gè)移位寄存器單元連接,用于在所述第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端輸出柵極驅(qū)動(dòng)信號(hào)之后,產(chǎn)生持續(xù)時(shí)間大于或等于所述柵極驅(qū)動(dòng)信號(hào)持續(xù)時(shí)間的復(fù)位信號(hào),使所述第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端得以復(fù)位;n為自然數(shù)。
2. 根據(jù)權(quán)利要求1所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述n個(gè)移位寄存 器單元中包括m個(gè)冗余移位寄存器單元和n-m個(gè)工作移位寄存器單元,所述m個(gè)冗余移位 寄存器單元設(shè)置在第n-m個(gè)工作移位寄存器單元的下級(jí),第m個(gè)冗余移位寄存器單元為第 n個(gè)移位寄存器單元;m為自然數(shù)。
3. 根據(jù)權(quán)利要求2所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,部分或全部所述m個(gè) 冗余移位寄存器單元中的柵極驅(qū)動(dòng)信號(hào)輸出端分別連接一行第一柵線,與所述第一柵線連 接的薄膜晶體管的漏極不與數(shù)據(jù)線連接。
4. 根據(jù)權(quán)利要求1或2或3所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述復(fù)位單 元包括第一薄膜晶體管和第二薄膜晶體管;所述第一薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入端,漏極連接與所述電源信號(hào)線相連的高電壓信號(hào)輸入端或所述第一時(shí)鐘信號(hào)輸入端,源極連接所 述第二薄膜晶體管的漏極以及所述復(fù)位單元的復(fù)位信號(hào)輸出端;所述第二薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第二時(shí)鐘信號(hào)輸入端,漏極 連接所述第一薄膜晶體管的源極,源極連接與所述電源信號(hào)線相連的低電壓信號(hào)輸入端; 所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào); 所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào); 所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述第二時(shí)鐘信號(hào)輸入端用于輸入與所述第一時(shí)鐘信號(hào)反相的第二時(shí)鐘信號(hào); 所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元產(chǎn)生的復(fù)位信號(hào)。
5. 根據(jù)權(quán)利要求1或2或3所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述復(fù)位單 元還與第n-1個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接;所述復(fù)位單元包括第一薄膜晶體管和第二薄膜晶體管;所述第一薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入端,漏極連接與所述電源信號(hào)線相連的高電壓信號(hào)輸入端或所述第一時(shí)鐘信號(hào)輸入端,源極連接所 述第二薄膜晶體管的漏極以及所述復(fù)位單元的復(fù)位信號(hào)輸出端;所述第二薄膜晶體管的柵極連接第一信號(hào)輸入端,所述第一信號(hào)輸入端連接第n-1個(gè) 移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端,漏極連接所述第一薄膜晶體管的源極,源極連接 與所述電源信號(hào)線相連的低電壓信號(hào)輸入端;所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào);所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào);所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元產(chǎn)生的復(fù)位信號(hào)。
6. 根據(jù)權(quán)利要求1或2或3所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述復(fù)位單 元還與第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接;所述復(fù)位單元包括第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管和第四薄膜晶 體管;所述第一薄膜晶體管的漏極連接與所述時(shí)鐘信號(hào)信號(hào)線相連的第二時(shí)鐘信號(hào)輸入端, 源極連接所述復(fù)位單元的復(fù)位信號(hào)輸出端;所述第二薄膜晶體管的漏極連接所述第一薄膜晶體管的源極,源極連接與所述電源信 號(hào)線相連的低電壓信號(hào)輸入端,柵極連接第一時(shí)鐘信號(hào)輸入端;所述第三薄膜晶體管的柵極連接第二信號(hào)輸入端,所述第二信號(hào)輸入端連接第n個(gè)移 位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端,漏極連接所述柵極或與所述電源信號(hào)線相連的高電 壓信號(hào)輸入端,源極連接所述第一薄膜晶體管的柵極;所述第四薄膜晶體管的漏極連接所述第三薄膜晶體管的源極,源極連接所述低電壓信 號(hào)輸入端,柵極連接所述第一時(shí)鐘信號(hào)輸入端;所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào);所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào);所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述第二時(shí)鐘信號(hào)輸入端用于輸入與所述第一時(shí)鐘信號(hào)反相的第二時(shí)鐘信號(hào); 所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元產(chǎn)生的復(fù)位信號(hào)。
7. 根據(jù)權(quán)利要求1或2或3所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,還包括至少 一個(gè)負(fù)載均衡單元,所述負(fù)載均衡單元用于保持輸入到所述液晶顯示器柵極驅(qū)動(dòng)裝置的所 有時(shí)鐘信號(hào)負(fù)載均衡。
8. 根據(jù)權(quán)利要求7所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述負(fù)載均衡單元 的個(gè)數(shù)為一,輸入所述液晶顯示器柵極驅(qū)動(dòng)裝置的時(shí)鐘信號(hào)個(gè)數(shù)為二;所述復(fù)位單元包括第一一薄膜晶體管和第一二薄膜晶體管,所述負(fù)載均衡單元包括第 二一薄膜晶體管和第二二薄膜晶體管;所述第一一薄膜晶體管的漏極連接?xùn)艠O或與所述電源信號(hào)線的高電壓信號(hào)輸入端,源 極連接所述第一二薄膜晶體管的漏極以及所述復(fù)位單元的復(fù)位信號(hào)輸出端,柵極連接與所 述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入端;所述第一二薄膜晶體管的漏極連接所述第一一薄膜晶體管的源極,源極連接與所述電 源信號(hào)線相連的低電壓信號(hào)輸入端,柵極連接第n-l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸 出端;所述第二一薄膜晶體管的漏極連接?xùn)艠O或與所述電源信號(hào)線的高電壓信號(hào)輸入端,源 極連接所述第二二薄膜晶體管的漏極以及所述負(fù)載均衡單元的復(fù)位信號(hào)輸出端,柵極連接 與所述時(shí)鐘信號(hào)線相連的第二時(shí)鐘信號(hào)的輸入端;所述第二二薄膜晶體管的漏極連接所述第二一薄膜晶體管的源極,源極連接與所述電 源信號(hào)線相連的低電壓信號(hào)輸入端,柵極連接第Zl_l個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸 出端;Zl為處于所述負(fù)載均衡單元上級(jí)的移位寄存器單元的個(gè)數(shù),Zl小于或等于n-l, Zl為 自然數(shù);所述復(fù)位單元中的復(fù)位信號(hào)輸出端連接所述第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入 端,所述負(fù)載均衡單元中復(fù)位信號(hào)輸出端連接所述第Zl個(gè)移位寄存器單元的復(fù)位信號(hào)輸入丄山順;所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào); 所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào); 所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述第二時(shí)鐘信號(hào)輸入端用于輸入與所述第一時(shí)鐘信號(hào)反相的第二時(shí)鐘信號(hào); 所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元或所述負(fù)載均衡單元產(chǎn)生的復(fù)位信號(hào)。
9. 根據(jù)權(quán)利要求7所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述負(fù)載均衡單元 的個(gè)數(shù)為一,輸入所述液晶顯示器柵極驅(qū)動(dòng)裝置的時(shí)鐘信號(hào)個(gè)數(shù)為二;所述復(fù)位單元包括第一一薄膜晶體管和第一二薄膜晶體管,所述負(fù)載均衡單元包括第 二一薄膜晶體管和第二二薄膜晶體管;所述第一一薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入端,漏 極連接與所述電源信號(hào)線相連的高電壓信號(hào)輸入端或所述第一時(shí)鐘信號(hào)輸入端,源極連接 所述第一二薄膜晶體管的漏極以及所述復(fù)位單元的復(fù)位信號(hào)輸出端;所述第一二薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第二時(shí)信號(hào)輸入端,漏 極連接所述第一一薄膜晶體管的源極,源極連接與所述電源信號(hào)線相連的低電壓信號(hào)輸入丄山順;所述第二一薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第二時(shí)鐘信號(hào)輸入端,漏 極連接與所述電源信號(hào)線相連的高電壓信號(hào)輸入端或所述第二時(shí)鐘信號(hào)輸入端,源極連接 所述第二二薄膜晶體管的漏極以及所述負(fù)載均衡單元的復(fù)位信號(hào)輸出端;所述第二二薄膜晶體管的柵極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)信號(hào)輸入端,漏 極連接所述第二一薄膜晶體管的源極,源極連接與所述電源信號(hào)線相連的低電壓信號(hào)輸入丄山順;所述復(fù)位單元中的復(fù)位信號(hào)輸出端連接所述第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入 端;所述負(fù)載均衡單元中的復(fù)位信號(hào)輸出端連接所述第^個(gè)移位寄存器單元的復(fù)位信號(hào)輸 入端;Zl為處于所述負(fù)載均衡單元上級(jí)的移位寄存器單元的個(gè)數(shù),Zl小于或等于n-l, Zl為 自然數(shù);所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào); 所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào); 所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述第二時(shí)鐘信號(hào)輸入端用于輸入與所述第一時(shí)鐘信號(hào)反相的第二時(shí)鐘信號(hào); 所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元或所述負(fù)載均衡單元產(chǎn)生的復(fù)位信號(hào)。
10. 根據(jù)權(quán)利要求7所述的液晶顯示器柵極驅(qū)動(dòng)裝置,其特征在于,所述負(fù)載均衡單元 的個(gè)數(shù)為一,輸入所述液晶顯示器柵極驅(qū)動(dòng)裝置的時(shí)鐘信號(hào)個(gè)數(shù)為二;所述復(fù)位單元包括第一一薄膜晶體管、第一二薄膜晶體管、第一三薄膜晶體管和第 一四薄膜晶體管,所述負(fù)載均衡單元包括第二一薄膜晶體管、第二二薄膜晶體管、第二三薄 膜晶體管和第二四薄膜晶體管;所述第一一薄膜晶體管的漏極連接與所述時(shí)鐘信號(hào)線相連的第二時(shí)鐘信號(hào)輸入端,源極連接所述復(fù)位單元的復(fù)位信號(hào)輸出端;所述第一二薄膜晶體管的漏極連接所述第一一薄膜晶體管的源極,源極連接與所述電 源信號(hào)線相連的低電壓信號(hào)輸入端,柵極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入丄山順;所述第一三薄膜晶體管的漏極連接?xùn)艠O或與所述電源信號(hào)線相連的高電壓信號(hào)輸入 端,源極連接所述第一一薄膜晶體管的柵極,柵極連接第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng) 信號(hào)輸出端;所述第一四薄膜晶體管的漏極連接所述第一三薄膜晶體管的源極,源極連接所述低電 壓信號(hào)輸入端,柵極連接所述第一時(shí)鐘信號(hào)輸入端;所述第二一薄膜晶體管的漏極連接與所述時(shí)鐘信號(hào)線相連的第一時(shí)鐘信號(hào)輸入端,源 極連接所述負(fù)載均衡單元的復(fù)位信號(hào)輸出端;所述第二二薄膜晶體管的漏極連接所述第二一薄膜晶體管的源極,源極連接與所述電 源信號(hào)線相連的低電壓信號(hào)輸入端,柵極連接與所述時(shí)鐘信號(hào)線相連的第二時(shí)鐘信號(hào)輸入丄山順;所述第二三薄膜晶體管的漏極連接?xùn)艠O或與所述電源信號(hào)線相連的高電壓信號(hào)輸入 端,源極連接所述第二一薄膜晶體管的柵極,柵極連接第Zl個(gè)移位寄存器單元的柵極驅(qū)動(dòng) 信號(hào)輸出端;Zl為處于所述負(fù)載均衡單元上級(jí)的移位寄存器單元的個(gè)數(shù),Zl小于或等于 n_l,為自然數(shù);所述第二四薄膜晶體管的漏極連接所述第二三薄膜晶體管的源極,源極連接所述低電 壓信號(hào)輸入端,柵極連接所述第二時(shí)鐘信號(hào)輸入端;所述負(fù)載均衡單元中復(fù)位信號(hào)輸出端連接所述第Zl個(gè)移位寄存器單元的復(fù)位信號(hào)輸 入端,所述復(fù)位單元中的復(fù)位信號(hào)輸出端連接所述第n個(gè)移位寄存器單元的復(fù)位信號(hào)輸入丄山順;所述高電壓信號(hào)輸入端用于輸入高電壓信號(hào); 所述低電壓信號(hào)輸入端用于輸入低電壓信號(hào); 所述第一時(shí)鐘信號(hào)輸入端用于輸入第一時(shí)鐘信號(hào);所述第二時(shí)鐘信號(hào)輸入端用于輸入與所述第一時(shí)鐘信號(hào)反相的第二時(shí)鐘信號(hào); 所述復(fù)位信號(hào)輸出端用于輸出所述復(fù)位單元或負(fù)載均衡單元產(chǎn)生的復(fù)位信號(hào)。
全文摘要
本發(fā)明公開了一種液晶顯示器柵極驅(qū)動(dòng)裝置,包括n個(gè)移位寄存器單元、時(shí)鐘信號(hào)線、電源信號(hào)線、柵極驅(qū)動(dòng)信號(hào)輸出端,還包括復(fù)位單元;所述復(fù)位單元與所述時(shí)鐘信號(hào)線、電源信號(hào)線、第n個(gè)移位寄存器單元連接,用于在所述第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端輸出柵極驅(qū)動(dòng)信號(hào)之后,產(chǎn)生持續(xù)時(shí)間大于或等于所述柵極驅(qū)動(dòng)信號(hào)持續(xù)時(shí)間的復(fù)位信號(hào),使所述第n個(gè)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端得以復(fù)位。本發(fā)明提供的液晶顯示器柵極驅(qū)動(dòng)裝置,可以產(chǎn)生持續(xù)時(shí)間大于或等于柵極驅(qū)動(dòng)信號(hào)的復(fù)位信號(hào),可以保證第n個(gè)移位寄存器單元可靠地復(fù)位;并且該復(fù)位單元在液晶顯示屏中所占的面積可以做到較小,不會(huì)造成屏設(shè)計(jì)難度的顯著增加。
文檔編號(hào)G09G3/36GK101727859SQ20081022409
公開日2010年6月9日 申請(qǐng)日期2008年10月15日 優(yōu)先權(quán)日2008年10月15日
發(fā)明者商廣良, 韓承佑 申請(qǐng)人:北京京東方光電科技有限公司