亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

控制芯片的制作方法

文檔序號(hào):2521982閱讀:449來(lái)源:國(guó)知局
專利名稱:控制芯片的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及控制芯片,尤指一種具有信號(hào)處理單元、阻抗元件 以及靜電放電保護(hù)電路,且該阻抗元件的第 一端耦接于該控制芯片 的信號(hào)4妾肚卩與該4爭(zhēng)電》文電保護(hù)電^各的端點(diǎn),該阻抗元件的第二端耦
4^于該信號(hào)處理單元的llr入端的控制芯片。
背景技術(shù)
曰寸序4空制芯片(timing controller )是液晶顯示面4反(liquid crystal display panel, LCD panel)的驅(qū)動(dòng)才莫塊中重要的元件之一,其作用在 于分別提供給源極驅(qū)動(dòng)器(source driver )與柵才及驅(qū)動(dòng)器(gate driver ) 時(shí)脈控制信號(hào)以控制源極驅(qū)動(dòng)器與柵極驅(qū)動(dòng)器的運(yùn)行,使液晶顯示 面氺反能正確地顯示畫面。
在時(shí)序控制芯片生產(chǎn)流程的測(cè)試過(guò)程中,經(jīng)常發(fā)現(xiàn)時(shí)序控制芯 片的4氐壓差分4言號(hào)4妾扭卩(low voltage differential signal input pin, LVDS input pin ) 4皮過(guò)電應(yīng)力(electrical overstress, EOS )少免S爻而損、 壞。請(qǐng)參見(jiàn)圖1,圖l是典型時(shí)序控制芯片IOO的示意圖。如圖1 所示,時(shí)序控制芯片100包含有低壓差分信號(hào)接腳112、 114、靜電 放電保護(hù)電路122、 124以及運(yùn)算放大器130,其中靜電放電保護(hù)電 ^各122、 124均由N溝道金屬氧化物半導(dǎo)體場(chǎng)歲丈應(yīng)晶體管(n-channel metal oxide semiconductor field effect transistor, NMOS )所組成。請(qǐng) 參見(jiàn)圖2,圖2是圖1所示的低壓差分信號(hào)接腳112、 114的電流電 壓特性曲線圖。如圖2所示,時(shí)序控制芯片100具有臨界電壓值Vthr (threshold voltage),當(dāng)豐俞入<氐壓差分4言號(hào)孑妾肚卩112、 114的4言 號(hào)的電壓值超過(guò)該臨界電壓值時(shí),時(shí)序控制芯片100中的電流會(huì)急 劇地升高而造成時(shí)序控制芯片100損壞,舉例來(lái)說(shuō),假設(shè)時(shí)序控制 芯片100的臨界電壓值是8伏特,當(dāng)有10伏特的信號(hào)輸入低壓差 分信號(hào)接腳112或114時(shí),靜電放電保護(hù)電路122或124以及運(yùn)算 放大器130將會(huì)被過(guò)大的電流燒毀而造成時(shí)序控制芯片100損壞, 換句話說(shuō),臨界電壓值Vthr即為時(shí)序控制芯片100能承受的最大過(guò) 電應(yīng)力。
請(qǐng)參見(jiàn)圖3,圖3是具有限流電阻的時(shí)序控制芯片300的示意 圖。時(shí)序控制芯片300同樣包含有低壓差分信號(hào)接腳312、 314、 靜電放電保護(hù)電路322、 324以及運(yùn)算放大器330,此外,時(shí)序控制 芯片300中還包含有第一限流電阻342以及第二限流電阻344,其 中第一限流電阻342耦4妄于低壓差分信號(hào)接腳312與運(yùn)算放大器 330的非反才目豐敘入端(non-inverting input)之間,第二P艮:;危電阻344 耦接于低壓差分信號(hào)接腳314與運(yùn)算放大器330的反相輸入端 (inverting input)之間。通過(guò)在時(shí)序控制芯片300中加入第一、第 二限流電阻342、 344,可提高時(shí)序控制芯片300所能承受的過(guò)電應(yīng) 力,然而,由于時(shí)序控制芯片300的輸入信號(hào)的延遲時(shí)間(delay time)主要由靜電》丈電保護(hù)電路322、 324的寄生電容值所決定,而 且靜電放電保護(hù)電路的寄生電容值通常非常大,造成加入限流電阻 的時(shí)序控制芯片300具有嚴(yán)重的輸入信號(hào)延遲時(shí)間的問(wèn)題。

發(fā)明內(nèi)容
因此,本發(fā)明的目的之一在于提供一種控制芯片(例如時(shí)序 控制芯片),通過(guò)將阻抗元件的一端耦接于該控制芯片與靜電放電 j呆護(hù)電3各,將該阻抗元4牛的另一端耦4^于4言號(hào)處理單元(例如運(yùn) 算放大器),在不影響輸入信號(hào)延遲時(shí)間的情況下以提高該控制芯 片的過(guò)電應(yīng)力耐受度。依據(jù)本發(fā)明的權(quán)利要求,其4皮露了一種控制芯片。該控制芯片
包含信號(hào)處理單元,具有第一輸入端與第二輸入端;阻抗元件, 具有第一端耦4妄于該控制芯片的信號(hào)4妄腳以及第二端耦接于該信 號(hào)處理單元的該第一l餘入端;以及靜電i丈電^f呆護(hù)電^各,具有端點(diǎn)井禺 4妻于該阻抗元件的該第 一端與該信號(hào)4妻扭卩之間。
所述控制芯片的所述信號(hào)處理單元是信號(hào)放大器。
所述控制芯還包含第二阻抗元件,串聯(lián)于所述第一靜電放電 保護(hù)電路且耦接于所述第 一 阻抗元件與所述第 一靜電放電保護(hù)電 路之間。
所述控制芯片還包含第二阻抗元件,具有第一端耦接于所述 控制芯片的第二信號(hào)接腳以及第二端耦接于所述信號(hào)處理單元的 所述第二llT入端;以及第二,爭(zhēng)電力文電保護(hù)電^各,具有一端耦4妄于所 述第二阻抗元件的所述第 一端與所述第二信號(hào)接腳之間。
所述的控制芯片還包含第三阻抗元件,串聯(lián)于所述第一靜電 放電保護(hù)電路且耦接于所述第一阻抗元件與所述第一靜電放電保 護(hù)電路之間;以及第四阻抗元件,串聯(lián)于所述笫二靜電放電保護(hù)電 路且耦接于所述第二阻抗元件與所述第二靜電^:電保護(hù)電路之間。
所述控制芯片中的所述第一、第二、第三、第四阻抗元件均為 電阻。
所述控制芯片中的所述第一、第二信號(hào)接腳是低壓差分電壓信 號(hào)(low voltage differential signal, LVDS ) 4姿肚P于。
所述控制芯片中的所述第一阻抗元件是電阻。
所述控制芯片為時(shí)序控制芯片。所述控制芯片中的所述時(shí)序控制芯片設(shè)置于液晶顯示面板。


圖1是典型時(shí)序控制芯片的低壓差分信號(hào)接腳電路的示意圖。
圖2是圖1所示的差分信號(hào)腳的電流電壓特性曲線圖。 圖3是為具有限流電阻的時(shí)序控制芯片的示意圖。 圖4是本發(fā)明控制芯片的實(shí)施例的示意圖。
具體實(shí)施例方式
在說(shuō)明書及所附權(quán)利要求中使用了某些詞匯來(lái)指稱特定的元 件。所屬領(lǐng)域的普通技術(shù)人員應(yīng)可理解,硬件制造商可能會(huì)用不同 的名詞來(lái)稱呼同 一個(gè)元件。本i兌明書及所附的4又利要求并不以名稱 的差異作為區(qū)分元件的方式,而是以元件在功能上的差異來(lái)作為區(qū) 分的標(biāo)準(zhǔn)。在說(shuō)明書全文及所附的權(quán)利要求中所提及的"包含"是 開(kāi)放式的用語(yǔ),故應(yīng)解釋成"包含但不限定于"。此外,"耦接"一 詞在本文中包含任何直接及間接的電氣連接手段。因此,如果文中 描述第一裝置耦接于第二裝置,則代表該第一裝置可直接電氣連接 于該第二裝置,或通過(guò)其他裝置或連接手段間接地電氣連接至該第 二裝置。
請(qǐng)參見(jiàn)圖4,圖4是本發(fā)明控制芯片400的實(shí)施例的示意圖。 如圖4所示,控制芯片400包含有第一差分信號(hào)接腳412、第二差 分信號(hào)接腳414、第一靜電放電保護(hù)電路422、第二靜電放電保護(hù) 電路424、 ^f言號(hào)處理單元430、第一阻4元元件442、第二阻抗元件 444、第三阻抗元件452以及第四阻抗元件454。請(qǐng)注意,在本實(shí)施 例中,控制芯片400是液晶顯示面板的驅(qū)動(dòng)模塊中的時(shí)序控制芯片,第一、第二差分信號(hào)接腳412、 414是低電壓差分電壓信號(hào)接腳對(duì), 信號(hào)處理單元430是運(yùn)算》文大器,而第 一至第四阻抗元件442、 444、 452、 454均以電阻來(lái)實(shí)施本實(shí)施例,然而,這^f又是作為舉例i兌明, 并非對(duì)本發(fā)明的限制。
如圖4所示,信號(hào)處理單元430 (運(yùn)算放大器)具有第一輸入 端INP1 (非反向輸入端)與第二輸入端INP2 (反相輸入端);第一 阻抗元件442的第一端Nl耦接于控制芯片400的第一差分信號(hào)接 腳412,第一阻抗元件442的第二端N2耦-接于信號(hào)處理單元430 的第 一輸入端INP1;第二阻抗元件444的第 一端N3耦4妄于控制芯 片400的第二差分信號(hào)接腳414,第二阻抗元件444的第二端N4 耦才妄于信號(hào)處理單元430的第二輸入端INP2;第三阻抗元件452 串聯(lián)于第一靜電放電保護(hù)電路422,第三阻抗元件452的第一端N5 耦4妾于控制芯片400的第一差分信號(hào)4妻腳412以及第一阻抗元件 442的第一端Nl之間,第三阻4元元4牛452的第二端N6井禺4妻于第一 靜電放電保護(hù)電路422;第四阻抗元件454串聯(lián)于第二靜電放電保 護(hù)電路424,第四阻抗元件454的第一端N7耦接于控制芯片400 的第二差分信號(hào)"l妻腳414以及第二阻抗元件444的第一端N3之間, 第四阻抗元件454的第二端N8耦接于第二靜電放電保護(hù)電路424, 這樣,第一、第二阻抗元件442、 444可提升信號(hào)處理單元430對(duì) 過(guò)電應(yīng)力的耐受度,而第三、第四阻^元元4牛452、 454可分別4是升 第一、第二靜電力文電保護(hù)電路422、 424對(duì)過(guò)電應(yīng)力的耐受度。
假設(shè)第一阻抗元件442的電阻值為Rl,信號(hào)處理單元430的 第一輸入端INP1 (運(yùn)算》文大器的非反向輸入端)的寄生電容值為 Cgsl,第二阻4元it/f牛444的電阻爿f直為R2, ^f言號(hào)處^里單元430的第 二輸入端INP2 (運(yùn)算放大器的反相輸入端)的寄生電容值為Cgs2, 在此々i設(shè)下,控制芯片400的第一差分信號(hào)接腳412的輸入信號(hào)延 遲時(shí)間為Rl xCgsl,控制芯片400的第二差分信號(hào)接腳414的輸 入信號(hào)延遲時(shí)間為R2xCgs2,運(yùn)算》丈大器4俞入級(jí)的寄生電容值(Cgsl、 Cgs2)通常很小,因此控制芯片400的輸入信號(hào)延遲時(shí)間 并不會(huì)因加入第一至第四阻抗元件442、 444、 452、 454而受影響。
由上述可知,控制芯片400的輸入信號(hào)延遲時(shí)間完全不受靜電 ;改電保護(hù)電^各422、 424的寄生電容所影響,與現(xiàn)有4支術(shù)相比,本 發(fā)明的控制芯片在不影響輸入信號(hào)延遲時(shí)間的情況下,可有效地提 升控制芯片對(duì)過(guò)電應(yīng)力的耐受度。
以上所述僅為本發(fā)明優(yōu)選實(shí)施例,凡根據(jù)本發(fā)明權(quán)利要求所做 的等同變化與々務(wù)改,都應(yīng)屬于本發(fā)明的涵蓋范圍。
符號(hào)說(shuō)明
100、 300時(shí)序控制芯片
112、 114、 312、 314 ^f氐壓差分4言號(hào)4妻扭卩
122、 124、 322、 324、 422、 424省爭(zhēng)電》文電^f呆護(hù)電^各
130、 330運(yùn)算放大器
342、 344卩艮力充電阻
400控制芯片
412、 414差分^f言號(hào)沖妻扭卩
430〗言號(hào)處J里單元
442、 444、 452、 454阻抗元件。
權(quán)利要求
1. 一種控制芯片,包含有信號(hào)處理單元,具有第一輸入端與第二輸入端;第一阻抗元件,具有耦接于所述控制芯片的第一信號(hào)接腳的第一端以及耦接于所述信號(hào)處理單元的所述第一輸入端的第二端;以及第一靜電放電保護(hù)電路,具有耦接于所述第一阻抗元件的所述第一端與所述第一信號(hào)接腳之間的端點(diǎn)。
2. 根據(jù)權(quán)利要求1所述的控制芯片,其中所述信號(hào)處理單元是信 號(hào)放大器。
3. 根據(jù)權(quán)利要求1所述的控制芯片,其還包含第二阻抗元件,串聯(lián)于所述第一靜電方文電保護(hù)電^各且耦 接于所述第 一 阻抗元件與所述第 一靜電》文電保護(hù)電路之間。
4. 才艮據(jù)4又利要求1所述的控制芯片,其還包含第二阻抗元件,具有耦接于所述控制芯片的第二信號(hào)接腳的第 一 端以及耦接于所述信號(hào)處理單元的所述第二輸入端 的第二端;以及第二靜電放電保護(hù)電^各,具有一端耦接于所述第二阻抗 元件的所述第 一端與所述第二信號(hào)^^腳之間。
5. 根據(jù)權(quán)利要求4所述的控制芯片,其還包含第三阻抗元件,串聯(lián)于所述第一靜電放電保護(hù)電路且耦接于所述第 一 阻抗元件與所述第 一靜電放電保護(hù)電路之間;以 及第四阻抗元件,串聯(lián)于所述第二靜電放電保護(hù)電路且耦 ^接于所述第二阻抗元件與所述第二靜電it電保護(hù)電^各之間。
6. 根據(jù)權(quán)利要求5所述的控制芯片,其中所述第一、第二、第三、 第四阻纟元it/f牛均為電阻。
7. 根據(jù)權(quán)利要求4所述的控制芯片,其中所述第一、第二信號(hào)接 腳是低壓差分電壓信號(hào)接腳對(duì)。
8. 根據(jù)權(quán)利要求1所述的控制芯片,其中所述第一阻抗元件是一 電阻。
9. 根據(jù)權(quán)利要求1所述的控制芯片,其為時(shí)序控制芯片。
10. 根據(jù)權(quán)利要求9所述的控制芯片,其中所述時(shí)序控制芯片設(shè)置 于液晶顯示面板。
全文摘要
本發(fā)明披露了一種控制芯片,包含有信號(hào)處理單元、阻抗元件以及靜電放電保護(hù)電路。該信號(hào)處理單元具有輸入端;該阻抗元件具有第一端,該第一端耦接于該控制芯片的信號(hào)接腳,并具有第二端,該第二端耦接于該信號(hào)處理單元的該輸入端;該靜電放電保護(hù)電路具有端點(diǎn),該端點(diǎn)耦接于該阻抗元件的該第一端與該控制芯片的該信號(hào)接腳之間。
文檔編號(hào)G09G3/36GK101483032SQ200810001008
公開(kāi)日2009年7月15日 申請(qǐng)日期2008年1月10日 優(yōu)先權(quán)日2008年1月10日
發(fā)明者吳坤泰, 紀(jì)慶清, 趙晉杰 申請(qǐng)人:瑞鼎科技股份有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1