專利名稱:平面顯示器及其信號控制電路的控制方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種平面顯示器,且特別是有關(guān)于一種不會受到RC延遲影響 的平面顯示器。
背景技術(shù):
傳統(tǒng)的顯示面板包含多個以陣列方式排列的像素單元。然而,若將每一像素 單元的寄生電阻和寄生電容簡化為一等效電阻和一等效電容的一階低通濾波器電 路,則在一個耦接多條像素單元的掃描線,可以視為一連串的低通濾波器。因此, 當使能一掃描信號經(jīng)過這些低通濾波器時,高頻信號會不斷地遞減,使得傳至最后 一個低通濾波器的掃描信號波型與第一個低通濾波器的掃描信號波型不同。
圖l繪示為傳統(tǒng)的掃描信號的波型圖。當掃描信號V,和V2輸入顯示面板時, 其掃描信號V,和V2的波型例如是圖l(a),而當掃描信號V、和V'2由顯示面板輸 出時,其掃描信號V'i和V'2的波型例如是圖l(b)。在圖l(a)中,掃描信號V!和 V2不受RC延遲(RC delay)的影響,其掃描信號V,和V2的上升邊緣(rising edge)和 下降邊緣(falling edge)都非常地短暫。
在圖l(b)中,可以明顯地看出掃描信號V、和V,2皆有RC延遲,特別是掃描 信號V'i和V'2的下降邊緣有顯著地延長。此外,在t2的時間內(nèi),因為掃描信號 和V'2受到RC延遲的影響,所以會同時被使能。
圖2繪示為傳統(tǒng)的以控制信號區(qū)隔掃描信號的波型圖。請參照圖2,為解決上 述問題,再增加一控制信號OE,通過控制信號OE來間隔上下兩列的上升邊緣和 下降邊緣。當控制信號OE被使能時,則每一掃描信號均處于低電壓電平的狀態(tài), 因此,控制信號OE的使能時間就顯得非常重要。當控制信號OE的使能時間過短, 則掃描信號會受到RC延遲的影響,而使得上下兩列的掃描信號同時被使能,造成 像素單元有數(shù)據(jù)重復(fù)寫入的問題。當控制信號OE的使能時間過長,雖然可以確保 像素單元沒有重復(fù)寫入的問題,但是卻浪費掃描線的充電時間,嚴重時會造成像素充電不足。
發(fā)明內(nèi)容
因此,本發(fā)明的目的就是在提供一種平面顯示器及其信號控制電路,使得像 素單元沒有重復(fù)寫入的問題,且每一掃描信號皆有足夠的充電時間。
從另一觀點來看,本發(fā)明的目的就是在提供一種平面顯示器的控制方法,使得 上下兩列的掃描信號不會在同一時間內(nèi)被使能。
本發(fā)明提出一種信號控制電路,適于控制顯示面板,在顯示面板上依序配置 多條掃描線,用以分別對應(yīng)接收掃描信號。本發(fā)明的信號控制電路包括第一比較反 饋單元、第二比較反饋單元以及運算單元。第一比較反饋單元,耦接多條掃描線的 其中兩個,用以接收對應(yīng)的掃描信號,并輸出第一運算信號。而第二比較反饋單元 耦接第一比較反饋單元所耦接掃描線之外的多條掃描線其中之一,用以接收對應(yīng)的 掃描信號,并輸出第二運算信號。此外,運算單元用以接收第一運算信號和第二運 算信號,以每隔一預(yù)設(shè)時間而決定是否使能一控制信號,其中當控制信號被使能時, 則多數(shù)掃描信號其中之一被使能。
從另一觀點來看,本發(fā)明提出一種平面顯示器,包括顯示面板、掃描驅(qū)動電 路以及控制單元。其中,液晶顯示面板具有多條掃描線,而掃描驅(qū)動電路耦接液晶 顯示面板,用以產(chǎn)生第一掃描信號和第二掃描信號,其中第一掃描信號使能多條掃 描線其中兩個,而第二掃描信號使能第一掃描信號所使能掃描線之外的多條掃描線 其中之一。此外,控制單元用以接收多條掃描信號,并依據(jù)這些掃描信號以每隔一 預(yù)設(shè)時間而決定是否使能一控制信號,其中當控制信號被使能時,則這些掃描信號 其中之一被使能。
從另一觀點來看,本發(fā)明提出一種平面顯示器的控制方法,而平面顯示器依
序配置N條掃描線,其中N為正整數(shù)。本發(fā)明的平面顯示器的控制方法包括循環(huán)產(chǎn) 生第一掃描信號和第二掃描信號,其中第一掃描信號用以使能N條掃描線中的第M 條及第M+1條掃描線上的掃描信號,而第二掃描信號用以使能其余的掃描線,且M 為小于N的正整數(shù)。接著,擷取一設(shè)定時間,本實施例的設(shè)定時間為第M條掃描線 的掃描信號的電平大于臨限電壓開始,到第M+l條掃描線的掃描信號的電平大于臨 限電壓所經(jīng)過的時間,而臨限電壓為使能每一掃描線所需的最低電壓。除此之外,本實施例在產(chǎn)生第二掃描信號的期間,每隔一設(shè)定時間即使能第二掃描信號,以依 序使能對應(yīng)的掃描線。
本發(fā)明的平面顯示器包括顯示面板、掃描驅(qū)動電路以及控制單元。其中,通 過此控制單元所產(chǎn)生的控制信號來調(diào)整第二掃描信號的周期,使得上下兩列的掃描 信號不會在同一時間內(nèi)被使能。因此,本發(fā)明的顯示面板的像素單元不會有數(shù)據(jù)重 復(fù)寫入的問題。
為讓本發(fā)明的上述和其他目的、特征和優(yōu)點能更明顯易懂,下文特舉較佳實施 例,并配合附圖,作詳細說明如下。
圖1繪示為傳統(tǒng)的掃描信號的波型圖。
圖2繪示為傳統(tǒng)的以控制信號區(qū)隔掃描信號的波型圖。
圖3繪示為依照本發(fā)明的一較佳實施例的一種平面顯器的電路圖。
圖4繪示為依照本發(fā)明的一較佳實施例的一種比較反饋單元的電路圖。
圖5繪示為圖4的緩沖放大模塊的節(jié)點電壓的時序圖。
圖6繪示為依照本發(fā)明的一較佳實施例的一種比較反饋單元的電路圖。
圖7A繪示為掃描信號的波型圖。
圖7B繪示為圖6的緩沖放大模塊的節(jié)點電壓變化的時序圖。 圖8繪示為依照本發(fā)明的一較佳實施例的一種運算單元的電路圖。 圖9繪示為依照本發(fā)明的一較佳實施例的一種平面顯示器的控制方法的步驟 流程圖。
具體實施例方式
圖3繪示為依照本發(fā)明的一較佳實施例的一種平面顯器的電路圖。請參照圖 3,本發(fā)明的平面顯示器300包括顯示面板303、掃描驅(qū)動電路301和控制單元305。 其中,掃描驅(qū)動電路301通過多條掃描線321 323耦接至顯示面板303的一端,而 控制單元305則耦接至顯示面板303的另一端。
其中,顯示面板303可以是液晶顯示面板。眾所皆知的,在平面顯示面板上, 除了本實施例所揭示的掃描線之外,還包括有與掃描線垂直排列的數(shù)據(jù)線,以及配置在每一掃描線與數(shù)據(jù)線交會處的像素單元。而為了避免本發(fā)明的精神被混淆,因
此本實施例并未將其揭示,然而在此領(lǐng)域具有通常知識者應(yīng)該知道在顯示面板303 中還有其他的元件,本發(fā)明則不多加贅述。
較特別的是,本實施例中的掃描驅(qū)動電路301可以分別產(chǎn)生第一掃描信號和 第二掃描信號。其中,第一掃描信號是用來驅(qū)動掃描驅(qū)動電路301所耦接的掃描線 的其中兩條,例如使能掃描線322和323上的像素單元,而第二掃描信號則是用來 驅(qū)動掃描線321其中之一。在本實施例中,掃描線322和323可以是顯示面板303 的最后兩列掃描線。
請繼續(xù)參照圖3,控制單元305包括比較反饋單元310和313以及運算單元 317。其中,比較反饋單元3I3用以接收在掃描線322和323上經(jīng)過顯示面板303 的掃描信號V,和V2,并產(chǎn)生運算信號V3。而比較反饋單元310則接收在其中一 條掃描線321上經(jīng)過顯示面板303的掃描信號V4,并產(chǎn)生運算信號V5。而運算單 元317則依據(jù)運算信號V3和V5,在每隔一預(yù)設(shè)時間使能一控制信號0E。而當控 制信號OE被使能時,則掃描驅(qū)動電路301會送出一第一掃描信號至掃描線321其 中之一,以使能其上的像素單元。
圖4繪示為依照本發(fā)明的一較佳實施例的一種比較反饋單元400的電路圖, 可以適用于圖3的比較反饋單元313。在本實施例中,比較反饋單元400包括邏輯 電路401和緩沖放大模塊403。其中,邏輯電路401包含比較器410和412、反向 器414和與門416。
在比較反饋單元400中,比較器410的正輸入端可以接收掃描信號Vp負輸 入端則可以接收一臨限電壓Vth。此外,比較器412的正輸入端則接收掃描信號V2, 而負輸入端則同樣接收臨限電壓Vth。藉此,比較器410和412就可以依據(jù)正輸入 端和負輸入端的電位,而分別輸出一第一比較信號和一第二比較信號。
另外,比較器412的輸出還可以耦接至反向器414,以產(chǎn)生反向的第二比較信 號,并且反向器414的輸出耦接至與門416的一端,以將反向的第二比較信號送至 與門416。而與門416的另一端耦接比較器410的輸出,以接收第一比較信號。藉 此,與門416可以依據(jù)第一比較信號和反向的第二比較信號,而輸出邏輯信號至緩 沖放大模塊403。
緩沖放大模塊403包含晶體管420、 422、 424、電容426、緩沖放大電路428以及運算放大器430。在本實施例中,晶體管422的柵極端耦接至與門416的輸出 端,以接收邏輯信號。此外,晶體管422的第一源/漏極端接收電壓源Vdd,而第二 源/漏極端則透過電容426接地,并且耦接至緩沖放大電路428。另一方面,晶體管 420和424的第一源/漏極端共同接收電壓信號VB3,并且二者的柵極端共同耦接至 晶體管422的柵極端。而晶體管420和424的第二源/漏極端,則分別耦接至晶體 管422第一源/漏極端和第二源/漏極端。
在本實施例中,運算放大器430可以是低増益放大器,其正輸入端可以耦接 至緩沖放大電路428,而負輸入端則接收電壓信號VB3。藉此,運算放大器430就
可以輸出運算信號V3。
請繼續(xù)參照圖4,緩沖放大電路428包括緩沖放大器432和438、晶體管434 和440、以及電容436和442。其中,緩沖放大器432的負輸入端和輸出端彼此耦 接,而正輸入端則耦接至晶體管422的第二源/漏極端。另外,晶體管434的第一 源/漏極端則耦接至緩沖放大器432的輸出端,第二源/漏極端透過電容436接地, 而柵極端則可以耦接至晶體管422的柵極端。
類似地,緩沖放大器438的負輸入端與輸出端同樣也是耦接在一起,而其正 輸入端則可以耦接至晶體管434的第二源/漏極端。另外,晶體管440的第一源/漏 極端可以耦接至緩沖放大器438的輸出端,第二源/漏極端則透過電容442接地, 并且可以耦接至運算放大器430的正輸入端。此外,晶體管440的柵極端則同樣耦 接至晶體管434的柵極端。在本實施例中,晶體管422和434都可以是NMOS晶 體管,而晶體管420、 424以及440則可以利用PMOS晶體管來實現(xiàn)。
圖5繪示為圖4的緩沖放大模塊403的節(jié)點電壓的時序圖。請合并參照圖1、 圖4和圖5,在時間區(qū)間T1中,當掃描信號V,和V2都低于臨限電壓時,比較器
410和412所產(chǎn)生的第一比較信號和第二比較信號都是低電壓電平。此時,與門416 的其中一輸入端接收到低電壓電平的第一比較信號,而另一輸入端則可以接收到反
向的第二比較信號(為高電壓電平)。此時,與門416可以輸出低電壓電平的邏輯信 號,使得節(jié)點N1的節(jié)點為低電壓電平。此時,晶體管422和434會被截止,而晶 體管420、 424和440則會被導(dǎo)通,使得電壓信號VB3會導(dǎo)通至晶體管422的第一 源/漏極端和第二源/漏極端此時,節(jié)點N2的電壓電平為VB3。
在時間區(qū)間T2中,掃描信號V!轉(zhuǎn)態(tài)而高于臨限電壓Vth時,比較器410可以產(chǎn)生高電平的第一比較信號給與門416,使得與門416輸出高電壓電平的邏輯信號。 此時,晶體管420、 424和440都會被截止,而晶體管422和434則轉(zhuǎn)而導(dǎo)通,并 且晶體管422還可以產(chǎn)生工作電流Im,以對電容426充電。因此,N2節(jié)點的電壓 電平會從VB3慢慢上升。另一方面,當晶體管434導(dǎo)通的瞬間,電容436也會被充 電,并且使得節(jié)點N3的電壓電平上拉至VB3,并且隨著節(jié)點N2的電壓電平上升 而上升。此時,節(jié)點N2的節(jié)點電壓V^和節(jié)點N3的節(jié)點電壓V^為 VN2=VN3=VB3+IDIXt3/Cl 其中,t3為掃描信號大于臨限電壓Vth的時間,而C1則可以是電容426的電 容值。
接著,在時間區(qū)間T3中,掃描信號V,的電平會下拉至低于臨限電壓Vth,因 此比較器410所輸出的第一比較信號為低電壓電平。另一方面,掃描信號V2的電 平可以轉(zhuǎn)態(tài)而高于臨限電壓,使得比較器412可以輸出高電壓電平的第一比較信 號,導(dǎo)致反向器414的輸出為低電壓電平。因此,與門416會輸出低電壓電平的邏 輯信號。此時,晶體管422和434會被截止,而晶體管420、 424和440則轉(zhuǎn)而導(dǎo) 通。因此,節(jié)點N2的電壓電平又會回到VB3,然而節(jié)點N3的電壓電平則會維持。 另外,由于晶體管440導(dǎo)通,因此節(jié)點N4的節(jié)點電壓VN4會瞬間提升,其可以用 下列公式來表示
VN4=VN3=VB3+ID1Xt3/Cl
在本實施例中,運算放大器430可以為一低增益放大器,其具有增益值A(chǔ)1, 并且其正輸入端耦接節(jié)點N4,而負輸入端接收電壓信號VB3。藉此,運算放大器 430就可以依據(jù)節(jié)點N4的電壓電平和電壓信號VB3而產(chǎn)生運算信號V3。其中,運 算信號V3可以用下列數(shù)學(xué)式來表示
V3 =A1 X [( VB3+ID1Xt3/Cl)- VB3]= (Al XID1/Cl)Xt3 (1)
圖6繪示為依照本發(fā)明的一較佳實施例的一種比較反饋單元600的電路圖, 可以適用于圖3的比較反饋單元310。請參照圖6,比較反饋單元600包括比較器 601和緩沖放大模塊603。其中,比較器601的正輸入端接收掃描信號V4,負輸入 端接收臨限電壓Vth,輸出端則耦接至緩沖放大模塊603。
與圖4的緩沖放大模塊403雷同,緩沖放大模塊603也包括晶體管620、 622 和624、電容626、緩沖放大電路628和運算放大器630。其耦接方式可以參照緩沖放大模塊403內(nèi)的晶體管420、 422和424、電容426、緩沖放大電路428和運算 放大器430。
另外,緩沖放大電路628也包括緩沖放大器632和638、晶體管634和640、 以及電容636和642。而以上元件的耦接關(guān)系,也可以參照圖4的緩沖放大電路428 中緩沖放大器432和438、晶體管434和440、以及電容436和442。
圖7A繪示為掃描信號V4的波型圖。當掃描信號輸入顯示面板時,其掃描信 號的波型例如是圖7A(a),而當掃描信號由顯示面板輸出時,其掃描信號的波型例 如是圖7A(b)。在控制信號OE的上升緣,第R列的掃描信號會從高電平轉(zhuǎn)態(tài)到低 電平。相對地,在控制信號OE的下降緣,則第R+l列的掃描信號會從低電平轉(zhuǎn) 態(tài)為高電平,而為正整數(shù)。藉此,就不會使相鄰兩列的掃描線上的掃描信號同時為 高電平,而導(dǎo)致誤動作的情形發(fā)生。
圖7B繪示為圖6的緩沖放大模塊的節(jié)點電壓變化的時序圖。請合并參照圖6 和圖7,在時間區(qū)間T4中,掃描信號V4的電平會小于臨限電壓Vth,因此比較器 601輸出具有低電壓電平的第三比較信號給緩沖放大模塊603的節(jié)點N5。此時, 晶體管622和634會被截止,而晶體管620、 624和640則會被導(dǎo)通,使得電壓信 號Vu3會被導(dǎo)通至晶體管622的第一源/漏極端和第二源及極端,并且導(dǎo)致節(jié)點N6 的電壓電平為VB3。
在時間區(qū)間T2內(nèi),掃描信號V4轉(zhuǎn)態(tài)而高于臨限電壓Vth,因此比較器601會 輸出高電平的第三比較信號至緩沖放大模塊603的節(jié)點N5。此時,晶體管620、 624和640會被截止,而晶體管622和634則轉(zhuǎn)而導(dǎo)通,并且晶體管622會產(chǎn)生工 作電流id2而對電容626充電。因此,N2的電壓電平就會從Vb3幵始慢慢上升。另 夕卜,由于晶體管634導(dǎo)通,因此在導(dǎo)通的瞬間,節(jié)點N7的電壓電平會上拉到vb3, 并且隨著節(jié)點N6的電壓電平的上升而上升,而得節(jié)點N6的節(jié)點電壓VN6和節(jié)點 N7的節(jié)點電壓V^可以表示為
VN6=VN7=VB3+ID2Xt4/C2
其中t4為第R列掃描信號,也就是掃描信號V4大于臨限電壓Vth的時間,而 C2為電容626的電容值。
在時間區(qū)間T6中,掃描信號V4又會回到低電平而低于臨限電壓Vth,因此比 較器601會輸出低電平的第三比較信號到緩沖放大模塊603的節(jié)點N5。此時,晶體管622和634會被截止,而晶體管620、 624和640則轉(zhuǎn)而被導(dǎo)通。因此,節(jié)點 N6的電壓電平又會回到VB3,而節(jié)點N7的電壓電平則會維持。另外,由于晶體管 640會導(dǎo)通,因此節(jié)點N8的電壓電平會瞬間提升,而節(jié)點N8之節(jié)點電壓V^可 以用以下數(shù)學(xué)式來表示
VN8 = VN7=VB3+ID2Xt4/C2
同樣地,運算放大器630也可以一低增益放大器,其具有增益值A(chǔ)2。另外, 運算放大器630的正輸入端耦接節(jié)點N4,而負輸入端則接收電壓信號VB3。藉此, 運算放大器630就可以依據(jù)節(jié)點N4的電壓電平和電壓信號VB3而輸出運算信號 V5,其可以表示為
V5 =A2 X [( VB3+ID2 X t4/C2)- VB3]= (A2 XID2/C2) X t4 (2)
圖8繪示為依照本發(fā)明的一較佳實施例的一種運算單元的電路圖,可以適用 于圖3的運算單元317。運算單元800包括運算放大器803和比較器805,其中, 運算放大器803的正輸入端可以接收運算信號V5,負輸入端則可以接收運算信號 V3。藉此,運算放大器803就可以輸出運算信號V6。
在本實施例中,由于運算放大器803為高增益放大器(high gain amplifier),因 此,會產(chǎn)生虛短路的效應(yīng),使得正輸入端和負輸入端的電位大致上相等,即式(l) 和式(2)會相等,因此可以得到以下的數(shù)學(xué)式
V3= V5= (Al XID1/C1) *t3= (A2XID2/C2) *t4 (3)
由式(3),可推得t4二t3,其中周期t3為不包含控制信號OE的使能時間,而 周期t4則包含控制信號0E的使能時間。當周期t4等于周期t3時,則表示掃描線 上的等效電容和等效電阻有足夠的時間放電,因此相鄰二列的掃描信號不會重復(fù)被 使能。
此外,本實施例的比較器805為脈寬調(diào)制比較器。其正輸入端耦接比較器803 的輸出端,用以接收運算信號V6,而比較器805的負輸入端則可以接收三角波信 號Va。因此,在一時間內(nèi),當運算信號V6的電壓電平大于三角波信號的電壓電平 時,則比較器805可以輸出高電壓電平的控制信號OE。相對地,當運算信號V6 的電壓電平小于三角波信號的電壓電平時,則比較器805就會輸出低電壓電平的控 制信號OE。
圖9繪示為依照本發(fā)明的一較佳實施例的一種平面顯示器的控制方法的步驟流程圖。請參照圖9,在此對于上述的說明再作一整理,本發(fā)明的平面顯示器具有
N條掃描線,其中N為正整數(shù),而平面顯示器的控制步驟包括循環(huán)產(chǎn)生第一掃描 信號和第二掃描信號(步驟S901)。
第一掃描信號為使能N條掃描線中的第M條及第M+l條掃描線上的掃描信 號,而第二掃描信號則使能除了第M條及第M+1條掃描線之外的任一掃描線上的 掃描信號。在本實施例中,第M條及第M+1條掃描線可以是顯示面板的最后兩條 掃描線,且M為小于N的正整數(shù)。
接著,擷取一設(shè)定時間(步驟S903),并以每隔一設(shè)定時間來使能第二掃描信 號(步驟S905),且當?shù)诙呙栊盘柋皇鼓軙r,僅有一條掃描線會被使能。而設(shè)定時 間的選取方式為當?shù)贛條掃描線的掃描信號的電平大于臨限電壓時,就開始計時, 直到第M+1條掃描線的掃描信號的電平大于臨限電壓所經(jīng)過的時間,此段時間為 本實施例的設(shè)定時間。此外,臨限電壓為使能每一條掃描線所需的最低電壓。
綜上所述,通過緩沖放大模塊和運算單元產(chǎn)生一控制信號,而依據(jù)控制信號來 調(diào)整第二掃描信號的使能周期,使得在一設(shè)定時間內(nèi),第二掃描信號僅使能一掃描 信號。因此,本發(fā)明的顯示器解決了掃描線上的RC延遲所造成的影響。
雖然本發(fā)明已以較佳實施例揭示如上,然其并非用以限定本發(fā)明,任何熟習(xí)此 技藝者,在不脫離本發(fā)明的精神和范圍內(nèi),當可作些許的更動與潤飾,因此本發(fā)明 的保護范圍當以權(quán)利要求所界定的為準。
權(quán)利要求
1. 一種信號控制電路,適于控制一顯示面板,在該顯示面板上依序配置多條掃描線,用以分別對應(yīng)接收一掃描信號,而該信號控制電路包括一第一比較反饋單元,耦接該些掃描線其中兩個,用以接收對應(yīng)的掃描信號,并輸出一第一運算信號;一第二比較反饋單元,耦接該第一比較反饋單元所耦接掃描線之外的該些掃描線其中之一,用以接收對應(yīng)的掃描信號,并輸出一第二運算信號;以及一運算單元,接收該第一運算信號和該第二運算信號,以每隔一預(yù)設(shè)時間而決定是否使能一控制信號,其中當該控制信號被使能時,則該些掃描信號其中之一被使能。
2. 如權(quán)利要求1所述的信號控制電路,其特征在于,該第一比較反饋單元耦 接該些掃描線的最后兩列。
3. 如權(quán)利要求1所述的信號控制電路,其特征在于,該控制信號使能該第二 比較反饋單元所耦接的該掃描線上的掃描信號。
4.如權(quán)利要求1所述的信號控制電路,其特征在于,該第一比較反饋單元包括一邏輯電路,用以接收該些掃描信號其中兩個,并輸出一邏輯信號;以及一緩沖放大模塊,耦接該邏輯電路,用以接收該邏輯信號,并產(chǎn)生該第一運 算信號。
5.如權(quán)利要求4所述的信號控制電路,其特征在于,該邏輯電路包括一第一比較器,其正輸入端接收該些掃描信號其中之一,而其負輸入端則接收一臨限電壓,并輸出一第一比較信號;一第二比較器,其正輸入端相對于該第一比較器而接收該些掃描信號的另一, 而其負輸入端則接收該臨限電壓,并輸出一第二比較信號;一反向器,耦接該第二比較器的輸出端,以輸出反向的第二比較信號;以及 一與門,依據(jù)該第一比較信號和該反向的第二比較信號,而輸出該邏輯信號 至該緩沖放大模塊。
6.如權(quán)利要求4所述的信號控制電路,其特征在于,該緩沖放大模塊包括 一第一晶體管,其第一源/漏極端接收一電壓源,而其柵極端則接收該邏輯信號;一第二晶體管,其第一源/漏極端和第二源/漏極端分別接收一電壓信號和該電壓源,而其柵極端則耦接該第一晶體管的柵極端;一第三晶體管,其第一源/漏極端用以接收該電壓信號,而其柵極端和第二源/漏極端則分別耦接該第一晶體管的柵極端和第二源/漏極端;一第一電容,其一端耦接該第一晶體管的第二源/漏極端,而該第一電容的另一端則接地;一第一運算放大器,其正輸入端耦接該第一晶體管的第二源/漏極端,而其負 輸入端則接收該電壓信號;以及一緩沖放大電路,配置于該第一晶體管和該第一運算放大器之間,用以延遲信 號傳遞時間。
7. 如權(quán)利要求6所述的信號控制電路,其特征在于,該第一運算放大器為低增 益放大器。
8. 如權(quán)利要求6所述的信號控制電路,其特征在于,該第一晶體管為NMOS 晶體管,而該第二晶體管和該第三晶體管為PMOS晶體管。
9. 如權(quán)利要求6所述的信號控制電路,其特征在于,該緩沖放大電路包括一第一緩沖放大器,其負輸入端和輸出端彼此耦接,而其正輸入端則耦接該 第一晶體管的第二源/漏極端;一第四晶體管,其柵極端和第一源/漏極端分別耦接至該第一晶體管之柵極端和該第一緩沖放大器的輸出端;一第二電容,其一端耦接該第四晶體管的第二源/漏極端,而另一端則接地;一第二緩沖放大器,其負輸入端和輸出端彼此耦接,而其正輸出端耦接該第 四晶體管的第二源/漏極端。一第五晶體管,其柵極端耦接至該第一晶體管的柵極端,而該第五晶體管的 第一源/漏極端則耦接該第二緩沖放大器的輸出端;以及一第三電容,其一端耦接該第五晶體管的第二源/漏極端,另一端則接地。
10. 如權(quán)利要求9所述的信號控制電路,其特征在于,該第四晶體管為NMOS 晶體管,而該第五晶體管為PMOS晶體管。
11. 如權(quán)利要求l所述的信號控制電路,其特征在于,該第二比較反饋單元包括一第三比較器,其正輸入端用以接收該第一比較反饋單元所耦接掃描信號之 外的該些掃描信號其中之一,而其負輸入端用以接收一臨限電壓,并輸出一第三比 較信號;一緩沖放大模塊,耦接該第三比較器,用以接收該第三比較信號,并產(chǎn)生該 第二運算信號。
12. 如權(quán)利要求1所述的信號控制電路,其特征在于,該運算單元包括 一第二運算放大器,其正輸入端和負輸入端分別接收該第二運算信號和該第一運算信號,并輸出一第三運算信號;以及一比較器,其正輸入端用以接收該第三運算信號,而其負輸入端則接收一三 角波信號,并輸出該控制信號。
13. 如權(quán)利要求12所述的信號控制電路,其特征在于,該第二運算放大器為 高增益放大器。
14. 如權(quán)利要求12所述的信號控制電路,其特征在于,該比較器為脈寬調(diào)制 比較器。
全文摘要
本發(fā)明公開了一種平面顯示器,包括顯示面板、掃描驅(qū)動電路以及控制單元。其中,顯示面板具有多條掃描線,而掃描驅(qū)動電路產(chǎn)生第一掃描信號和第二掃描信號,用以使能部分的掃描線。此外,控制單元會依據(jù)這些掃描信號,在每隔一設(shè)定時間使能一控制信號。
文檔編號G09G3/20GK101430850SQ20071016696
公開日2009年5月13日 申請日期2007年11月8日 優(yōu)先權(quán)日2007年11月8日
發(fā)明者方毓杰, 杜長慶 申請人:中華映管股份有限公司