專利名稱:液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及顯示裝置,特別涉及液晶顯示器。
背景技術(shù):
液晶顯示器是一種面板顯示器,近年來逐漸得到廣泛應(yīng)用。液晶顯示器一般來說包括兩個顯示面板,通過在其間插入液晶層,在其上形成例如像素電極和公共電極的電場產(chǎn)生電極。在液晶顯示器內(nèi),當(dāng)電壓被施加到電場產(chǎn)生電極時,在液晶層中產(chǎn)生電場。液晶層內(nèi)部的液晶分子的方向被確定并且入射光的偏振由電場控制,由此顯示所期望的圖像。
液晶顯示器一般包括開關(guān)元件,它們被連接到像素電極和多條信號線上,例如柵極線和數(shù)據(jù)線,以控制開關(guān)元件將電壓加到像素電極上。柵極線傳送由柵極驅(qū)動電路產(chǎn)生的柵極信號,數(shù)據(jù)線傳送由數(shù)據(jù)驅(qū)動電路產(chǎn)生的數(shù)據(jù)電壓。另外,開關(guān)元件根據(jù)柵極信號將數(shù)據(jù)電壓傳送到像素電極。柵極驅(qū)動器和數(shù)據(jù)驅(qū)動器可以以芯片的形式安裝在顯示板上。然而,近年來,柵極驅(qū)動器已經(jīng)被集成到顯示板中以便減少顯示裝置的總的尺寸和提高它的生產(chǎn)率。
在上述背景部分中披露的信息僅用來增強對本發(fā)明背景技術(shù)的理解,因此它可以包含沒有形成現(xiàn)有技術(shù)的信息,現(xiàn)有技術(shù)對于本領(lǐng)域的普通技術(shù)人員是已知的。
發(fā)明內(nèi)容
本發(fā)明的實施例記載能夠有效的防止集成顯示面板的柵極驅(qū)動器不受外界環(huán)境影響的液晶顯示器。根據(jù)本發(fā)明的示例性實施例,液晶顯示器包括基板;多個像素,其在基板上排列成矩陣,其中每個像素包括一開關(guān)元件;多個柵極線,這些柵極線連接到開關(guān)元件且在列方向上延伸;以及柵極驅(qū)動器,連接到柵極線上并且作為集成電路形成在基板上。在液晶顯示器內(nèi),柵極驅(qū)動器包括第一區(qū)域和第二區(qū)域,第二區(qū)域不和第一區(qū)域?qū)R。
在上述實施例中,第二區(qū)域可以包括排列在第一區(qū)域兩側(cè)的第三區(qū)域和第四區(qū)域。第一區(qū)域和像素之間的第一距離可以大于第二區(qū)域和像素之間的第二距離。柵極驅(qū)動器可以包括第一柵極驅(qū)動器,它連接到柵極線中的奇數(shù)的柵極線,和第二柵極驅(qū)動器,連接到柵極線中的偶數(shù)的柵極線。第一柵極驅(qū)動器和第二柵極驅(qū)動器彼此相對設(shè)置,其間插入所述像素。
在上述實施例中,柵極驅(qū)動器包括多個電路部分,它們連接到柵極線;多個布線部分,它們連接到電路部分,其中每個布線部分具有多個導(dǎo)線用來傳輸信號。各個電路部分中的至少兩個排列成一行,且多個電路部分中的至少另一個不與電路部分中排列成一行的至少兩個對齊。導(dǎo)線可以在第一和第二區(qū)域中彎曲。該實施例進一步包括密封層以便包圍像素。密封層可以覆蓋在柵極驅(qū)動器上。密封層可以覆蓋在所有柵極驅(qū)動器的導(dǎo)線上。第一區(qū)域的布線部分和第二區(qū)域的布線部分之間的距離可以小于300μm(微米)。
根據(jù)本發(fā)明的另一個示例性實施例,液晶顯示器包括基板;多個像素,其在基板上排列成矩陣,其中每個像素包括開關(guān)元件;多條柵極線,這些柵極線連接到開關(guān)元件且在行方向上延伸;柵極驅(qū)動器,它連接到柵極線上并且作為集成電路形成在基板上;以及密封層,覆蓋在柵極驅(qū)動器上。在液晶顯示器內(nèi),柵極驅(qū)動器包括第一區(qū)域和第二區(qū)域,第二區(qū)域不和第一區(qū)域?qū)R。
根據(jù)本發(fā)明的另一個示例性實施例,液晶顯示器包括基板;顯示區(qū)域,在顯示區(qū)域內(nèi),多個像素在基板上排列成矩陣,上述的每個像素包括開關(guān)元件;多個柵極線,這些柵極線連接到開關(guān)元件且在行方向上延伸;形成密封層,以便圍繞在多個像素周圍,以及該密封層包括至少一個邊緣部分;和作為集成電路形成在基板上并且被密封層覆蓋的柵極驅(qū)動器。在液晶顯示器內(nèi),柵極驅(qū)動器形成于除密封層邊緣部分之外的部分中。
在上述具體實施例中,柵極驅(qū)動器包括多個主柵極驅(qū)動電路,它們傳送柵極信號到柵極線;以及多個子?xùn)艠O驅(qū)動電路,用來協(xié)助主柵極驅(qū)動電路的運行。主柵極驅(qū)動電路可以放置在顯示區(qū)域的一側(cè),子?xùn)艠O驅(qū)動電路可以放置在顯示區(qū)域上側(cè)或者下側(cè)之一。主柵極驅(qū)動電路和子?xùn)艠O驅(qū)動電路可以分別包括連接到柵極線的和連接到電路部分的布線部分,其中主柵極驅(qū)動電路的布線部分連接到子?xùn)艠O驅(qū)動部分的布線部分上。主柵極驅(qū)動電路包括第一部分,連接到柵極線中的奇數(shù)柵極線,以及第二部分,連接到柵極線中的偶數(shù)柵極線上。第一部分和第二部分可以彼此相對放置同時顯示區(qū)域插入其中。
本發(fā)明的范圍由權(quán)利要求限定,通過參考將其引入這部分。通過如下的詳細說明,本發(fā)明的實施例的更加完整理解將提供給本領(lǐng)域的技術(shù)人員,同時也意識到它的其他優(yōu)點。參考所附的附圖,將首先簡要說明該附圖。
圖1的框圖示例說明了根據(jù)本發(fā)明的示例性實施例的液晶顯示器。
圖2的等效電路圖示例說明了根據(jù)本發(fā)明的示例性實施例的液晶顯示器的像素。
圖3的框圖示例說明了根據(jù)本發(fā)明的另一個示例性實施例的液晶顯示器。
圖4的平面圖示例說明了根據(jù)本發(fā)明的示例性實施例中的液晶組件板裝置。
圖5是圖4中所示的液晶組件板裝置沿著V-V的截面圖。
圖6是圖4中所示的液晶板裝置的一部分詳細平面圖。
圖7的平面圖示例說明了根據(jù)本發(fā)明的另一個示例性實施例中液晶板裝置組件。
圖8是圖7中所示的液晶板裝置的詳細平面圖。
圖9的框圖示例說明了根據(jù)本發(fā)明的示例性實施例的柵極驅(qū)動器。
圖10的電路框圖示例說明了如圖7中所示的柵極驅(qū)動器的移位寄存器的第j級。
圖11是表示圖4所示的柵極驅(qū)動器的布線示意圖。
圖12是表示圖7所示的柵極驅(qū)動器的布線示意圖。
具體實施例方式
參考附圖在下文中充分描述本發(fā)明的具體實施例,在附圖中,示出了本發(fā)明優(yōu)選實施例。本領(lǐng)域的技術(shù)人員將意識到,在不脫離本發(fā)明的精神和范圍的前提下可對所述實施例進行不同方式的修改。在附圖中,層、薄膜、板、區(qū)域等等的厚度將被夸大以便清楚。整個說明書中,相同的參考數(shù)字表示相同的元件。應(yīng)當(dāng)注意,當(dāng)一個元件,例如層、薄膜、區(qū)域、或者基板,被稱為“在”(on)另一個元件上時,是指直接在另一個元件上或者也可能存在插入元件。相反地,當(dāng)一個元件被提到“直接在”(directly on)另一個元件上時,并不存在插入元件。
首先,下面參考圖1和2描述根據(jù)本發(fā)明的示例性實施例中的液晶顯示器。這里以示例的術(shù)語描述了一個示例性實施例而不必須是理想的實施例。圖1的框圖示例說明了根據(jù)本發(fā)明的一個示例性實施例中的液晶顯示器,圖2的等效電路圖示例說明了根據(jù)本發(fā)明的一個示例性實施例的液晶顯示器的像素。如圖1和圖2所示,根據(jù)本發(fā)明的示例性實施例中的液晶顯示器包括液晶顯示面板組件300;一對柵極驅(qū)動器400和數(shù)據(jù)驅(qū)動器500,其連接到液晶顯示器組件300;灰度電壓發(fā)生器800,其連接到數(shù)據(jù)驅(qū)動器500;以及信號控制器600,用來控制上述元件。
在該等效電路圖中,液晶面板組件300包括多條信號線G1到Gn和D1到Dm以及連接多條信號線上并且基本上排列成矩陣形狀的多個像素PX。如圖2所示,液晶面板組件300包括彼此相對的下面板100和上面板200以及插入其中的液晶層3。信號線包括多個柵極線G1到Gn,用來傳送柵極信號(也稱之為“掃描信號”)以及多個數(shù)據(jù)線D1到Dm,用來傳送數(shù)據(jù)信號。柵極線G1到Gn基本上是在列的方向上延長并且基本上互相平行,而數(shù)據(jù)線D1到Dm大體上是在行方向上延長并且基本上互相平行。每個像素PX包括開關(guān)元件Q,其與信號線之一連接;液晶電容器Clc,其與開關(guān)元件Q連接;和存儲電容器Cst。該存儲電容器Cst可以省略。開關(guān)元件Q是三端元件,例如薄膜晶體管,并且置于下面板100上。開關(guān)元件Q的控制端連接到柵極線Gi,其輸入端連接到數(shù)據(jù)線Dj,輸出端與液晶電容器Clc和存儲電容器Cst連接。
液晶電容器Clc具有作為兩端的下面板100的像素電極191和上面板200的公共電極270,并且在電極191和270之間具有液晶層3作為電介質(zhì)材料。像素電極191連接到開關(guān)元件Q,公共電極270覆蓋上面板200的整個表面并且施加公共電壓Vcom。不同于圖2的結(jié)構(gòu),公共電極270可以設(shè)置在下面板100上。在這種情況下,至少兩個電極191和270中的一個具有條狀或者帶狀。用作液晶電容器Clc的輔助電容器的存儲電容器Cst,由設(shè)置在下面板100上的信號線(未示出)、像素電極191以及插入其間的絕緣體組成。預(yù)定電壓,例如公共電壓Vcom,施加到信號線。可選的,存儲電容器Cst可以為像素電極191、絕緣體、以及預(yù)先形成于絕緣體上的柵極線的分層結(jié)構(gòu)。
其間,為了進行彩色顯示,每個像素PX特定地顯示一種原色(空間分割)或者像素PX在整個時間交替地顯示原色(時間分割),其使原色在空間或者時間上被合成,因此顯示所期望的顏色。一組原色的例子例如可以由紅、綠、藍組成。作為空間分割的例子,圖2示出了每個像素PX具有濾色器230用來顯示在對應(yīng)于像素電極191的上面板200的區(qū)域中顯示一原色。可選地,如圖2所示的結(jié)構(gòu),濾色器230置于下面板100的像素電極191之上或之下。用來偏振光的一個或多個偏光器(未示出)附著于液晶板組件300的外表面上。
再次參考圖1,灰度電壓發(fā)生器800產(chǎn)生涉及像素PX透射率的滿數(shù)值灰度電壓或者有限數(shù)值的灰度電壓(下文中被稱作“參考灰度電壓”)。(參考的)灰度電壓中的一些相對于公共電壓Vcom為正極性,而另一些(參考)灰度電壓相對于公共電壓為負極性。柵極驅(qū)動器400連接到液晶板組件300的柵極線G1到Gn,且將柵極導(dǎo)通電壓Von和柵極截止電壓Voff合成以產(chǎn)生實加到柵極線G1到Gn的柵極信號。柵極驅(qū)動器400基本上是用作移位寄存器,并且包括多個排列成行的級。柵極驅(qū)動器400被形成并且和信號線G1到Gn和D1到Dm以及薄膜晶體管開關(guān)元件Q一起通過同樣的處理集成到液晶板組件300中。數(shù)據(jù)驅(qū)動器500連接到液晶板組件300的數(shù)據(jù)線D1到Dm,選擇由灰度電壓發(fā)生器800產(chǎn)生的灰度電壓,并且施加選擇的灰度電壓到數(shù)據(jù)線D1到Dm作為數(shù)據(jù)信號。然而,當(dāng)灰度電壓發(fā)生器800僅產(chǎn)生一數(shù)值減小的參考灰度電壓而不是所有的灰度電壓時,數(shù)據(jù)驅(qū)動器500可以分解參考灰度電壓以便產(chǎn)生灰度電壓中的數(shù)據(jù)電壓。信號控制器600控制例如柵極驅(qū)動器400和數(shù)據(jù)驅(qū)動器500。
每一驅(qū)動器500,600和800可以以至少一IC芯片的形式直接安裝在液晶板組件300上,可以安裝在柔性印刷板電路薄膜上(未示出)以及可以以帶載封裝(tape carrier package TCP)的形式安裝在液晶板組件300中,或者安裝在單獨的印刷電路板上(未示出)??蛇x地,驅(qū)動器500,600和800可以與儲如信號線G1到Gn和D1到Dm和薄膜晶體管開關(guān)元件Q一起集成到液晶板組件300上。驅(qū)動器500,600和800可以集成到單個芯片中。在這種情況下,至少一個驅(qū)動器或者至少一個形成驅(qū)動器的電路可以被安置在單個芯片的外面。
下面,參考圖3,描述根據(jù)本發(fā)明的另一個示例性實施例的液晶顯示器。圖3的框圖示例說明了根據(jù)本發(fā)明的另一個示例性實施例的液晶顯示器。參考圖3,根據(jù)本發(fā)明該示例性實施例中的液晶顯示器包括液晶板組件300;柵極驅(qū)動器400和連接到液晶顯示板組件300的數(shù)據(jù)驅(qū)動器500;灰度電壓發(fā)生器800,其連接到數(shù)據(jù)驅(qū)動器500;以及信號控制器600,用來控制這些組件。
圖3中所示的液晶顯示器不同于圖1中所示的液晶顯示器之處在于為每行像素設(shè)置了一對柵極線G1到G2n。柵極驅(qū)動器400被分成了第一和第二柵極驅(qū)動器400L和400R,放置在液晶板300左右兩側(cè)。第一柵極驅(qū)動400L連接到奇數(shù)柵極線G1,G3,...,G2n-1,第二柵極驅(qū)動器400R連接到偶數(shù)柵極線G2,G4,...,G2n。然而,這并不被認為一種限定。例如,奇數(shù)柵極線G1,G3,...,G2n-1可以連接到第二柵極驅(qū)動400R,而偶數(shù)柵極線G2,G4,...,G2n可以連接到第一柵極驅(qū)動器400L。第一和第二柵極驅(qū)動器400L和400R連接到液晶板組件300的柵極線G1到G2n,且提供柵極信號,每一個將柵極導(dǎo)通電壓Von和柵極截止電壓電壓Voff合成以產(chǎn)生實加到柵極線G1-G2n的柵極信號。以這種方式,能夠從液晶板組件300的兩側(cè)到柵極信號提供到G1到G2n,這將阻止柵極信號在每一柵極線G1到G2n一側(cè)的延遲。因此,能夠有效地通過所有的柵極線G1到G2n傳送柵極信號。
接下來,在下面詳細描述液晶顯示器的工作過程。信號控制器600施加有外部圖形控制器(未示出)提供的輸入圖像信號R、G和B,以及用來顯示輸入的圖像信號的輸入控制信號。輸入圖像信號R、G和B包含像素PX的亮度信息,其中該亮度具有預(yù)定的灰度或者灰度級,例如,1024(=210),256(=28),或者64(=26)灰度。輸入控制信號包括垂直同步信號Vsync,水平同步信號Hsync,主時鐘信號MCLK,以及數(shù)據(jù)使能信號DE。
信號控制器600根據(jù)輸入的控制信號處理輸入圖像信號R、G和B以便適合液晶板組件300的運行環(huán)境,并且產(chǎn)生例如柵極控制信號CONT1和數(shù)據(jù)控制信號CONT2。然后,信號控制器600傳送柵極控制信號CONT1到柵極驅(qū)動器400和傳送數(shù)據(jù)控制信號CONT2和處理的圖像信號DAT到數(shù)據(jù)驅(qū)動器500。柵極控制信號CONT1包括用來指示開始掃描的掃描開始信號STV和至少一個用來控制柵極導(dǎo)通電壓Von的輸出周期的時鐘信號。柵極控制信號CONT1還包括用于確定柵極導(dǎo)通電壓Von的延續(xù)時間的輸出使能信號OE。數(shù)據(jù)控制信號CONT2包括水平同步起始信號STH,用來通知對于一行(組)像素PX起始的數(shù)據(jù)傳輸?shù)拈_始,負載信號LOAD,用來指示施加數(shù)據(jù)電壓到數(shù)據(jù)線D1到Dm,以及數(shù)據(jù)時鐘信號HCLK。數(shù)據(jù)控制信號CONT2可以進一步包括反相信號RVS,用來相對于公共電壓Vcom反相數(shù)據(jù)電壓的電壓極性(下文中,“關(guān)于公共電壓的數(shù)據(jù)信號電壓的極性”簡單地被稱為“數(shù)據(jù)信號的極性”)。
數(shù)據(jù)驅(qū)動器500響應(yīng)從信號控制器600傳輸?shù)臄?shù)據(jù)控制信號CONT2接收用于一行(組)像素PX的數(shù)字圖像信號DAT,選擇對應(yīng)每個數(shù)字圖像信號DAT的灰度電壓,轉(zhuǎn)換數(shù)字圖像信號DAT為模擬數(shù)據(jù)信號,并且施加模擬數(shù)據(jù)信號到相應(yīng)的數(shù)據(jù)線D1到Dm。柵極驅(qū)動器400響應(yīng)來自信號控制器600的柵極控制信號CONT1施加?xùn)艠O導(dǎo)通電壓Von到柵極線G1到G2n,以便導(dǎo)通連接到柵極線G1到G2n的開關(guān)元件Q。然后,施加到數(shù)據(jù)線D1到Dm的數(shù)據(jù)信號通過導(dǎo)通狀態(tài)下的開關(guān)元件Q被施加到相應(yīng)的像素PX。施加到像素PX的數(shù)據(jù)信號的電壓和公共電壓Vcom之間的差是液晶電容器Clc的充電電壓,也就是像素電壓。液晶分子的排列方向取決于像素電壓的電平,其導(dǎo)致通過液晶層3的光線的偏振的變化。偏振的變化導(dǎo)致通過安裝在液晶板組件300內(nèi)的偏光器的光的透射率的變化。
在每個水平周期(其被稱為“1H”且等于水平同步信號Hsync和數(shù)據(jù)使能信號DE的一周期)重復(fù)執(zhí)行這些過程。以這種方式,柵極導(dǎo)通電壓Von順序地施加到所有的柵極線G1到G2n,并且數(shù)據(jù)信號施加到所有的像素PX,由此顯示一幀圖像。當(dāng)一幀結(jié)束時,下一幀開始。在這種情況下,施加到數(shù)據(jù)驅(qū)動器500的反相信號RVS的狀態(tài)被控制,以便施加到每個像素PX的數(shù)據(jù)信號的極性與前幀(“幀反相”)中的數(shù)據(jù)信號的極性相反。依據(jù)反相信號RVS(例如,行反相和點反相)的特點,施加到一數(shù)據(jù)線上的數(shù)據(jù)信號的極性在同一幀內(nèi)被反相,并且施加到一行像素的數(shù)據(jù)信號的極性可以彼此(例如,列反相和點反相)不同。
接下來,將參考圖4到9詳細描述根據(jù)本發(fā)明的示例性實施例中的液晶板組件和形成于液晶板組件的柵極驅(qū)動器。圖4是俯視平面圖,其示例說明了根據(jù)本發(fā)明的示例性實施例中的液晶顯示器的組件,圖5是圖4中所示的液晶顯示器的組件沿著V-V線的截面圖,圖6是圖4中所示的液晶顯示器的部分詳細俯視平面圖。
參考圖4到圖6,根據(jù)本發(fā)明的示例性實施例中的液晶板組件包括薄膜晶體管排列板100、公共電極板200(參考圖1)、插入兩個顯示板100和200之間的液晶層3(參考圖1)、和用來密封液晶層3的密封層310。液晶板組件300具有顯示區(qū)域DA和放置在顯示區(qū)域DA一側(cè)的外圍區(qū)域PA。連接到數(shù)據(jù)線D1到Dm的數(shù)據(jù)驅(qū)動器500安裝在基板110的外圍區(qū)域PA。例如,柵極線G1到Gn、交叉于柵極線G1到Gn的數(shù)據(jù)線D1到Dm、連接到柵極線G1到Gn和數(shù)據(jù)線D1到Dm的薄膜晶體管(未示出)、以及連接到薄膜晶體管的像素電極191在基板110的顯示區(qū)域DA中形成。
柵極驅(qū)動器400集成在顯示區(qū)域DA的兩側(cè)。柵極驅(qū)動器400的每一個具有多個柵極驅(qū)動電路410。柵極驅(qū)動器400的每個包括第一區(qū)域400a,在這個區(qū)域中,柵極驅(qū)動電路410排列成一行;以及第二區(qū)域400b,它不和第一區(qū)域400a對齊。第二區(qū)域400b配置在第一區(qū)域400a的上側(cè)或者下側(cè)。在第二區(qū)域400b中,至少一個柵極驅(qū)動電路410配置得比第一區(qū)域400a的柵極驅(qū)動電路410更靠近顯示區(qū)域DA。最好是,第二區(qū)域400b的最上面柵極驅(qū)動電路410和第一區(qū)域400a的柵極驅(qū)動電路410之間的距離D最好小于300μm(微米)。在顯示區(qū)域DA的外圍形成密封層310,并且考慮到后續(xù)處理密封層310邊緣部分311是圓形的或者斜切的。柵極驅(qū)動器400的第二區(qū)域400b的位置與密封層310的邊緣部分311的位置基本上相同。因此,柵極驅(qū)動器400被密封層310覆蓋。以這種方式,可以阻止柵極驅(qū)動器400被暴露在空氣、水和在處理等中產(chǎn)生的其他材料中并因此被腐蝕。特別地,與顯示區(qū)域DA相對的柵極驅(qū)動器400的部分410a,包括密封層310的邊緣部分311,其用密封層310覆蓋。公共電極板200通過密封層310粘結(jié)到薄膜晶體管陣列板100。光屏蔽層220形成在公共電極板200的基板210上,且公共電極270形成在光屏蔽層220上。濾色器(未示出)可以形成在基板210和公共電極270之間??蛇x地,濾色器可以形成在薄膜晶體管陣列板100上。
接下來,參考圖7和8,詳細描述了根據(jù)本發(fā)明的另一個示例性實施例中的液晶板組件。圖7是俯視平面圖,其示例說明了根據(jù)本發(fā)明的另一個示例性實施例的液晶顯示器的組件,圖8是圖7所示的液晶顯示器的邊緣部分的詳細俯視平面圖。由于圖7中所示的結(jié)構(gòu)基本上類似于圖5所示的截面結(jié)構(gòu),圖7中所示的組件具有與圖5中組件相同的標(biāo)號。
參考圖7和8,根據(jù)本發(fā)明示例性實施例的液晶板組件包括薄膜晶體管陣列板100、公共電極板200、插入兩個顯示板100和200之間的液晶層3、以及用來密封液晶層3的密封層310。液晶板組件300包括用來顯示圖像的顯示區(qū)域DA和配置在顯示區(qū)域DA一側(cè)的外圍區(qū)域PA。連接到數(shù)據(jù)線D1到Dm的數(shù)據(jù)驅(qū)動器500置于基板110的外圍區(qū)域PA。例如,柵極線G1到Gn,與柵極線G1到Gn交叉的數(shù)據(jù)線D1到Dm、連接到柵極線G1到Gn和數(shù)據(jù)線D1到Dm的薄膜晶體管(未示出)、以及連接到薄膜晶體管的像素電極191在基板110的顯示區(qū)域DA形成。
柵極驅(qū)動器400L、400R和400D作為集成電路形成在PA外圍區(qū)域。柵極驅(qū)動器400L、400R和400D的每一個包括多個柵極驅(qū)動電路410和420。更詳細地說,第一和第二柵極驅(qū)動器400L和400R在置于顯示區(qū)域DA兩側(cè)的外圍區(qū)域PA形成,并且第三柵極驅(qū)動器400D在置于顯示區(qū)域DA下側(cè)的外圍區(qū)域PA中形成。第三柵極驅(qū)動器400D可在置于顯示區(qū)域DA下側(cè)的部分外圍區(qū)域PA中形成。連接數(shù)據(jù)驅(qū)動器500到顯示區(qū)域DA的信號線在置于顯示區(qū)域DA上側(cè)的外圍區(qū)域PA形成。第一和第二柵極驅(qū)動器400R和400L連接到形成在顯示區(qū)域DA內(nèi)的柵極線G1到Gn以便充分的施加?xùn)艠O信號到柵極線G1到Gn。第三柵極驅(qū)動器400D為虛擬驅(qū)動器,用來補償顯示區(qū)域DA和具有在其中形成的第一和第二柵極驅(qū)動器400R和400L的外圍區(qū)域的PA步差(step different)。因此,第三柵極驅(qū)動器400D不連接到在顯示區(qū)域DA形成的柵極線G1到Gn。第三柵極驅(qū)動器400D通過與柵極線或者數(shù)據(jù)線同樣材料制成的導(dǎo)線連接到第一柵極驅(qū)動器400L和第二柵極驅(qū)動器400R。用來連接數(shù)據(jù)線D1到Dm到數(shù)據(jù)驅(qū)動器500的信號線不在位于顯示區(qū)域DA的上側(cè)的外圍區(qū)域PA形成。因此,在上部外圍區(qū)域PA中不需要用于步差的補償。
如圖7所示,數(shù)據(jù)驅(qū)動器500提供在置于顯示區(qū)域DA上側(cè)的外圍區(qū)域PA,且第三柵極驅(qū)動器400D提供在置于顯示區(qū)域DA下側(cè)的外圍區(qū)域PA。然而,數(shù)據(jù)驅(qū)動器500和第三柵極驅(qū)動器400D之間的位置關(guān)系可以改變。同時,第一和第二柵極驅(qū)動器400L和400R連接到第三柵極驅(qū)動器400D。密封層310在顯示區(qū)域DA的外圍形成,且鑒于隨后的處理,密封層310的邊緣部分311為圓形的或者斜切形的。柵極驅(qū)動器400不在密封層310的邊緣部分311形成。也就是說,第一和第二柵極驅(qū)動器400L和400R沿著平行于顯示區(qū)域DA的直線部分的密封層310的部分312而形成,并且在從平行于顯示區(qū)域DA的直線部分的密封層310的部分312彎曲的邊緣部分311中不提供柵極驅(qū)動器400。因此,柵極驅(qū)動器400完全由密封層310覆蓋。以這種方式,可以阻止柵極驅(qū)動器400暴露在外邊而被腐蝕。公共電極板200通過密封層310被聯(lián)接到薄膜晶體管陣列板100。光屏蔽層220在公共電極板200的基板210上形成,且公共電極270在光屏蔽層220上形成。濾色器(未示出)可以在基板210和公共電極270之間形成。可選地,濾色器可以在薄膜晶體管陣列板100上形成。
接下來,將參考圖9和10詳細描述根據(jù)本發(fā)明的示例性實施例中的液晶板組件的柵極驅(qū)動器400。圖9的框圖示例說明了根據(jù)本發(fā)明的示例性實施例的柵極驅(qū)動器,圖10的電路框圖示例說明了根據(jù)本發(fā)明示例性實施例的柵極驅(qū)動器的移位寄存器的第j級。參考圖9和10,第一和第二掃描開始信號LSTV和RSTV、以及第一到第四時鐘信號LCLK1,RCLK1,LCLK2,和RCLK2被輸入到用作柵極驅(qū)動器400的移位寄存器400L和400R。移位寄存器400L和400R的每一個包括連接到柵極線的多個級ST1到STj+3。多個級ST1到STj+3用級聯(lián)方式互相連接,并且施加有第一和第二掃描開始信號LSTV和RSTV以及第一到第四時鐘信號LCLK1,RCLK1,LCLK2,和RCLK2。
輸入到左邊的移位寄存器400L的第一掃描開始信號LSTV和輸入到右邊的移位寄存器400R的第二掃描開始信號RSTV為具有一幀周期的信號,其中,一幀內(nèi)包括寬度為1H的脈沖。在移位寄存器400L和400R的每一個中,不同的時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2被輸入到兩個相鄰級。例如,第一時鐘信號LCLK1輸入到左邊移位寄存器400L中的第一級,第三個時鐘信號LCLK2輸入到它的第二級。第二時鐘信號的RCLK1輸入到右邊移位寄存器400R的第一級,第四個時鐘信號RCLK2輸入到它的第二級。當(dāng)時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2的每個都處在高電平時,它可以是用來驅(qū)動像素的開關(guān)元件Q的柵極導(dǎo)通電壓Von。相反地,當(dāng)時這些鐘信號處在低電平時,它們可以是柵極截止電壓Voff。
這些級的每一級都具有置位端S、柵極電壓端GV、一對時鐘端CK1和CK2、復(fù)位端R、幀復(fù)位端FR、柵極輸出端OUT1、以及進位輸出端OUT2。例如,前級ST(j-2)的進位輸出Cout(j-2)輸入到第j級STj的置位端S,且下一級ST(j+2)的柵極輸出Gout(j+2)輸入到第j級STj的復(fù)位端R。另外,時鐘信號LCLK1和LCLK2分別輸入到第j級STj的時鐘端CK1和CK2,并且柵極截止電壓Voff輸入到它的柵極電壓端GV。柵極輸出端OUT1輸出柵極輸出Gout(j),且進位輸出端OUT2輸出進位輸出Cout(j)。然而,代替前面的執(zhí)行,掃描開始信號LSTV和RSTV分別輸入到移位寄存器400L和400R的第一級。另外,當(dāng)時鐘信號LCLK1輸入到第j級STj的時鐘端CK1且時鐘信號LCLK2輸入到它的時鐘端CK2時,時鐘信號LCLK2輸入到相鄰第j級STj的第(j-2)級和第(j+2)級ST(j-2)和ST(j+2)的時鐘端CK1,且時鐘信號LCLK1輸入到它的時鐘端CK2。
參考圖10,根據(jù)本發(fā)明的示例性實施例中的柵極驅(qū)動器400的每一級,如第j級,包括輸入部分420、上拉驅(qū)動器430、下拉驅(qū)動器440、和輸出部分450。這些組件的每一個都包括至少一個NMOS晶體管T1到T14,并且上拉驅(qū)動器430和輸出部分450進一步包括電容器C1到C3。然而,PMOS晶體管可以用來代替NMOS晶體管。電容器C1到C3基本上可以為在制造過程中形成的柵極和漏極/源極之間的寄生電容。輸入部分420包括三個串接在置位端S和柵極電壓端GV之間的晶體管T11,T10和T5。每個晶體管T11和T5的柵極連接到時鐘端CK2,且晶體管T10的柵極連接到時鐘端CK1。晶體管T11和晶體管T10之間的結(jié)點連接到結(jié)點J1,且晶體管T10和晶體管T5之間的結(jié)點連接到結(jié)點J2。
上拉驅(qū)動器430包括連接在置位端S和結(jié)點J1之間的晶體管T4,連接在時鐘端CK1和結(jié)點J3之間的晶體管T12,以及連接在時鐘端CK1和結(jié)點J4之間的晶體管T7。晶體管T4的柵極和漏極連接在置位端S,并且它的源極連接到結(jié)點J1。晶體管T12的柵極和漏極連接到時鐘端CK1,它的源極連接到結(jié)點J3。晶體管T7的柵極連接到結(jié)點J3并且通過電容器C1還連接到時鐘端CK1。另外,晶體管T7的漏極連接到時鐘端CK1,且它的源極連接到結(jié)點J4。電容器C2連接在結(jié)點J3和J4之間。
下拉驅(qū)動器440包括多個晶體管T6、T9、T13、T8、T3和T2,它們接收柵極截止電壓Voff且通過它們的漏極將其輸出到結(jié)點J1、J2、J3和J4。晶體管T6的柵極連接到幀復(fù)位端FR,且它的漏極連接到結(jié)點J1。晶體管T9的柵極連接到復(fù)位端R,并且它的漏極連接到結(jié)點J1。晶體管T13和T8的柵極連接到結(jié)點J2,它們的漏極分別連接到結(jié)點J3和J4。晶體管T3的柵極連接到結(jié)點J4,晶體管T2的柵極連接到復(fù)位端R。晶體管T3和T2的漏極連接到結(jié)點J2。
輸出部分450包括一對晶體管T1和T14,每一個具有分別連接在時鐘端CK1以及輸出端OUT1和OUT2之間的漏極和源極,連接到結(jié)點J1的柵極,以及連接在晶體管T1的柵極和漏極之間,即,連接在結(jié)點J1和J2之間的電容器C3。晶體管T1的源極連接到結(jié)點J2。接下來,將描述該級的工作過程。為了更好地理解和說明容易起見,對應(yīng)于時鐘信號LCLK1、LCLK2、RCLK1、或RCLK2的高電平的電壓稱為高電壓,對應(yīng)于時鐘信號LCLK1、LCLK2、RCLK1、或RCLK2的低電平的電壓稱為低電壓。低電平的值等于柵極截止電壓Voff。
首先,當(dāng)時鐘信號LCLK2和前一級的進位輸出Cout(j-2)變成高電平,或者上升時,晶體管T11,T5,和T4導(dǎo)通。然后,兩晶體管T11和T4傳送高電壓到結(jié)點J1,且晶體管T5傳送低電壓到結(jié)點J2。晶體管T1和T14被導(dǎo)通以使時鐘信號CLK1從輸出端OUT1和OUT2輸出。此時,由于結(jié)點J2和時鐘信號LCLK1的電壓電平為低,所以輸出電壓Gout(j)和Cout(j)變低。同時,用與高電壓和低電壓之間的電壓差相應(yīng)的電壓給電容器C3充電。在這種情況下,由于時鐘信號LCLK1和下一個柵極輸出Gout(j+2)為低電平且結(jié)點J2為低電平,所以具有與其相互連接的柵極的晶體管T10,T9,T12,T13,T8和T2為截止?fàn)顟B(tài)。
當(dāng)時鐘信號LCLK2變成低電平或者下降時,晶體管T11和T5截止。同時,當(dāng)時鐘信號LCLK1變成高電平時,晶體管T1的輸出電壓和結(jié)點J2的電平變?yōu)楦唠娖?。此時,高電壓施加到晶體管T10的柵極,且連接到結(jié)點J2的源極電位為高電平。因此,柵極和源極之間的電位差為零,因此晶體管T10保持在截止的狀態(tài)。因此,結(jié)點J1為懸浮狀態(tài),從而利用電容器C3的高電壓提高電位。
同時,由于時鐘信號LCLK1和結(jié)點J2的電位為高電平,晶體管T12,T13和T8導(dǎo)通。在這個狀態(tài)下,晶體管T12和T13相互串接在高電平和低電平之間,因此當(dāng)晶體管T12和T13導(dǎo)通時,結(jié)點J3具有由電阻值分壓的電壓值。然而,如果當(dāng)晶體管T13導(dǎo)通時的阻抗明顯高于晶體管T12導(dǎo)通時的阻抗,例如,如果晶體管T13導(dǎo)通時的阻抗是晶體管T12導(dǎo)通時的阻抗的一萬倍,則結(jié)點J3的電壓基本等于高電壓。因此,晶體管T7導(dǎo)通且串接到晶體管T8,從而導(dǎo)致當(dāng)晶體管T7和T8導(dǎo)通時,使結(jié)點J4具有由電阻值分壓得到的電壓值。此時,當(dāng)晶體管T7和T8導(dǎo)通時的阻抗值被設(shè)置成彼此基本相等,結(jié)點J4具有高電壓和低電壓之間的中間電壓,這將使晶體管T3保持在截止?fàn)顟B(tài)。這時,由于下一個柵極輸出Gout(j+2)處在低電平,晶體管T9和T2保持在截止?fàn)顟B(tài)。因此,輸出端OUT1和OUT2僅僅連接到時鐘端CK1且與低電平端截止,因此從輸出端OUT1和OUT2輸出高電平。同時,用相應(yīng)于它們的之間的電壓差給電容器C1和電容器C2充電,并且結(jié)點J3的電壓比結(jié)點J5的電壓低。
隨后,當(dāng)下一個柵極輸出Gout(j+1)和時鐘信號CLK2變成高電平且時鐘信號CLK1變成低電平時,晶體管T9和T2導(dǎo)通以施加低電壓到結(jié)點J1和J2。同時,由于電容器C3放電,結(jié)點J1的電壓降到低電平,并且電容器C3放電導(dǎo)致電壓下降到低電平需要預(yù)定量的時間,或者引起延遲。因此,下一個柵極輸出Gout(j+1)改變成高電平后,兩晶體管T1和T14保持導(dǎo)通一段時間,因此輸出端OUT1和OUT2連接到時鐘端CK1,并且從輸出端OUT1和OUT2輸出低電壓。當(dāng)電容器C3完成放電且結(jié)點J1的電位達到低電平時,晶體管T14截止而導(dǎo)致輸出端OUT2有效地與時鐘端CK1脫離連接。因此,進位輸出Cout(j)變成懸浮狀態(tài),因此低電平被保持。同時,即使當(dāng)晶體管T1截止時,輸出端OUT1通過晶體管T2連接到低電平端。因此,低電壓從輸出端OUT1連續(xù)輸出。
同時,當(dāng)晶體管T12和T13截止時,結(jié)點J3變成懸浮狀態(tài)。另外,結(jié)點J5的電壓比結(jié)點J4的電壓低,由于電容器C1,結(jié)點J3的電壓保持得比結(jié)點J5的電壓低,這導(dǎo)致了晶體管T7截止。同時,晶體管T8截止,結(jié)點J4的電壓被降低,或者造成結(jié)點J4的電壓低,這導(dǎo)致晶體管T3保持在截止?fàn)顟B(tài)。另外,由于低電平時鐘信號CLK1輸入到晶體管T10的柵極且結(jié)點J2的電壓為低,所以晶體管T10保持在截止?fàn)顟B(tài)。然后,當(dāng)時鐘信號CLK1變成高電平時,晶體管T12和T7導(dǎo)通,結(jié)點J4的電壓增加,導(dǎo)致晶體管T3導(dǎo)通。然后,低電壓被傳送到結(jié)點J2,因此低電壓連續(xù)地從輸出端OUT1輸出。也就是說,即使當(dāng)下一個柵極輸出Gout(j+1)處在低電平時,結(jié)點J2電壓也可以是低電平。
同時,由于高電平時鐘信號CLK1輸入到晶體管T10的柵極且結(jié)點J2的電壓為低,所以晶體管T10導(dǎo)通,然后結(jié)點J2的低電壓被施加到結(jié)點J1。同時,由于兩晶體管T1和T14的漏極連接到時鐘端CK1,因此時鐘信號CLK1連續(xù)施加到漏極。特別地,晶體管T1的尺寸大于其他晶體管的尺寸,在晶體管T1柵極和漏極之間引入寄生電容。其結(jié)果,漏極的電壓變化可影響柵極電壓。因此,當(dāng)時鐘信號CLK1變成高電平時,柵極電壓因為柵極和漏極之間的寄生電容而增加,這導(dǎo)致晶體管T1導(dǎo)通。因此,通過施加結(jié)點J2的低電壓到結(jié)點J1晶體管T1的柵極電壓保持在低電平,其防止晶體管T1被導(dǎo)通。然后,結(jié)點J1的電壓保持在低電壓直到下一個移位輸出Cout(j-2)變成高電平。當(dāng)時鐘信號CLK1在高電平以及時鐘信號CLK2在低電平時,結(jié)點J2電平通過晶體管T3變低。當(dāng)時鐘信號CLK1在低電平以及時鐘信號CLK2在高電平時,結(jié)點J2電平通過晶體管T5保持在低電平。同時,晶體管T6接收到最后虛擬級(未示出)產(chǎn)生的初始化信號INT且傳送柵極截止電壓Voff到結(jié)點J1,因此再次設(shè)定結(jié)點J1電壓到低電平。以這種方式,依據(jù)前一進位信號Cout(j-2)和下一個柵極信號Gout(j+2),與時鐘信號LCLK1和LCLK2同步,級410產(chǎn)生進位信號Cout(j)以及柵極信號Gout(j)。
接下來,分別參考圖11和12,詳細描述圖4和7中所示的薄膜晶體管陣列板100上的柵極驅(qū)動器400的配置。圖11的布線圖簡要示出了圖4所示的柵極驅(qū)動器400,和圖12的布線圖簡要示出了圖7中的柵極驅(qū)動器400。參見圖11,根據(jù)本發(fā)明的示例性實施例的柵極驅(qū)動器400包括由級ST1到STj+3組成的電路部分CS以及用來傳送輸入到級ST1到STj+3的各種信號Voff、LCKV1、RCKV1,LCKV2、RCKV2、和INT的布線部分LS。然而,圖11中只顯示了形成在顯示區(qū)域DA左邊的柵極驅(qū)動器400。
布線部分LS的每一部分都包括柵極截止電壓線SL1,其用來傳送柵極截止電壓Voff;第一和第二時鐘信號線SL2和SL3,其分別用來傳送第一和第二時鐘信號LCKV1、RCKV1、LCKV2和RCKV2;和初始化信號線SL4,其用來傳送初始信號INT。信號線SL1到SL4基本上在垂直方向延伸。柵極截止電壓線SL1、時鐘信號線SL2和SL3、以及初始信號線SL4按這個順序從左排列,以便初始信號線SL4最靠近移位寄存器400,其后為時鐘信號線SL3和SL2以及柵極截止線SL1。柵極截止線SL1和初始信號線SL4之間的位置關(guān)系可以變換。另外,信號線SL1到SL4具有延長線,其在水平方向向級ST1,ST3,ST5和ST7延伸。柵極截止電壓線SL1和初始信號線SL4的延長線向每一級ST1,ST3,ST5和ST7延伸。第一和第二時鐘信號線SL2和SL3的延長線交替在級ST1,ST3,ST5和ST7的邊緣向級ST1,ST3,ST5和ST7延伸。
在電路部分CS中,級ST1、ST3、ST5和ST7中的第一級ST1中的晶體管T1到T13以及T15的排列中,輸入有在先進位信號Cout(j-1)的晶體管T4位于第一級ST左上側(cè),它最靠近前級,且第一時鐘信號LCKV1輸入的晶體管T1到T15沿著第一時鐘信號線SL2的延長線排列,第一時鐘信號線SL2在水平方向上在晶體管T1到T15的上面延伸。另外,第一時鐘信號LCKV1輸入的晶體管T7,T10,T12位于晶體管T15下面。晶體管T11和T5位于第一級ST1左下側(cè)并且連接到下一級中的第二時鐘信號線SL3的延長線以便接收第二時鐘信號LCKV2。連接到初始化信號線SL4的晶體管T6安排在最左邊,上述的初始化信號線SL4從左邊延伸并且接收初始信號INT。柵極截止電壓Voff輸入的晶體管T2,T3,T8,T9和T13沿著在水平方向上延伸的柵極截止電壓線SL1的延伸線置于第一級ST1的下側(cè)。
在相鄰第一級ST1的第三級ST3內(nèi),除了第一時鐘信號線SL2和第一時鐘信號LCKV1分別被第一時鐘信號線SL3和第二時鐘信號LCKV2代替,且第二時鐘信號線SL3和第二時鐘信號LCKV2分別用第一時鐘信號線SL2和第一時鐘信號LCKV1代替之外,晶體管的排列相似于第一級ST1中晶體管的排列。電路部分CS和布線部分LS中的一些排列成一行,并且其他電路部分CS和布線部分LS在垂直方向不和排列成一行的電路部分CS和布線部分LS對齊。也就是說,第一級ST1最靠近顯示區(qū)域DA,緊跟著的為第三級ST3和第五級ST5。第五級ST5和顯示區(qū)域DA之間的距離是最大的。第七級ST7之后的級與第五級對齊。因此,在與第五級ST5相鄰的級中的布線部分LS排列成一行。然而,鄰近第三級ST3的布線部分LS向顯示區(qū)域DA彎曲并且不和鄰近的第五級ST5的布線部分LS對齊,并且鄰近第一級ST1的布線部分LS向顯示區(qū)域DA彎曲并且不和鄰近的第三級ST3的布線部分LS對齊。因此,柵極驅(qū)動器400具有第一區(qū)域400a,在這個區(qū)域中,布線部分LS排列成一行且第二區(qū)域400b不和第一區(qū)域400a對齊。第一和第三級ST1和ST3和與其鄰近的布線部分LS形成第二區(qū)域400b,且第五和第七級ST5和ST7和與其鄰近的布線部分LS形成第一區(qū)域400a。盡管圖11中沒有詳細顯示,如圖4中所示,柵極驅(qū)動器400的下面具有如圖11中同樣的結(jié)構(gòu)。
根據(jù)本發(fā)明的一個或幾個實施例,集成到顯示板的柵極驅(qū)動器在密封層的邊緣被密封層覆蓋。因此,它可能有效地隔離外界環(huán)境保護了柵極驅(qū)動器。參考圖12,根據(jù)本發(fā)明的示例性實施例中的柵極驅(qū)動器400包括由級ST1到STj+3組成的電路部分CS以及用來傳送各種信號Voff,LCKV1,RCKV1,LCKV2,RCKV2,以及輸入到級ST1到STj+3的INT的布線部分。然而,圖12中只顯示了在顯示區(qū)域DA左邊形成的柵極驅(qū)動器400。
每一布線部分LS包括柵極截止電壓線SL1,其用來傳送柵極截止電壓Voff;第一和第二時鐘信號線SL2和SL3,它們分別用來傳送第一和第二時鐘信號LCKV1、RCKV1、LCKV2和RCKV2;和初始化信號線SL4,其用來傳送初始信號INT。信號線SL1到SL4基本在垂直方向延伸。柵極截止電壓線SL1,時鐘信號線SL2和SL3,以及初始信號線SL4依照這個順序從左排列,從而使初始信號線SL4最靠近移位寄存器400,其后為時鐘信號線SL3和SL2以及柵極截止電壓線SL1。柵極截止電壓線SL1和初始信號線SL4之間的位置關(guān)系可以變換。另外,信號線SL1到SL4具有延長線,其在水平方向向級ST1,ST3,ST5和ST7延伸。柵極截止電壓線SL1和初始信號線SL4的延長線朝向級ST1,ST3,ST5和ST7的每一個延伸。第一和第二時鐘信號線SL2和SL3的延長線在級ST1,ST3,ST5和ST7的邊緣交替向級ST1,ST3,ST5和ST7延伸。
在電路部分CS中,級ST1、ST3、ST5和ST7之中的第一級ST1內(nèi)的晶體管T1到T13以及T15的排列中,輸入有在先進位信號Cout(j-1)的晶體管T4位于第一級ST的左上側(cè),它最靠近前級,且輸入有第一時鐘信號LCKV1的晶體管T1到T15沿著第一時鐘信號線SL2延長線排列,第一時鐘信號線SL2在水平方向上在晶體管T1到T15的上面延伸。另外,輸入有第一時鐘信號LCKV1的晶體管T7、T10、T12置于晶體管T15的下面。晶體管T11和T5置于第一級ST1的左下側(cè)并且連接到下一級的第二時鐘信號線SL3的延長線以便接收第二時鐘信號LCKV2。連接到初始化信號線SL4的晶體管T6安排在最左邊,上述的初始化信號線SL4從左邊延伸并且接收初始信號INT。輸入有柵極截止電壓Voff的晶體管T2、T3、T8、T9和T13沿著在水平方向上延伸的柵極截止電壓線SL1的延伸線置于第一級ST1的下側(cè)。除了第一時鐘信號線SL2和第一時鐘信號LCKV1分別被第二時鐘信號線SL3和第二時鐘信號LCKV2代替,且第二時鐘信號線SL3和第二時鐘信號LCKV2分別用第一時鐘信號線SL2和第一時鐘信號LCKV1代替之外,在相鄰第一級ST1的第三極ST3內(nèi),晶體管的排列相似于第一極ST1中晶體管的排列。省略了第五極ST5的描述。
連接到顯示區(qū)域DA的第一柵極驅(qū)動器400L的布線部分LS連接到?jīng)]有連接到顯示區(qū)域DA的第三柵極驅(qū)動器400D的布線部分LS。第一柵極驅(qū)動器400L由上面提到的驅(qū)動方法驅(qū)動。例如,位于最下側(cè)的柵極驅(qū)動電路可以首先被驅(qū)動。如上所述,該級根據(jù)在先進位信號和下一柵極信號與時鐘信號同步地產(chǎn)生自進位信號和自柵極(self-gate)信號。同時,第一級ST1接收初始信號而不是在先進位信號,且初始信號從虛擬(dummy)級中提供。當(dāng)?shù)谝患塖T1最后被驅(qū)動后,自進位信號被傳送到下一級。以這種方式,可以阻止在從柵極驅(qū)動器400輸出的柵極信號中的錯誤。然而,在根據(jù)本發(fā)明的一個或幾個具體實施例的液晶顯示器中,柵極驅(qū)動電路不提供在密封層310的邊緣。因此,用作虛擬級的柵極驅(qū)動電路是必須的。當(dāng)?shù)谝粬艠O驅(qū)動器400L的首先被驅(qū)動的最低柵極驅(qū)動電路的布線部分LS連接到第三柵極驅(qū)動器400D的第一級STD1的布線部分LS時,第三柵極驅(qū)動器400D的第一柵極驅(qū)動電路的電路部分CS,即級STD1可以用作虛擬級。鄰近第一級STD1的級用字符STD2和STD3指示。因此,第三柵極驅(qū)動器400D具有補償基板110步差的功能且還具有幫助第一和第二柵極驅(qū)動器400L和400R驅(qū)動的功能。根據(jù)本發(fā)明的一個或幾個具體實施例,集成在顯示板上的柵極驅(qū)動器在密封層邊緣被密封層覆蓋。因此,可以有效的保護柵極驅(qū)動器不受外部環(huán)境的影響。
本發(fā)明由目前具體示例性實施例描述的同時,必須了解到,本發(fā)明并不限于所披露的具體實施例,相反地它覆蓋了包含在權(quán)利要求的精神和范圍內(nèi)的各種修改和等價的安排。
本申請請求了在韓國知識產(chǎn)權(quán)局分別于2006年1月18日和2006年2月20日申請的專利申請?zhí)枮镹os.10-2006-0005260和10-2006-0016105的專利申請為優(yōu)先權(quán)和利益,在此全部結(jié)合作為參考。
權(quán)利要求
1.一種液晶顯示器,包括基板;多個像素,以矩陣形式排列在基板上,每一像素包括開關(guān)元件;多條柵極線,連接到所述開關(guān)元件上并且在行方向延伸;以及柵極驅(qū)動器,連接到所述柵極線并且集成在所述基板上,其中,所述柵極驅(qū)動器包括第一區(qū)域和第二區(qū)域,第二區(qū)域不與第一區(qū)域?qū)R。
2.如權(quán)利要求1所述的液晶顯示器,其中所述第二區(qū)域包括排列在該第一區(qū)域兩側(cè)的第三區(qū)域和第四區(qū)域。
3.如權(quán)利要求1所述的液晶顯示器,其中所述第一區(qū)域和所述像素之間的第一距離大于所述第二區(qū)域和所述像素之間的第二距離。
4.如權(quán)利要求1所述的液晶顯示器,其中所述柵極驅(qū)動器包括多個連接到所述柵極線的電路部分以及多個連接到該電路部分的布線部分,每個布線部分具有多個導(dǎo)線用來傳送信號。
5.如權(quán)利要求4所述的液晶顯示器,其中所述多個電路部分中的至少兩個排列在一行,并且所述多個電路部分中的至少另一個不和排列在一行的所述多個電路部分中的至少兩個排列在一起。
6.如權(quán)利要求4所述的液晶顯示器,其中所述導(dǎo)線在所述第一和第二區(qū)域彎曲。
7.如權(quán)利要求4所所述的液晶顯示器,還包括圍繞所述像素形成的密封層。
8.如權(quán)利要求7所述的液晶顯示器,其中所述密封層覆蓋所述柵極驅(qū)動器。
9.如權(quán)利要求7所述的液晶顯示器,其中所述密封層覆蓋所述柵極驅(qū)動器的所有導(dǎo)線。
10.如權(quán)利要求4所述的液晶顯示器,其中所述第一區(qū)域的布線部分和所述第二區(qū)域的布線部分之間的距離小于300μm。
11.如權(quán)利要求1所示的液晶顯示器,其中,所述柵極驅(qū)動器包括第一柵極驅(qū)動器,其連接到所述柵極線中的奇數(shù)柵極線;以及第二柵極驅(qū)動器,其連接到所述柵極線中的偶數(shù)柵極線。
12.如權(quán)利要求11所述的液晶顯示器,其中所述第一柵極驅(qū)動器和第二柵極驅(qū)動器彼此相對設(shè)置,所述像素插入其間。
13.一種液晶顯示器,包括基板;多個像素,以矩陣形式排列在基板上,每一像素包括開關(guān)元件;多個柵極線,連接到所述開關(guān)元件并且在行方向上延伸;柵極驅(qū)動器,連接到所述柵極線并且作為集成電路集成在所述基板上;以及覆蓋所述柵極驅(qū)動器的密封層,其中所述柵極驅(qū)動器包括第一區(qū)域和與所述第一區(qū)域不對齊的第二區(qū)域。
14.一種液晶顯示器,包括基板;顯示區(qū)域,在這個區(qū)域中多個像素以矩陣形式排列在基板上,每一像素包括開關(guān)元件;多條柵極線,連接到所述開關(guān)元件上并且在行方向上延伸;圍繞所述多個像素形成并且包括至少一個邊緣部分的密封層;以及柵極驅(qū)動器,其作為集成電路形成在所述基板上并且被密封層覆蓋,其中所述柵極驅(qū)動器形成在除了密封層的至少一個邊緣部分之外的部分中。
15.如權(quán)利要求14所述的液晶顯示器,其中所述柵極驅(qū)動器包括多個主柵極驅(qū)動電路,用來傳送柵極信號到所述柵極線,以及多個子?xùn)艠O驅(qū)動電路,用來協(xié)助所述主柵極驅(qū)動電路運行。
16.如權(quán)利要求15所述的液晶顯示器,其中所述主柵極驅(qū)動電路位于所述顯示區(qū)域的一側(cè),所述子?xùn)艠O驅(qū)動電路位于所述顯示區(qū)域的上側(cè)或下側(cè)之一。
17.如權(quán)利要求15所述的液晶顯示器,其中,所述主柵極驅(qū)動電路和子?xùn)艠O驅(qū)動電路分別包括連接到所述柵極線的電路部分以及連接到所述電路部分的布線部分,以及其中,所述主柵極驅(qū)動電路的布線部分連接到所述子?xùn)艠O驅(qū)動器電路的布線部分。
18.如權(quán)利要求15所述的液晶顯示器,其中,所述主柵極驅(qū)動電路包括連接到所述柵極線中的奇數(shù)柵極線上的第一部分和連接到所述柵極線中的偶數(shù)柵極線的第二部分。
19.如權(quán)利要求18所述的液晶顯示器,其中,所述第一部分和第二部分彼此相對放置,其間插入有所述顯示區(qū)域。
全文摘要
根據(jù)本發(fā)明的示例性實施例中的液晶顯示器,包括一基板,按照矩陣的形式排列在基板上的多個像素,其中每個像素包括一開關(guān)元件,連接到開關(guān)元件并且在行方向上延伸的多條柵極線,以及連接到柵極線并且作為集成電路形成在基板上的柵極驅(qū)動器。在液晶顯示器內(nèi),柵極驅(qū)動器包括第一區(qū)域和不和該第一區(qū)域?qū)R的第二區(qū)域。
文檔編號G09G3/36GK101071245SQ20071012669
公開日2007年11月14日 申請日期2007年1月18日 優(yōu)先權(quán)日2006年1月18日
發(fā)明者梁容豪, 尹柱善, 鄭基勛 申請人:三星電子株式會社