專(zhuān)利名稱(chēng):柵極驅(qū)動(dòng)電路和具有該柵極驅(qū)動(dòng)電路的顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種柵極驅(qū)動(dòng)電路和具有該柵極驅(qū)動(dòng)電路的顯示裝置。更具體地講,本發(fā)明涉及一種可以在高溫操作的過(guò)程中可靠性得到提高的柵極驅(qū)動(dòng)電路以及具有該柵極驅(qū)動(dòng)電路的顯示裝置。
背景技術(shù):
通常,液晶顯示裝置包括用于顯示圖像的液晶顯示面板,液晶顯示面板具有下基底、與下基底面對(duì)的上基底以及置于上下基底之間的液晶層。
液晶顯示面板包括多條柵極線、多條數(shù)據(jù)線和連接到柵極線和數(shù)據(jù)線的多個(gè)像素。向柵極線提供柵極信號(hào)的柵極驅(qū)動(dòng)電路可以通過(guò)薄膜工藝直接形成在液晶顯示面板上。
通常,柵極驅(qū)動(dòng)電路可包括移位寄存器,在移位寄存器中,多個(gè)級(jí)串聯(lián)連接。每個(gè)級(jí)包括多個(gè)晶體管,以向柵極線中對(duì)應(yīng)的柵極線施加?xùn)艠O電壓。具體地講,每個(gè)級(jí)可包括上拉(pull-up)晶體管和負(fù)載(carry)晶體管,其中,上拉晶體管連接到柵極線以輸出柵極電壓,負(fù)載晶體管連接到下一級(jí)的輸入端以輸出用于控制下一級(jí)驅(qū)動(dòng)的負(fù)載電壓。因此,柵極驅(qū)動(dòng)電路可以防止由連接到柵極線的負(fù)載造成的失真信號(hào)被施加到下一級(jí),從而防止了其誤操作。
上拉晶體管和負(fù)載晶體管的控制端可以共同連接到每個(gè)級(jí)中的Q節(jié)點(diǎn)。在柵極電壓和負(fù)載電壓保持在低狀態(tài)的(n-1)H時(shí)間段內(nèi),Q節(jié)點(diǎn)具有低于閾值電壓的截止電壓的電勢(shì)。另一方面,在柵極電壓和負(fù)載電壓保持在高狀態(tài)的1H時(shí)間段(一個(gè)水平掃描時(shí)間段)內(nèi),Q節(jié)點(diǎn)具有高于閾值電壓的導(dǎo)通電壓的電勢(shì)。
然而,在(n-1)H時(shí)間段的預(yù)定時(shí)間段內(nèi),Q節(jié)點(diǎn)的電勢(shì)會(huì)浮置(float)。因此,當(dāng)Q節(jié)點(diǎn)的電勢(shì)沒(méi)有保持在截止電壓時(shí),上拉晶體管和負(fù)載晶體管可導(dǎo)通,從而造成柵極電壓和負(fù)載電壓的波紋(ripple)。具體地講,當(dāng)在高溫條件下測(cè)試液晶顯示面板時(shí)上拉晶體管和負(fù)載晶體管的電流特性變化時(shí),會(huì)由于通過(guò)浮置的Q節(jié)點(diǎn)施加的噪聲而造成柵極驅(qū)動(dòng)電路的誤操作,從而使柵極驅(qū)動(dòng)電路的高溫可靠性劣化。
發(fā)明內(nèi)容
本發(fā)明提供了一種柵極驅(qū)動(dòng)電路,該柵極驅(qū)動(dòng)電路能夠提高其高溫可靠性并防止了誤操作。
本發(fā)明還提供了一種具有上述柵極驅(qū)動(dòng)電路的顯示裝置。
本發(fā)明的附加特征將在隨后的說(shuō)明書(shū)中提出,并且部分地將從說(shuō)明中清楚,或者可通過(guò)本發(fā)明的實(shí)踐而得知。
本發(fā)明公開(kāi)了一種包括彼此串聯(lián)連接的多級(jí)的柵極驅(qū)動(dòng)電路。每個(gè)級(jí)包括上拉部分、負(fù)載部分、下拉部分、上拉驅(qū)動(dòng)部分和浮置防止部分。上拉部分在一幀內(nèi)的第一時(shí)間段內(nèi)將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘,負(fù)載部分在所述第一時(shí)間段內(nèi)將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘。下拉部分從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至電源電壓。上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分和所述上拉部分的控制端。上拉驅(qū)動(dòng)部分從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分。浮置防止部分在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供所述當(dāng)前柵極信號(hào),并將所述當(dāng)前負(fù)載節(jié)點(diǎn)復(fù)位,以防止下一級(jí)的Q節(jié)點(diǎn)浮置。所述第二時(shí)間段不包括所述第一時(shí)間段。
本發(fā)明還公開(kāi)了一種包括彼此串聯(lián)連接的多個(gè)級(jí)的柵極驅(qū)動(dòng)電路。每個(gè)級(jí)包括上拉部分、負(fù)載部分、下拉部分、上拉驅(qū)動(dòng)部分和浮置防止部分。上拉部分在一幀內(nèi)的第一時(shí)間段內(nèi)將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘,負(fù)載部分在所述第一時(shí)間段內(nèi)將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘。下拉部分從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至第一電源電壓。上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端。上拉驅(qū)動(dòng)部分從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分。浮置防止部分在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供小于所述第一電源電壓的第二電源電壓,以將所述當(dāng)前負(fù)載信號(hào)下拉到所述第二電源電壓。所述第二時(shí)間段不包括所述第一時(shí)間段。
本發(fā)明還公開(kāi)了一種顯示裝置,該顯示裝置包括顯示部分,用于響應(yīng)柵極信號(hào)和數(shù)據(jù)信號(hào)來(lái)顯示圖像;數(shù)據(jù)驅(qū)動(dòng)電路,向所述顯示部分施加所述數(shù)據(jù)信號(hào);柵極驅(qū)動(dòng)電路,包括彼此串聯(lián)連接的多個(gè)級(jí),以順序地向所述顯示部分輸出所述柵極信號(hào)。所述柵極驅(qū)動(dòng)電路的每個(gè)級(jí)包括上拉部分、負(fù)載部分、下拉部分、上拉驅(qū)動(dòng)部分和浮置防止部分。上拉部分在一幀內(nèi)的第一時(shí)間段內(nèi)將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘,負(fù)載部分在所述第一時(shí)間段內(nèi)將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘。下拉部分從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至電源電壓。上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端。上拉驅(qū)動(dòng)部分從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分。浮置防止部分在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供所述當(dāng)前柵極信號(hào),并將所述當(dāng)前負(fù)載節(jié)點(diǎn)復(fù)位,以防止下一級(jí)的Q節(jié)點(diǎn)浮置。所述第二時(shí)間段不包括所述第一時(shí)間段。
本發(fā)明還公開(kāi)了一種顯示裝置,該顯示裝置包括顯示部分,用于響應(yīng)柵極信號(hào)和數(shù)據(jù)信號(hào)來(lái)顯示圖像;數(shù)據(jù)驅(qū)動(dòng)電路,向所述顯示部分施加所述數(shù)據(jù)信號(hào);柵極驅(qū)動(dòng)電路,包括彼此串聯(lián)連接的多個(gè)級(jí),以順序地向所述顯示部分輸出所述柵極信號(hào)。所述柵極驅(qū)動(dòng)電路的每個(gè)級(jí)包括上拉部分、負(fù)載部分、下拉部分、上拉驅(qū)動(dòng)部分和浮置防止部分。上拉部分在一幀內(nèi)的第一時(shí)間段內(nèi)將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘,負(fù)載部分在所述第一時(shí)間段內(nèi)將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘。下拉部分從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至第一電源電壓。上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端。上拉驅(qū)動(dòng)部分從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分。浮置防止部分在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供小于所述第一電源電壓的第二電源電壓,并將所述當(dāng)前負(fù)載信號(hào)下拉到所述第二電源電壓。所述第二時(shí)間段不包括所述第一時(shí)間段。
應(yīng)該理解,上述的總體描述和下面的詳細(xì)描述是示例性和說(shuō)明性的,其意在提供對(duì)本發(fā)明的進(jìn)一步說(shuō)明。
包含附圖來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,且附圖包含在說(shuō)明書(shū)中構(gòu)成說(shuō)明書(shū)的一部分,附圖示出了本發(fā)明的實(shí)施例,并與說(shuō)明書(shū)一起用來(lái)解釋本發(fā)明的原理。
圖1是示出根據(jù)本發(fā)明示例性實(shí)施例的液晶顯示裝置的平面圖。
圖2是示出圖1中的柵極驅(qū)動(dòng)電路的框圖。
圖3是根據(jù)本發(fā)明示例性實(shí)施例的圖2中的每個(gè)級(jí)的電路圖。
圖4是示出了在第一時(shí)鐘的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖。
圖5是示出了在第二時(shí)鐘的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖。
圖6是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。
圖7是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。
圖8是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的框圖。
圖9是示出了圖8中的每個(gè)級(jí)的電路圖。
圖10是示出了在第一時(shí)鐘的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖。
圖11是示出了在第二時(shí)鐘的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖。
圖12是示出了Q節(jié)點(diǎn)的電勢(shì)作為時(shí)間的函數(shù)的曲線圖。
圖13是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。
圖14是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。
圖15是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。
具體實(shí)施例方式
下文中,參照附圖來(lái)更充分地描述本發(fā)明,在附圖中示出了本發(fā)明的實(shí)施例。然而,本發(fā)明可以以許多不同的形式來(lái)實(shí)施,而不應(yīng)該被理解為限于這里闡述的實(shí)施例。相反,提供這些實(shí)施例,使得該公開(kāi)是徹底的,并向本領(lǐng)域的技術(shù)人員充分地傳達(dá)本發(fā)明的范圍。在附圖中,為了清晰起見(jiàn),可夸大層和區(qū)域的尺寸和相對(duì)尺寸。在附圖中,相同的標(biāo)號(hào)表示相同的元件。
應(yīng)該理解的是,當(dāng)元件或?qū)颖环Q(chēng)作在另一元件或?qū)由?、或者連接或結(jié)合到另一元件或?qū)訒r(shí),它可以直接在另一元件或?qū)由?、直接連接或結(jié)合到另一元件或?qū)?,或者可以存在中間元件或中間層。相反,當(dāng)元件被稱(chēng)作直接在另一元件或?qū)由?,或者直接連接或結(jié)合到另一元件或?qū)訒r(shí),不存在中間元件或中間層。如這里所使用的,術(shù)語(yǔ)“和/或”包括一個(gè)或多個(gè)相關(guān)所列項(xiàng)的任意和全部組合。
應(yīng)該理解的是,雖然術(shù)語(yǔ)“第一”、“第二”等可在這里用來(lái)描述不同的元件、組件、區(qū)域、層和/或部分,但是這些元件、組件、區(qū)域、層和/或部分不應(yīng)該受這些術(shù)語(yǔ)限制。這些術(shù)語(yǔ)只是用來(lái)將一個(gè)元件、組件、區(qū)域、層或部分與另一區(qū)域、層或部分區(qū)分開(kāi)。因此,在不脫離本發(fā)明的教導(dǎo)的情況下,下面討論的第一元件、組件、區(qū)域、層或部分可以被稱(chēng)作第二元件、組件、區(qū)域、層或部分。
為了描述方便,在這里可以使用空間相對(duì)術(shù)語(yǔ)比如“在...下面”、“在...以下”、“下面的”、“在...以上”、“上面的”等來(lái)描述在附圖中示出的一個(gè)元件或特征與其它元件或特征的關(guān)系。應(yīng)該理解的是,空間相對(duì)術(shù)語(yǔ)意在包括除了附圖中描述的方位之外的裝置在使用或操作中的不同方位。例如,如果將附圖中的裝置翻轉(zhuǎn),則被描述為在其它元件或特征“之下”或“下面”的元件將隨后被定位為在其它元件或特征“以上”。因此,示例性術(shù)語(yǔ)“在...以下”可以包括“在...以上”和“在...以下”兩個(gè)方位。也可將裝置另外定位(旋轉(zhuǎn)90度或其它方位),并相應(yīng)解釋這里使用的空間相對(duì)描述符。
這里使用的術(shù)語(yǔ)只是出于描述特定實(shí)施例的目的,而不意在成為本發(fā)明的限制。如這里所使用的,除非上下文清楚地指出,否則單數(shù)形式也意在包括復(fù)數(shù)形式。還應(yīng)該理解的是,術(shù)語(yǔ)“包括”和/或“包含”當(dāng)在說(shuō)明書(shū)中使用時(shí),其表明所述的特征、整體、步驟、操作、元件和/或組件的存在,但不排除一個(gè)或多個(gè)其它特征、整體、步驟、操作、元件、組件和/或它們的組的存在或添加。
除非另外定義,否則這里使用的所有術(shù)語(yǔ)(包括技術(shù)術(shù)語(yǔ)和科學(xué)術(shù)語(yǔ))的含義與本發(fā)明所屬領(lǐng)域的普通技術(shù)人員之一通常理解的含義相同。還應(yīng)該理解的是,術(shù)語(yǔ)比如在通用字典里限定的術(shù)語(yǔ)應(yīng)該被理解為其含義與相關(guān)領(lǐng)域的環(huán)境中它們的含義一致,除非在這里被特定地定義,否則不應(yīng)該被理想化的或過(guò)度正式地理解。
圖1是示出了根據(jù)本發(fā)明示例性實(shí)施例的液晶顯示裝置的平面圖。
參照?qǐng)D1,液晶顯示裝置400包括液晶顯示面板100,用于顯示圖像;多個(gè)數(shù)據(jù)驅(qū)動(dòng)芯片320,用于向液晶顯示面板100輸出數(shù)據(jù)電壓;柵極驅(qū)動(dòng)電路210,用于向液晶顯示面板100輸出柵極電壓。
液晶顯示面板100包括下基底110;上基底120,面對(duì)下基底110;液晶層(未示出),置于下基底110和上基底120之間。液晶顯示面板100被劃分為顯示區(qū)DA和外圍區(qū)PA,圖像顯示在顯示區(qū)DA上,外圍區(qū)PA與顯示區(qū)DA相鄰。
通過(guò)多條柵極線GL1-GLn和多條數(shù)據(jù)線DL1-DLm在顯示區(qū)DA中以矩陣形式限定多個(gè)像素區(qū),其中,數(shù)據(jù)線DL1-DLm與柵極線GL1-GLn交叉并絕緣。每個(gè)像素區(qū)包括像素P1,像素P1具有薄膜晶體管Tr和液晶電容器Clc。薄膜晶體管Tr包括柵電極,連接到第一柵極線GL1;源電極,連接到第一數(shù)據(jù)線DL1;漏電極,連接到像素電極,其中,像素電極用作液晶電容器Clc的第一電極。
柵極驅(qū)動(dòng)電路210布置在外圍區(qū)PA中并與柵極線GL1-GLn的一端相鄰。柵極驅(qū)動(dòng)電路210連接到柵極線GL1-GLn,并順序地將柵極電壓施加到柵極線GL1-GLn。
多個(gè)載帶封裝(TCP)310布置在外圍區(qū)PA中并與數(shù)據(jù)線DL1-DLm的一端相鄰。數(shù)據(jù)驅(qū)動(dòng)芯片320分別安裝在TCP 310上。數(shù)據(jù)驅(qū)動(dòng)芯片320連接到數(shù)據(jù)線DL1-DLm,并向數(shù)據(jù)線DL1-DLm輸出數(shù)據(jù)電壓。
液晶顯示裝置400還包括印刷電路板330,以控制柵極驅(qū)動(dòng)電路210和數(shù)據(jù)驅(qū)動(dòng)芯片320的驅(qū)動(dòng)。印刷電路板330向數(shù)據(jù)驅(qū)動(dòng)芯片320輸出數(shù)據(jù)控制信號(hào)和圖像數(shù)據(jù),并向柵極驅(qū)動(dòng)電路210輸出柵極控制信號(hào)。數(shù)據(jù)控制信號(hào)和圖像數(shù)據(jù)通過(guò)TCP 310被施加到數(shù)據(jù)驅(qū)動(dòng)芯片320。柵極控制信號(hào)通過(guò)與柵極驅(qū)動(dòng)電路210最靠近的TCP 310被施加到柵極驅(qū)動(dòng)電路210。
下面將參照?qǐng)D2、圖3、圖4、圖5和圖6來(lái)詳細(xì)描述柵極驅(qū)動(dòng)電路210。
圖2是示出了圖1中的柵極驅(qū)動(dòng)電路的框圖。
參照?qǐng)D2,柵極驅(qū)動(dòng)電路210包括移位寄存器210a,移位寄存器210a具有彼此串聯(lián)連接的多個(gè)級(jí)SRC1-SRCn+1。每個(gè)級(jí)包括第一輸入端IN1、第一時(shí)鐘端CK1、第二時(shí)鐘端CK2、第二輸入端IN2、電壓輸入端Vin、復(fù)位端RE、輸出端OUT和負(fù)載端CR。
級(jí)SRC2-SRCn+1的第一輸入端IN1連接到前一級(jí)的負(fù)載端CR,以接收前一負(fù)載電壓。第一級(jí)SRC1的第一輸入端接收起始信號(hào)STV,起始信號(hào)STV使柵極驅(qū)動(dòng)電路210的驅(qū)動(dòng)開(kāi)始。級(jí)SRC1-SRCn的第二輸入端IN2連接到下一級(jí)的輸出端OUT,以接收下一柵極電壓。最后一級(jí)SRCn+1的第二輸入端IN2接收起始信號(hào)STV。
奇數(shù)級(jí)SRC1、SRC3、...SRCn+1的第一時(shí)鐘端CK1和第二時(shí)鐘端CK2分別接收第一時(shí)鐘CKV和第二時(shí)鐘CKVB。相反,偶數(shù)級(jí)SRC2、SRC4、...、SRCn的第一時(shí)鐘端CK1和第二時(shí)鐘端CK2分別接收第二時(shí)鐘CKVB和第一時(shí)鐘CKV。第一時(shí)鐘CKV和第二時(shí)鐘CKVB的相位彼此相反。
級(jí)SRC1-SRCn+1的電壓輸入端Vin接收電源電壓(source power voltage)VSS。此外,最后一級(jí)SRCn+1的負(fù)載端CR連接到級(jí)SRC1-SRCn+1的復(fù)位端RE。
級(jí)SRC1-SRCn的輸出端OUT分別連接到柵極線GL1-GLn。因此,級(jí)SRC1-SRCn可以通過(guò)輸出端OUT順序地輸出柵極電壓,從而將柵極電壓施加到柵極線GL1-GLn。
如圖1和圖2所示,將移位寄存器210a布置成與柵極線GL1-GLn的第一端相鄰。柵極驅(qū)動(dòng)電路210還可包括放電(discharge)電路210b,放電電路210b布置成與柵極線GL1-GLn的第二端相鄰。放電電路210b響應(yīng)從下一級(jí)輸出的下一柵極電壓來(lái)將當(dāng)前柵極線放電至電源電壓VSS。放電電路210b包括用于各柵極線GL1-GLn的放電晶體管NT15,每個(gè)放電晶體管NT15包括控制電極,連接到下一柵極線;輸入電極,被施加電源電壓VSS;輸出電極,連接到當(dāng)前柵極線。
圖3是根據(jù)本發(fā)明示例性實(shí)施例的圖2中的每個(gè)級(jí)的電路圖。在圖2中,由于柵極驅(qū)動(dòng)電路210的每個(gè)級(jí)具有相同的構(gòu)造,所以只參照?qǐng)D3來(lái)詳細(xì)描述一級(jí),并為了避免冗長(zhǎng)將省略對(duì)其它級(jí)的詳細(xì)描述。
參照?qǐng)D3,每個(gè)級(jí)包括上拉部分211、負(fù)載部分212、下拉部分21 3、上拉驅(qū)動(dòng)部分214、波紋防止部分215、保持部分216、反相器(inverter)217、復(fù)位部分218和第一浮置防止部分219a。
上拉部分211包括上拉晶體管NT1,上拉晶體管NT1具有控制電極,連接到上拉驅(qū)動(dòng)部分214的輸出端QN(Q節(jié)點(diǎn)QN);輸入電極,連接到第一時(shí)鐘端CK1;輸出電極,連接到輸出端OUT。因此,響應(yīng)從上拉驅(qū)動(dòng)部分214輸出的控制電壓,上拉晶體管NT1將通過(guò)輸出端OUT輸出的當(dāng)前柵極電壓上拉至通過(guò)第一時(shí)鐘端CK1施加的時(shí)鐘(下文中指圖2中示出的第一時(shí)鐘CKV)。上拉晶體管NT1僅在第一時(shí)間段內(nèi)導(dǎo)通,所述第一時(shí)間段是在一幀內(nèi)第一時(shí)鐘CKV保持在高狀態(tài)的一個(gè)水平掃描時(shí)間段(1H時(shí)間段),從而在第一時(shí)間段內(nèi)保持當(dāng)前柵極電壓處于高狀態(tài)。因此,在第一時(shí)間段內(nèi),當(dāng)前柵極線導(dǎo)通。
負(fù)載部分212包括負(fù)載晶體管NT2,負(fù)載晶體管NT2具有控制電極,連接到Q節(jié)點(diǎn)QN;輸入電極,連接到第一時(shí)鐘端CK1;輸出電極,連接到負(fù)載端CR。負(fù)載晶體管NT2響應(yīng)從上拉驅(qū)動(dòng)部分214輸出的控制電壓,將通過(guò)負(fù)載端CR輸出的當(dāng)前負(fù)載電壓上拉至第一時(shí)鐘CKV。負(fù)載晶體管NT2在一幀內(nèi)只在第一時(shí)間段內(nèi)導(dǎo)通,以在第一時(shí)間段內(nèi)保持當(dāng)前負(fù)載電壓在高狀態(tài)。
下拉部分213包括下拉晶體管NT3,下拉晶體管NT3具有控制電極,連接到第二輸入端IN2;輸入電極,連接到電壓輸出端Vin;輸出電極,連接到輸出端OUT。響應(yīng)來(lái)自下一級(jí)的下一柵極電壓,下拉晶體管NT3將當(dāng)前柵極電壓(即處于第一時(shí)鐘CKV)下拉至通過(guò)電壓輸入端Vin提供的電源電壓VSS(圖2中所示)。即,下拉晶體管NT3在第一時(shí)間段后導(dǎo)通,從而將當(dāng)前柵極電壓下拉至低狀態(tài)。
上拉驅(qū)動(dòng)部分214包括緩沖晶體管NT4、第一電容器C1、第二電容器C2和放電晶體管NT5。緩沖晶體管NT4包括共同連接到第一輸入端IN1的輸入電極和控制電極以及連接到Q節(jié)點(diǎn)QN的輸出電極。第一電容器C1連接在Q節(jié)點(diǎn)QN和輸出端OUT之間,第二電容器C2連接在負(fù)載晶體管NT2的控制電極和負(fù)載端CR之間。放電晶體管NT5包括輸入電極,連接到緩沖晶體管NT4的輸出電極;控制電極,連接到第二輸入端IN2;輸出電極,連接到電壓輸入端Vin。
當(dāng)緩沖晶體管NT4響應(yīng)來(lái)自前一級(jí)的前一負(fù)載電壓而導(dǎo)通時(shí),第一電容器C1和第二電容器C2充電。當(dāng)比上拉晶體管NT1的閾值電壓高的電壓充入第一電容器C1時(shí),Q節(jié)點(diǎn)QN的電勢(shì)增大為高于閾值電壓,使得上拉晶體管NT1和負(fù)載晶體管NT2導(dǎo)通。因此,通過(guò)輸出端OUT和負(fù)載端CR來(lái)輸出第一時(shí)鐘CKV,從而將當(dāng)前柵極電壓和當(dāng)前負(fù)載電壓轉(zhuǎn)變?yōu)楦郀顟B(tài)。因此,在第一時(shí)鐘CKV的高時(shí)間段內(nèi),將當(dāng)前柵極電壓和當(dāng)前負(fù)載電壓保持在高狀態(tài)。
然后,當(dāng)響應(yīng)來(lái)自下一級(jí)的下一柵極電壓放電晶體管NT5導(dǎo)通時(shí),充入第一電容器C1中的電荷通過(guò)放電晶體管NT5放電至電源電壓VSS。因此,Q節(jié)點(diǎn)QN的電勢(shì)降低至電源電壓VSS,使得上拉晶體管NT1和負(fù)載晶體管NT2截止。即,由于放電晶體管NT5在第一時(shí)間段后導(dǎo)通以使上拉晶體管NT1和負(fù)載晶體管NT2截止,所以放電晶體管NT5可以防止通過(guò)輸出端OUT和負(fù)載端CR輸出的當(dāng)前柵極電壓和當(dāng)前負(fù)載電壓處于高狀態(tài)。
波紋防止部分215包括第一波紋防止晶體管NT6、第二波紋防止晶體管NT7和第三波紋防止晶體管NT8。波紋防止部分215可防止在一幀內(nèi)的除了第一時(shí)間段之外的剩余的第二時(shí)間段(即,(n-1)H時(shí)間段)內(nèi),當(dāng)前柵極電壓和當(dāng)前負(fù)載電壓由于第一時(shí)鐘CKV或第二時(shí)鐘CKVB而產(chǎn)生波紋。
第一波紋防止晶體管NT6包括控制電極,連接到第一時(shí)鐘端CK1;輸入電極,連接到輸出端OUT;輸出電極,連接到Q節(jié)點(diǎn)QN。第二波紋防止晶體管NT7包括控制電極,連接到第二時(shí)鐘端CK2;輸入電極,連接到輸出端OUT;輸出電極,連接到電壓輸入端Vin。第三波紋防止晶體管NT8包括控制電極,連接到第二時(shí)鐘端CK2;輸入電極,連接到第一輸入端IN1;輸出電極,連接到Q節(jié)點(diǎn)QN。
在第二時(shí)間段內(nèi)響應(yīng)第一時(shí)鐘CKV,第一波紋防止晶體管NT6向Q節(jié)點(diǎn)QN提供從輸出端OUT輸出的當(dāng)前柵極電壓(具有與截止電壓相同的電壓電平)。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS。結(jié)果,第一波紋防止晶體管NT6防止上拉晶體管NT1和負(fù)載晶體管NT2在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)導(dǎo)通。
第二波紋防止晶體管NT7響應(yīng)第二時(shí)鐘CKVB將當(dāng)前柵極電壓放電至電源電壓VSS。因此,在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi),第二波紋防止晶體管NT7使當(dāng)前柵極電壓保持在電源電壓VSS。
響應(yīng)通過(guò)第二時(shí)鐘端CK2提供的時(shí)鐘(下文中指圖2中所示的第二時(shí)鐘CKVB),第三波紋防止晶體管NT8向Q節(jié)點(diǎn)QN提供通過(guò)第一輸入端IN1輸入的來(lái)自前一級(jí)的前一負(fù)載電壓(具有與電源電壓VSS相同的電壓電平)。因此,在第二時(shí)間段內(nèi)在第二時(shí)鐘CKVB的高時(shí)間段內(nèi),Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS。結(jié)果,第三波紋防止晶體管NT8防止上拉晶體管NT1和負(fù)載晶體管NT2在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)導(dǎo)通。
下面將用第一浮置防止部分219a來(lái)描述使前一負(fù)載電壓保持在與電源電壓VSS的電壓電平相同的電壓電平的過(guò)程。
保持部分216包括保持晶體管NT9,保持晶體管NT9具有控制電極,連接到反相器217的輸出端;輸入電極,連接到電壓輸入端Vin;輸出電極,連接到輸出端OUT。
反相器217包括第一反相器晶體管NT10、第二反相器晶體管NT11、第三反相器晶體管NT12、第四反相器晶體管NT13、第三電容器C3和第四電容器C4,以使保持晶體管NT9導(dǎo)通和截止。
第一反相器晶體管NT10包括輸入電極和控制電極,共同連接到第一時(shí)鐘端CK1;輸出電極,通過(guò)第四電容器C4連接到第二反相器晶體管NT11的輸出電極。第二反相器晶體管NT11包括輸入電極,連接到第一時(shí)鐘端CK1;控制電極,通過(guò)第三電容器C3連接到其輸入電極;輸出電極,連接到保持晶體管NT9的控制電極。第三反相器晶體管NT12包括輸入電極,連接到第一反相器晶體管NT10的輸出電極;控制電極,連接到輸出端OUT;輸出電極,連接到電壓輸入端Vin。第四反相器晶體管NT13包括輸入電極,連接到保持晶體管NT9的控制電極;控制電極,連接到輸出端OUT;輸出電極,連接到電壓輸入端Vin。
第三反相器晶體管NT12和第四反相器晶體管NT13響應(yīng)保持在高狀態(tài)并輸出到輸出端OUT的當(dāng)前柵極電壓而導(dǎo)通,從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV放電至電源電壓VSS。因此,在當(dāng)前柵極電壓保持在高狀態(tài)的第一時(shí)間段內(nèi),保持晶體管NT9截止。在當(dāng)前柵極電壓轉(zhuǎn)變?yōu)榈蜖顟B(tài)時(shí),第三反相器晶體管NT12和第四反相器晶體管NT13截止。因此,響應(yīng)從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV,保持晶體管NT9導(dǎo)通。結(jié)果,保持晶體管NT9保持當(dāng)前柵極電壓在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)處于電源電壓VSS的電平。
復(fù)位部分218包括復(fù)位晶體管NT14,復(fù)位晶體管NT14具有控制電極,連接到復(fù)位端RE;輸入電極,連接到上拉晶體管NT1的控制電極;輸出電極,連接到電壓輸入端Vin。響應(yīng)通過(guò)復(fù)位端RE輸入的最后一級(jí)SRCn+1的最后一個(gè)負(fù)載電壓(圖2中所示),復(fù)位晶體管NT14將通過(guò)第一輸入端IN1輸入的噪聲放電至電源電壓VSS。因此,上拉晶體管NT1和負(fù)載晶體管NT2響應(yīng)來(lái)自最后一級(jí)SRCn+1的最后一個(gè)負(fù)載電壓而截止。結(jié)果,最后一個(gè)負(fù)載電壓被提供到所有n級(jí)的復(fù)位端RE,以使每個(gè)級(jí)的上拉晶體管NT1和負(fù)載晶體管NT2截止,從而將所有級(jí)復(fù)位。
第一浮置防止部分219a包括第一浮置防止晶體管NT16,第一浮置防止晶體管NT16具有控制電極,連接到反相器217的輸出端;輸入電極,連接到輸出端OUT;輸出電極,連接到當(dāng)前負(fù)載節(jié)點(diǎn)CN。第一浮置防止晶體管NT16響應(yīng)反相器217的輸出信號(hào)而導(dǎo)通或截止。具體地講,第一浮置防止晶體管NT16響應(yīng)反相器217的低輸出信號(hào)在第一時(shí)間段內(nèi)截止。然后,第一浮置防止晶體管NT16響應(yīng)反相器217的高輸出信號(hào)在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)導(dǎo)通。導(dǎo)通的第一浮置防止晶體管NT1 6向當(dāng)前負(fù)載節(jié)點(diǎn)CN輸出在第二時(shí)間段內(nèi)保持在低狀態(tài)的當(dāng)前柵極電壓。因此,第一浮置防止晶體管NT16在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)將當(dāng)前負(fù)載節(jié)點(diǎn)CN復(fù)位到電源電壓VSS。
如圖2所示,當(dāng)前負(fù)載節(jié)點(diǎn)CN(即負(fù)載端CR)連接到下一級(jí)的第一輸入端IN1。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),與電源電壓VSS具有相同電壓電平的負(fù)載電壓被施加到下一級(jí)的第一輸入端IN1。結(jié)果,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),下一級(jí)的Q節(jié)點(diǎn)的電勢(shì)可以保持在電源電壓VSS。因此,當(dāng)前級(jí)的第一浮置防止晶體管NT16可以防止下一級(jí)的Q節(jié)點(diǎn)浮置。
圖4是示出了在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖,圖5是示出了在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)Q節(jié)點(diǎn)的電勢(shì)的電路圖。在圖4和圖5中,將部分示出移位寄存器的每個(gè)級(jí)中的第i級(jí)(i是大于1小于n的奇數(shù))的電路。
參照?qǐng)D4,為了在第i柵極電壓Gi保持在低狀態(tài)(例如電源電壓VSS的電平)的第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)將Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS,保持晶體管NT9和第一波紋防止晶體管NT6導(dǎo)通。
具體地講,反相器217響應(yīng)第一時(shí)鐘CKV來(lái)輸出高輸出信號(hào),以導(dǎo)通保持晶體管NT9,從而輸出電源電壓VSS。由于之前第一波紋防止晶體管NT6響應(yīng)第一時(shí)鐘CKV而導(dǎo)通,所以從保持晶體管NT9輸出的電源電壓VSS通過(guò)第一波紋防止晶體管NT6施加到Q節(jié)點(diǎn)QN。因此,Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS,連接到Q節(jié)點(diǎn)QN的上拉晶體管NT1和負(fù)載晶體管NT2截止。因此,可以防止第i柵極電壓Gi和第i負(fù)載電壓Ci在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)產(chǎn)生波紋。
從保持晶體管NT9輸出的電源電壓VSS還輸出到第i級(jí)SRCi的輸出端OUT,使得第i柵極電壓Gi保持在電源電壓VSS。
第一浮置防止晶體管NT16響應(yīng)來(lái)自反相器217的高輸出信號(hào)而導(dǎo)通,從而將第i級(jí)SRCi的負(fù)載節(jié)點(diǎn)CN的電勢(shì)保持在電源電壓VSS。具有電源電壓VSS的電平的第i負(fù)載電壓Ci從第i級(jí)SRCi輸出并被施加到第i+1級(jí)(未示出)的第一輸入端IN1。
參照?qǐng)D5,為了在第i柵極電壓Gi保持在低狀態(tài)(例如電源電壓VSS的電平)的第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)將Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS,第三波紋防止晶體管NT8導(dǎo)通。
第i級(jí)SRCi的第三波紋防止晶體管NT8的輸入電極連接到第i-1級(jí)SRCi-1的負(fù)載節(jié)點(diǎn)CN,因?yàn)榈趇-1柵極電壓Gi-1具有電源電壓VSS的電平,所以通過(guò)第i-1級(jí)SRCi-1的第一浮置防止晶體管NT16,第i-1級(jí)SRCi-1的負(fù)載節(jié)點(diǎn)CN保持在電源電壓VSS。因此,具有電源電壓VSS的電平的第i-1負(fù)載電壓Ci-1被施加到第i級(jí)SRCi的第三波紋防止晶體管NT8的輸入電極。第i-1負(fù)載電壓Ci-1通過(guò)第三波紋防止晶體管NT8被施加到第i級(jí)SRCi的Q節(jié)點(diǎn)QN。
因此,第i級(jí)SRCi中的Q節(jié)點(diǎn)QN的電勢(shì)保持在電源電壓VSS的電平,連接到Q節(jié)點(diǎn)QN的上拉晶體管NT1和負(fù)載晶體管NT2截止。因此,可以在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)防止第i負(fù)載電壓Ci和第i柵極電壓Gi的波紋。
圖6是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。在圖6中,相同的標(biāo)號(hào)表示與圖3中的元件相同的元件,因此將省略對(duì)相同元件的詳細(xì)描述。
參照?qǐng)D6,每個(gè)級(jí)包括上拉部分211、負(fù)載部分212、下拉部分213、上拉驅(qū)動(dòng)部分214、波紋防止部分215、保持部分216、反相器217、復(fù)位部分218、第一浮置防止部分219a和第二浮置防止部分219b。
第二浮置防止部分219b包括第二浮置防止晶體管NT17,第二浮置防止晶體管NT17具有控制電極,連接到第一時(shí)鐘端CK1;輸入電極,連接到電壓輸入端Vin;輸出電極,連接到第一輸入端IN1。
在當(dāng)前柵極電壓保持在低狀態(tài)的第二時(shí)間段內(nèi)的輸入到第一時(shí)鐘端CK1的第一時(shí)鐘CKV(圖2中示出)的高時(shí)間段內(nèi),第二浮置防止晶體管NT17響應(yīng)第一時(shí)鐘CKV而導(dǎo)通。因此,第二浮置防止晶體管NT17將施加到電壓輸入端Vin的電源電壓VSS提供到第一輸入端IN1。在本示例性實(shí)施例中,第一輸入端IN1連接到前一級(jí)的負(fù)載節(jié)點(diǎn)CN(即負(fù)載端CR)。
因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第二浮置防止晶體管NT17向前一級(jí)的負(fù)載節(jié)點(diǎn)CN施加電源電壓VSS,以使負(fù)載節(jié)點(diǎn)CN復(fù)位。因此,第二浮置防止晶體管NT17防止前一負(fù)載節(jié)點(diǎn)CN浮置。
圖7是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的每個(gè)級(jí)的電路圖。在圖7中,相同的標(biāo)號(hào)表示與圖6中的元件相同的元件,因此,將省略對(duì)相同元件的詳細(xì)描述。
參照?qǐng)D7,每個(gè)級(jí)包括上拉部分211、負(fù)載部分212、下拉部分213、上拉驅(qū)動(dòng)部分214、波紋防止部分215、保持部分216、反相器217、復(fù)位部分218、第二浮置防止部分219b和第三浮置防止部分219c。
第三浮置防止部分219c包括第三浮置防止晶體管NT18,第三浮置防止晶體管NT18具有控制電極,連接到反相器217的輸出端;輸入電極,連接到電壓輸入端Vin;輸出電極,連接到當(dāng)前負(fù)載節(jié)點(diǎn)CN。第三浮置防止晶體管響應(yīng)反相器217的輸出信號(hào)而導(dǎo)通或截止。
具體地講,在一幀內(nèi)的第一時(shí)間段內(nèi),第三浮置防止晶體管NT18響應(yīng)反相器217的低輸出信號(hào)而截止。然而,在一幀中除了第一時(shí)間段外的第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第三浮置防止晶體管NT18響應(yīng)反相器217的高輸出信號(hào)而導(dǎo)通。導(dǎo)通的第三浮置防止晶體管NT18將輸入到電壓輸入端Vin的電源電壓VSS(圖2中示出)輸出至當(dāng)前負(fù)載節(jié)點(diǎn)CN。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第三浮置防止晶體管NT18將當(dāng)前負(fù)載節(jié)點(diǎn)CN的電勢(shì)復(fù)位至電源電壓VSS的電平。
圖8是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的框圖。在圖8中,相同的標(biāo)號(hào)表示與圖2中的元件相同的元件,因此將省略對(duì)相同元件的詳細(xì)描述。
參照?qǐng)D8,柵極驅(qū)動(dòng)電路210包括移位寄存器210a,移位寄存器210a具有彼此串聯(lián)連接的多個(gè)級(jí)SRC1-SRCn+1。移位寄存器210a布置成與柵極線GL1-GLn的第一端相鄰。每個(gè)級(jí)包括第一輸入端IN1、第一時(shí)鐘端CK1、第二時(shí)鐘端CK2、第二輸入端IN2、第一電壓輸入端Vin-1、復(fù)位端RE、第二電壓輸入端Vin-2、輸出端OUT和負(fù)載端CR。
第一電源電壓VSS1被提供到級(jí)SRC1-SRCn+1的第一電壓輸入端Vin-1。第一電源電壓VSS1可以是地電平電壓或負(fù)電壓。比第一電源電壓VSS1低的第二電源電壓VSS2被施加到第二電壓輸入端Vin-2。在本示例性實(shí)施例中,第一電源電壓VSS1是大約-6.7V,第二電源電壓VSS2是大約-13V。
圖9是示出圖8中的每個(gè)級(jí)的電路圖。在圖8中,由于柵極驅(qū)動(dòng)電路的每個(gè)級(jí)具有相同的結(jié)構(gòu),所以將參照?qǐng)D9僅詳細(xì)描述一級(jí),而為了避免冗長(zhǎng)將省略對(duì)其它級(jí)的詳細(xì)描述。
參照?qǐng)D9,每個(gè)級(jí)包括上拉部分211、負(fù)載部分212、下拉部分213、上拉驅(qū)動(dòng)部分214、波紋防止部分215a、保持部分216、反相器217、復(fù)位部分218和第四浮置防止部分219d。
下拉部分213包括下拉晶體管NT3,下拉晶體管NT3具有控制電極,連接到第二輸入端IN2;輸入電極,連接到第一電壓輸入端Vin-1;輸出電極,連接到輸出端OUT。響應(yīng)來(lái)自下一級(jí)的下一柵極電壓,下拉晶體管NT3將當(dāng)前柵極電壓(處于第一時(shí)鐘CKV)下拉至通過(guò)第-電壓輸入端Vin-1提供的第一電源電壓VSS1(圖8中示出)。即,在一幀內(nèi)的第一時(shí)間段內(nèi)產(chǎn)生處于高狀態(tài)的當(dāng)前柵極電壓,而下拉晶體管NT3在第一時(shí)間段(1H時(shí)間段)之后導(dǎo)通,以將當(dāng)前柵極電壓下拉至低狀態(tài)。
上拉驅(qū)動(dòng)部分214包括緩沖晶體管NT4、第一電容器C1、第二電容器C2和放電晶體管NT5。放電晶體管NT5包括輸入電極,連接到緩沖晶體管NT4的輸出電極;控制電極,連接到第二輸入端IN2;輸出電極,連接到第一電壓輸入端Vin-1。
當(dāng)放電晶體管NT5響應(yīng)來(lái)自下一級(jí)的下一柵極電壓而導(dǎo)通時(shí),充入到第一電容器C1中的電荷通過(guò)放電晶體管NT5放電至第一電源電壓VSS1。因此,將Q節(jié)點(diǎn)QN的電勢(shì)降低至第一電源電壓VSS1,使得上拉晶體管NT1和負(fù)載晶體管NT2截止。
波紋防止部分215a包括第一波紋防止晶體管NT6、第二波紋防止晶體管NT7、第三波紋防止晶體管NT8。波紋防止部分215a防止當(dāng)前柵極電壓和當(dāng)前負(fù)載電壓在一幀內(nèi)的除了第一時(shí)間段之外的剩余的第二時(shí)間段(即,(n-1)H時(shí)間段)內(nèi)由于第一時(shí)鐘CKV或第二時(shí)鐘CKVB而產(chǎn)生波紋。
第一波紋防止晶體管NT6包括控制電極,連接到第一時(shí)鐘端CK1;輸入電極,連接到輸出端OUT;輸出電極,連接到Q節(jié)點(diǎn)QN。第二波紋防止晶體管NT7包括控制電極,連接到第二時(shí)鐘端CK2;輸入電極,連接到輸出端OUT;輸出電極,連接到第一電壓輸入端Vin-1。第三波紋防止晶體管NT8包括控制電極,連接到第二時(shí)鐘端CK2;輸入電極,連接到第一輸入端IN1;輸出電極,連接到Q節(jié)點(diǎn)QN。
保持部分216包括保持晶體管NT9,保持晶體管NT9具有控制電極,連接到反相器217的輸出端;輸入電極,連接到第一電壓輸入端Vin-1;輸出電極,連接到輸出端OUT。
反相器217包括第一反相器晶體管NT10、第二反相器晶體管NT11、第三反相器晶體管NT12、第四反相器晶體管NT13、第三電容器C3、第四電容器C4,以使保持晶體管NT9導(dǎo)通或截止。
第一反相器晶體管NT10包括輸入電極和控制電極,共同連接到第一時(shí)鐘端CK1;輸出電極,通過(guò)第四電容器C4連接到第二反相器晶體管NT11的輸出電極。第二反相器晶體管NT11包括輸入電極,連接到第一時(shí)鐘端CK1;控制電極,通過(guò)第三電容器C3連接到其輸入電極;輸出電極,連接到保持晶體管NT9的控制電極。第三反相器晶體管NT12包括輸入電極,連接到第一反相器晶體管NT10的輸出電極;控制電極,連接到輸出端OUT;輸出電極,連接到第一電壓輸入端Vin-1。第四反相器晶體管NT13包括輸入電極,連接到保持晶體管NT9的控制電極;控制電極,連接到輸出端OUT;輸出電極,連接到第一電壓輸入端Vin-1。
第三反相器晶體管NT12和第四反相器晶體管NT13響應(yīng)高狀態(tài)的當(dāng)前柵極電壓而導(dǎo)通,從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV放電至第一電源電壓VSS1。因此,在當(dāng)前柵極電壓保持在高狀態(tài)的第一時(shí)間段內(nèi),保持晶體管NT9截止。在當(dāng)前柵極電壓轉(zhuǎn)變成低狀態(tài)時(shí),第三反相器晶體管NT12和第四反相器晶體管NT13截止。因此,保持晶體管NT9響應(yīng)從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV而導(dǎo)通。因此,保持晶體管NT9可以在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)將當(dāng)前柵極電壓保持在第一電源電壓VSS1。
復(fù)位部分218包括復(fù)位晶體管NT14,復(fù)位晶體管NT14具有控制電極,連接到復(fù)位端RE;輸入電極,連接到上拉晶體管NT1的控制電極;輸出電極,連接到第一電壓輸入端Vin-1。響應(yīng)通過(guò)復(fù)位端RE輸入的來(lái)自最后一級(jí)SRCn+1(圖8中示出)的最后一個(gè)負(fù)載電壓,復(fù)位晶體管NT14將通過(guò)第一輸入端IN1輸入的噪聲放電至第一電源電壓VSS1。
第四浮置防止部分219d包括第四浮置防止晶體管NT19,第四浮置防止晶體管NT19具有控制電極,連接到反相器217的輸出端;輸入電極,連接到第二電壓輸入端Vin-2;輸出電極,連接到當(dāng)前負(fù)載節(jié)點(diǎn)CN。第四浮置防止晶體管NT19響應(yīng)反相器217的輸出信號(hào)而導(dǎo)通或截止。具體地講,第四浮置防止晶體管NT19在第一時(shí)間段內(nèi)響應(yīng)反相器217的低輸出信號(hào)而截止。然后,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第四浮置防止晶體管NT19響應(yīng)反相器217的高輸出信號(hào)而導(dǎo)通。導(dǎo)通的第四浮置防止晶體管NT19將通過(guò)第二電壓輸入端Vin-2施加的第二電源電壓VSS2輸出至當(dāng)前負(fù)載節(jié)點(diǎn)CN。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第四浮置防止晶體管NT19將當(dāng)前負(fù)載節(jié)點(diǎn)CN的電勢(shì)復(fù)位至第二電源電壓VSS2的電平。
如圖8中所示,當(dāng)前負(fù)載節(jié)點(diǎn)CN連接到下一級(jí)的第一輸入端IN1。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),電壓電平與第二電源電壓VSS2的電平相同的負(fù)載電壓被施加到下一級(jí)的第一輸入端IN1。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),下一級(jí)的Q節(jié)點(diǎn)QN的電勢(shì)可以保持在第二電源電壓VSS2的電平。因此,當(dāng)前級(jí)的第四浮置防止晶體管NT19可以防止下一級(jí)的Q節(jié)點(diǎn)QN浮置。
圖10是示出在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)的Q節(jié)點(diǎn)的電勢(shì)的電路圖,圖11是示出在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)的Q節(jié)點(diǎn)的電勢(shì)的電路圖。在圖10和圖11中,將部分示出移位寄存器的各級(jí)之中的第i級(jí)(i是大于1小于n的奇數(shù))的電路。
參照?qǐng)D10,在第i柵極電壓Gi保持在低狀態(tài)(即第一電源電壓VSS1的電平)的第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),保持晶體管NT9和第一波紋防止晶體管NT6導(dǎo)通,以使Q節(jié)點(diǎn)QN的電勢(shì)保持在第一電壓電源VSS1的電平。
具體地講,反相器217響應(yīng)第一時(shí)鐘CKV輸出高輸出信號(hào),以導(dǎo)通保持晶體管NT9,從而輸出第一電源電壓VSS1。由于之前第一波紋防止晶體管NT6響應(yīng)第一時(shí)鐘CKV導(dǎo)通,所以從保持晶體管NT9輸出的第一電源電壓VSS1通過(guò)第一波紋防止晶體管NT6被施加到Q節(jié)點(diǎn)QN。因此,Q節(jié)點(diǎn)QN的電勢(shì)保持在第一電源電壓VSS1的電平,連接到Q節(jié)點(diǎn)QN的上拉晶體管NT1和負(fù)載晶體管NT2截止。結(jié)果,可以防止在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi)第i柵電極Gi和第i負(fù)載電壓Ci產(chǎn)生波紋。
從保持晶體管NT9輸出的第一電源電壓VSS1還輸出到第i級(jí)SRCi的輸出端OUT,使得第i柵極電壓Gi保持在第一電源電壓VSS1的電平。
由于第四浮置防止晶體管NT19響應(yīng)來(lái)自反相器217的高輸出信號(hào)而導(dǎo)通,所以第i級(jí)SRCi的負(fù)載節(jié)點(diǎn)CN的電勢(shì)保持在第二電源電壓VSS2的電平。具有第二電源電壓VSS2的電平的第i負(fù)載電壓Ci從第i級(jí)SRCi輸出,并被施加到第i+1級(jí)(未示出)的第一輸入端IN1。
參照?qǐng)D11,在第i柵極電壓Gi保持在低狀態(tài)(即,第一電源電壓VSS1的電平)的第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi),第三波紋防止晶體管NT8導(dǎo)通,以使Q節(jié)點(diǎn)QN的電勢(shì)保持在第二電源電壓VSS2的電平。
第i級(jí)SRCi的第三波紋防止晶體管NT8的輸入電極連接到第i-1級(jí)SRCi-1的負(fù)載節(jié)點(diǎn)CN,通過(guò)第i-1級(jí)SRCi-1的第四浮置防止晶體管NT19,第i-1級(jí)SRCi-1的負(fù)載節(jié)點(diǎn)CN保持在第二電源電壓VSS2的電平。因此,具有第二電源電壓VSS2的電平的第i-1負(fù)載電壓Ci-1被施加到第i級(jí)SRCi的第三波紋防止晶體管NT8的輸入電極。第i-1負(fù)載電壓Ci-1通過(guò)第三波紋防止晶體管NT8被施加到第i級(jí)SRCi的Q節(jié)點(diǎn)QN。
因此,第i級(jí)SRCi的Q節(jié)點(diǎn)QN的電勢(shì)保持在第二電源電壓VSS2的電平,連接到Q節(jié)點(diǎn)QN的上拉晶體管NT1和負(fù)載晶體管NT2截止。因此,可以防止在第二時(shí)間段內(nèi)的第二時(shí)鐘CKVB的高時(shí)間段內(nèi)第i柵極電壓Gi和第i負(fù)載電壓Ci產(chǎn)生波紋。
圖12是示出了Q節(jié)點(diǎn)QN的電勢(shì)作為時(shí)間的函數(shù)的曲線圖。在圖12中,第一曲線G1表示在級(jí)不包括第四浮置防止晶體管NT19的情況下Q節(jié)點(diǎn)QN的電勢(shì),第二曲線G2表示在當(dāng)前柵極信號(hào)被施加到第四浮置防止晶體管NT19的情況下Q節(jié)點(diǎn)QN的電勢(shì),第三曲線G3表示在第二電源電壓VSS2被施加到第四浮置防止晶體管NT19的情況下Q節(jié)點(diǎn)QN的電勢(shì),第四曲線G4表示當(dāng)前柵極電壓。
參照?qǐng)D12,根據(jù)第一曲線G1和第四曲線G4,在Q節(jié)點(diǎn)QN(圖10和圖11中示出)的電勢(shì)提升的第一時(shí)間段A1內(nèi),當(dāng)前柵極電壓保持在導(dǎo)通狀態(tài)。然后,當(dāng)前柵極電壓在第二時(shí)間段A2內(nèi)保持截止?fàn)顟B(tài)。
在如第一曲線G1表示的級(jí)不包括第四浮置防止晶體管NT19的情況下,在高溫條件下,在第一時(shí)鐘CKV(圖10中示出)的高時(shí)間段B1和B3和第二時(shí)鐘CKVB(圖11中示出)的高時(shí)間段B2和B4內(nèi),在Q節(jié)點(diǎn)QN出現(xiàn)波紋。具體地講,當(dāng)在級(jí)中不包括第四浮置防止晶體管NT19時(shí),在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi),前一負(fù)載節(jié)點(diǎn)CN浮置。因此,在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi),Q節(jié)點(diǎn)QN的電勢(shì)不穩(wěn)定。
然而,在如第二曲線G2表示的當(dāng)前柵極信號(hào)被施加到第四浮置防止晶體管NT19的情況下,在高溫條件下在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi)的Q節(jié)點(diǎn)QN的波紋的大小變得小于在級(jí)中不包括第四浮置防止晶體管NT19的情況下的波紋的大小。具體地講,在高溫條件下在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi),通過(guò)第四浮置防止晶體管NT19將降低至大約-6.7V的第一電源電壓VSS1的當(dāng)前柵極信號(hào)施加到前一負(fù)載節(jié)點(diǎn)CN。因此,可以減小Q節(jié)點(diǎn)QN的波紋的大小。
在如第三曲線G3示出的大約-13V的第二電源電壓VSS2被施加到第四浮置防止晶體管NT19的情況下,在高溫條件下在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi)的Q節(jié)點(diǎn)QN的波紋的大小變得小于前兩種情況下的波紋的大小。即,在第二時(shí)鐘CKVB的高時(shí)間段B2和B4內(nèi),通過(guò)第四浮置防止晶體管NT19將低于第一電源電壓VSS1的第二電源電壓VSS2施加到前一負(fù)載節(jié)點(diǎn)CN。因此,Q節(jié)點(diǎn)QN的電勢(shì)變得更穩(wěn)定,從而減小了Q節(jié)點(diǎn)QN的波紋的大小。
圖13是根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的級(jí)的電路圖。在圖13中,相同的標(biāo)號(hào)表示與圖9中的元件相同的元件,因此將省略對(duì)相同元件的詳細(xì)描述。
參照?qǐng)D13,每個(gè)柵極包括上拉部分211、負(fù)載部分212、下拉部分213、上拉驅(qū)動(dòng)部分214、波紋防止部分215a、保持部分216、反相器217、復(fù)位部分218和第四浮置防止部分219d。
反相器217包括第一反相器晶體管NT10、第二反相器晶體管NT11、第三反相器晶體管NT12、第四反相器晶體管NT13、第三電容器C3、第四電容器C4,以導(dǎo)通或截止保持部分216的保持晶體管NT9。
第一反相器晶體管NT10包括輸入電極和控制電極,共同連接到第一時(shí)鐘端CK1;輸出電極,通過(guò)第四電容器C4連接到第二反相器晶體管NT11的輸出電極。第二反相器晶體管NT11包括輸入電極,連接到第一時(shí)鐘端CK1;控制電極,通過(guò)第三電容器C3連接到其輸入電極;輸出電極,連接到保持晶體管NT9的控制電極。第三反相器晶體管NT12包括輸入電極,連接到第一反相器晶體管NT10的輸出電極;控制電極,連接到負(fù)載端CR;輸出電極,連接到第一電壓輸入端Vin-1。第四反相器晶體管NT13包括輸入電極,連接到保持晶體管NT9的控制電極;控制電極,連接到負(fù)載端CR;輸出電極,連接到第一電壓輸入端Vin-1。
第三反相器晶體管NT12和第四反相器晶體管NT1 3響應(yīng)輸出到負(fù)載端CR的高狀態(tài)的當(dāng)前柵極電壓而導(dǎo)通,從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV通過(guò)導(dǎo)通的第三反相器晶體管NT12和第四反相器晶體管NT13放電至第一電源電壓VSS1。因此,在當(dāng)前柵極電壓保持在高狀態(tài)的第一時(shí)間段內(nèi),保持晶體管NT9保持截止?fàn)顟B(tài)。
隨后,在第二時(shí)間段內(nèi)通過(guò)第四浮置防止晶體管NT19,當(dāng)前負(fù)載電壓降低至第二電源電壓VSS2,第三反相器晶體管NT12和第四反相器晶體管NT1 3截止。因此,從第一反相器晶體管NT10和第二反相器晶體管NT11輸出的第一時(shí)鐘CKV不通過(guò)第三反相器晶體管NT12和第四反相器晶體管NT13放電,而是被施加到保持晶體管NT9的控制電極,以導(dǎo)通保持晶體管NT9。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),保持晶體管NT9可以將當(dāng)前柵極電壓保持在第一電源電壓VSS1。
第四浮置防止部分219d的第四浮置防止晶體管NT19包括控制電極,連接到反相器217的輸出端;輸入電極,連接到第二電壓輸入端Vin-2;輸出電極,連接到當(dāng)前負(fù)載節(jié)點(diǎn)CN。第四浮置防止晶體管NT19響應(yīng)反相器217的輸出信號(hào)而導(dǎo)通或截止。具體地講,第四浮置防止晶體管NT19在第一時(shí)間段內(nèi)響應(yīng)反相器217的低輸出信號(hào)而截止。然后,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第四浮置防止晶體管NT19響應(yīng)反相器217的高輸出信號(hào)而導(dǎo)通。導(dǎo)通的第四浮置防止晶體管NT19將通過(guò)第二電壓輸入端Vin-2施加的第二電源電壓VSS2輸出至當(dāng)前負(fù)載節(jié)點(diǎn)CN。因此,在第二時(shí)間段內(nèi)的第一時(shí)鐘CKV的高時(shí)間段內(nèi),第四浮置防止晶體管NT19將當(dāng)前負(fù)載節(jié)點(diǎn)CN的電勢(shì)復(fù)位至第二電源電壓VSS2的電平。
如上所述,當(dāng)前負(fù)載節(jié)點(diǎn)CN連接到反相器217的第三反相器晶體管NT12和第四反相器晶體管NT13的控制電極。因此,在第二時(shí)間段內(nèi),降低至第二電源電壓VSS2的當(dāng)前負(fù)載電壓通過(guò)第四浮置防止晶體管NT19被施加到第三反相器晶體管NT12和第四反相器晶體管NT13的控制電極。結(jié)果,通過(guò)降低至第二電源電壓VSS2的當(dāng)前負(fù)載電壓,第三反相器晶體管NT12和第四反相器晶體管NT13可以穩(wěn)定地截止,而保持晶體管NT9可以穩(wěn)定地導(dǎo)通,從而防止當(dāng)前柵極電壓被浮置。
圖14是示出了根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的級(jí)的電路圖。在圖14中,相同的標(biāo)號(hào)表示與圖9中的元件相同的元件,因此將省略對(duì)相同元件的詳細(xì)說(shuō)明。
參照?qǐng)D14,每個(gè)級(jí)包括上拉部分211、負(fù)載部分212、下拉部分213、上拉驅(qū)動(dòng)部分214、波紋防止部分215b、保持部分216、反相器217、復(fù)位部分218和第四浮置防止部分219d。
波紋防止部分215b包括第一波紋防止晶體管NT6和第二波紋防止晶體管NT7。與圖9中示出的波紋防止部分215a不同,波紋防止部分215b不包括第三波紋防止晶體管NT8。即,在第二時(shí)鐘CKVB的高時(shí)間段內(nèi),前一負(fù)載節(jié)點(diǎn)CN的電勢(shì)穩(wěn)定地降低至通過(guò)第四浮置防止晶體管NT19施加的第二電源電壓VSS2。由于當(dāng)前級(jí)的Q節(jié)點(diǎn)QN的電勢(shì)通過(guò)第四浮置防止晶體管NT19變得更穩(wěn)定,所以可以從波紋防止部分215b去除第三波紋防止晶體管NT8。因此,每個(gè)級(jí)的空間可以減小第三波紋防止晶體管NT8的大小。
圖15是示出根據(jù)本發(fā)明另一示例性實(shí)施例的柵極驅(qū)動(dòng)電路的級(jí)的電路圖。在圖15中,相同的標(biāo)號(hào)表示與圖13中的元件相同的元件,因此將省略對(duì)相同元件的詳細(xì)描述。
參照?qǐng)D15,第三反相器晶體管NT12和第四反相器晶體管NT13的控制電極連接到當(dāng)前級(jí)的負(fù)載節(jié)點(diǎn)CN。因此,通過(guò)負(fù)載節(jié)點(diǎn)CN輸出的當(dāng)前負(fù)載電壓來(lái)控制第三反相器晶體管NT12和第四反相器晶體管NT13。
在柵極驅(qū)動(dòng)電路中,波紋防止部分215b包括第一波紋防止晶體管NT6和第二波紋防止晶體管NT7。與圖13中示出的波紋防止部分215a不同,波紋防止部分215b不包括第三波紋防止晶體管NT8。在本示例性實(shí)施例中,在第二時(shí)鐘CKVB的高時(shí)間段內(nèi),前一負(fù)載節(jié)點(diǎn)CN的電勢(shì)通過(guò)第四浮置防止晶體管NT19穩(wěn)定地降低至第二電源電壓VSS2。因此,由于當(dāng)前級(jí)的Q節(jié)點(diǎn)QN的電勢(shì)通過(guò)第四浮置防止晶體管NT19變得更穩(wěn)定,所以可以從波紋防止部分215b去除第三波紋防止晶體管NT8。因此,每個(gè)級(jí)的空間可以減小第三波紋防止晶體管NT8的大小。
根據(jù)該柵極驅(qū)動(dòng)電路和顯示裝置,在當(dāng)前級(jí)的負(fù)載節(jié)點(diǎn)連接到下一級(jí)的Q節(jié)點(diǎn)時(shí),柵極驅(qū)動(dòng)電路的每個(gè)級(jí)包括浮置防止晶體管,其中,在第二時(shí)間段內(nèi),浮置防止晶體管將當(dāng)前級(jí)的負(fù)載節(jié)點(diǎn)的電勢(shì)復(fù)位到保持在第一電源電壓的當(dāng)前柵極電壓或者復(fù)位到低于第一電源電壓的第二電源電壓。
因此,柵極驅(qū)動(dòng)電路在一幀內(nèi)的第二時(shí)間段內(nèi)可以防止下一級(jí)的Q節(jié)點(diǎn)的波紋的產(chǎn)生,從而防止在溫度測(cè)試的過(guò)程中由噪聲造成的驅(qū)動(dòng)誤操作,并提高柵極驅(qū)動(dòng)電路的高溫可靠性。
本領(lǐng)域的技術(shù)人員應(yīng)該理解,在不脫離本發(fā)明的精神或范圍的情況下,可以對(duì)本發(fā)明進(jìn)行各種更改和變化。因此,本發(fā)明意在覆蓋落入權(quán)利要求及其等同物的范圍內(nèi)的本發(fā)明的更改和變化。
權(quán)利要求
1.一種包括彼此串聯(lián)連接的n+1級(jí)的柵極驅(qū)動(dòng)電路,其中,n是大于2的常數(shù),每個(gè)級(jí)包括上拉部分,在一幀內(nèi)的第一時(shí)間段內(nèi),將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘;負(fù)載部分,在所述第一時(shí)間段內(nèi),將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘;下拉部分,從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至電源電壓;上拉驅(qū)動(dòng)部分,從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)所述下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分,所述上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端;第一浮置防止部分,用于在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供所述當(dāng)前柵極信號(hào),并使所述當(dāng)前負(fù)載節(jié)點(diǎn)復(fù)位,以防止所述下一級(jí)的Q節(jié)點(diǎn)浮置,所述第二時(shí)間段不包括所述第一時(shí)間段。
2.如權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述電源電壓;反相器,用于響應(yīng)所述第一時(shí)鐘信號(hào)來(lái)導(dǎo)通或截止所述保持部分和所述第一浮置防止部分。
3.如權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其中,所述第一浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,連接到所述上拉部分的輸出端;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
4.如權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其中,所述第一浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,連接到施加有所述電源電壓的電壓輸入端;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
5.如權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其中,所述保持部分包括保持晶體管,所述保持晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述電源電壓;輸出電極,連接到所述上拉部分的輸出端。
6.如權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括第二浮置防止部分,以響應(yīng)所述第一時(shí)鐘將所述前一負(fù)載信號(hào)復(fù)位到所述電源電壓,從而防止前一負(fù)載節(jié)點(diǎn)浮置。
7.如權(quán)利要求6所述的柵極驅(qū)動(dòng)電路,其中,所述第二浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,施加有所述第一時(shí)鐘;輸入電極,施加有所述電源電壓;輸出電極,連接到所述前一負(fù)載節(jié)點(diǎn)。
8.如權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括波紋防止部分,以防止在所述第二時(shí)間段內(nèi)Q節(jié)點(diǎn)產(chǎn)生波紋。
9.如權(quán)利要求8所述的柵極驅(qū)動(dòng)電路,其中,所述波紋防止部分包括第一波紋防止晶體管,包括用于接收所述第一時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極;第二波紋防止晶體管,包括用于接收第二時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到施加有所述電源電壓的電壓輸入端的輸出電極;第三波紋防止晶體管,包括用于接收所述第二時(shí)鐘的控制電極、連接到前一負(fù)載節(jié)點(diǎn)以接收所述前一負(fù)載信號(hào)的輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極,其中,所述第二時(shí)鐘的相位與所述第一時(shí)鐘的相位相反。
10.如權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其中所述上拉部分包括上拉晶體管,所述上拉晶體管包括連接到所述Q節(jié)點(diǎn)的控制電極、用于接收所述第一時(shí)鐘的輸入電極以及用于輸出所述當(dāng)前柵極信號(hào)的輸出電極;所述負(fù)載部分包括負(fù)載晶體管,所述負(fù)載晶體管包括連接到所述Q節(jié)點(diǎn)的控制電極、用于接收所述第一時(shí)鐘的輸入電極以及用于輸出所述當(dāng)前負(fù)載信號(hào)的輸出電極。
11.如權(quán)利要求10所述的柵極驅(qū)動(dòng)電路,其中,所述上拉驅(qū)動(dòng)部分包括緩沖晶體管,包括共同接收所述前一負(fù)載信號(hào)的控制電極和輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極;第一電容器,連接在所述上拉晶體管的控制電極和輸出電極之間;第二電容器,連接在所述負(fù)載晶體管的控制電極和輸出電極之間;放電晶體管,包括用于接收所述下一柵極信號(hào)的控制電極、連接到所述緩沖晶體管的輸出電極的輸入電極以及連接到施加有所述電源電壓的電壓輸入端的輸出電極。
12.一種包括彼此串聯(lián)連接的n+1級(jí)的柵極驅(qū)動(dòng)電路,其中,n是大于2的常數(shù),每個(gè)級(jí)包括上拉部分,在一幀內(nèi)的第一時(shí)間段內(nèi),將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘;負(fù)載部分,在所述第一時(shí)間段內(nèi),將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘;下拉部分,從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至第一電源電壓;上拉驅(qū)動(dòng)部分,從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)所述下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分,所述上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端;浮置防止部分,用于在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供小于所述第一電源電壓的第二電源電壓,以將所述當(dāng)前負(fù)載信號(hào)下拉到所述第二電源電壓,所述第二時(shí)間段不包括所述第一時(shí)間段。
13.如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括第一電壓輸入端,用于接收所述第一電源電壓;第二電壓輸入端,用于接收所述第二電源電壓。
14.如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述第一電源電壓;反相器,用于接收所述當(dāng)前柵極信號(hào),并響應(yīng)所述第一時(shí)鐘將所述當(dāng)前柵極信號(hào)和相對(duì)于所述當(dāng)前柵極信號(hào)反相的信號(hào)提供到所述保持部分和所述浮置防止部分,以導(dǎo)通或截止所述保持部分和所述浮置防止部分。
15.如權(quán)利要求14所述的柵極驅(qū)動(dòng)電路,其中,所述浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述第二電源電壓;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
16.如權(quán)利要求14所述的柵極驅(qū)動(dòng)電路,其中,所述保持部分包括保持晶體管,所述保持晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述第一電源電壓;輸出電極,連接到所述上拉部分的輸出端。
17.如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述第一電源電壓;反相器,用于接收所述當(dāng)前負(fù)載信號(hào),并響應(yīng)所述第一時(shí)鐘將所述當(dāng)前負(fù)載信號(hào)和相對(duì)于所述當(dāng)前負(fù)載信號(hào)反相的信號(hào)提供到所述保持部分和所述浮置防止部分,以導(dǎo)通或截止所述保持部分和所述浮置防止部分。
18.如權(quán)利要求17所述的柵極驅(qū)動(dòng)電路,其中,所述浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述第二電壓電源;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
19.如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括波紋防止部分,所述波紋防止部分防止在所述第二時(shí)間段內(nèi)Q節(jié)點(diǎn)產(chǎn)生波紋。
20.如權(quán)利要求19所述的柵極驅(qū)動(dòng)電路,其中,所述波紋防止部分包括第一波紋防止晶體管,包括用于接收所述第一時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極;第二波紋防止晶體管,包括用于接收第二時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到施加有所述第一電源電壓的電壓輸入端的輸出電極,其中,所述第二時(shí)鐘的相位與所述第一時(shí)鐘的相位相反。
21.如權(quán)利要求20所述的柵極驅(qū)動(dòng)電路,其中,所述波紋防止部分還包括第三波紋防止晶體管,所述第三波紋防止晶體管包括控制電極,用于接收所述第二時(shí)鐘;輸入電極,連接到前一負(fù)載節(jié)點(diǎn),以接收所述前一負(fù)載信號(hào);輸出電極,連接到所述Q節(jié)點(diǎn)。
22.如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路,其中所述上拉部分包括上拉晶體管,所述上拉晶體管包括連接到所述Q節(jié)點(diǎn)的控制電極、用于接收所述第一時(shí)鐘的輸入電極以及用于輸出所述當(dāng)前柵極信號(hào)的輸出電極;所述負(fù)載部分包括負(fù)載晶體管,所述負(fù)載晶體管包括連接到所述Q節(jié)點(diǎn)的控制電極、用于接收所述第一時(shí)鐘的輸入電極以及用于輸出所述當(dāng)前負(fù)載信號(hào)的輸出電極。
23.如權(quán)利要求22所述的柵極驅(qū)動(dòng)電路,其中,所述上拉驅(qū)動(dòng)部分包括緩沖晶體管,包括共同接收所述前一負(fù)載信號(hào)的控制電極和輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極;第一電容器,連接在所述上拉晶體管的控制電極和輸出電極之間;第二電容器,連接在所述負(fù)載晶體管的控制電極和輸出電極之間;放電晶體管,包括用于接收所述下一柵極信號(hào)的控制電極、連接到所述緩沖晶體管的輸出電極的輸入電極以及連接到施加有所述第一電源電壓的電壓輸入端的輸出電極。
24.一種顯示裝置,包括顯示部分,用于響應(yīng)柵極信號(hào)和數(shù)據(jù)信號(hào)來(lái)顯示圖像;數(shù)據(jù)驅(qū)動(dòng)電路,向所述顯示部分提供所述數(shù)據(jù)信號(hào);柵極驅(qū)動(dòng)電路,包括彼此串聯(lián)連接的n+1級(jí),以順序地向所述顯示部分輸出所述柵極信號(hào),其中,n是大于2的常數(shù),所述柵極驅(qū)動(dòng)電路的每個(gè)級(jí)包括上拉部分,在一幀內(nèi)的第一時(shí)間段內(nèi),將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘;負(fù)載部分,在所述第一時(shí)間段內(nèi),將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘;下拉部分,從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至電源電壓;上拉驅(qū)動(dòng)部分,從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)所述下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分,所述上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端;第一浮置防止部分,用于響應(yīng)在一幀內(nèi)的第二時(shí)間段內(nèi)的所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供所述當(dāng)前柵極信號(hào),并使所述當(dāng)前負(fù)載節(jié)點(diǎn)復(fù)位,以防止下一級(jí)的Q節(jié)點(diǎn)浮置,所述第二時(shí)間段不包括所述第一時(shí)間段。
25.如權(quán)利要求24所述的顯示裝置,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述電源電壓;反相器,用于響應(yīng)所述第一時(shí)鐘來(lái)控制所述保持部分和所述第一浮置防止部分的操作。
26.如權(quán)利要求25所述的顯示裝置,其中,所述第一浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,連接到所述上拉部分的輸出端;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
27.如權(quán)利要求25所述的顯示裝置,其中,所述第一浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,連接到施加有所述電源電壓的電壓輸入端;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
28.如權(quán)利要求24所述的顯示裝置,其中,每個(gè)級(jí)還包括第二浮置防止部分,以響應(yīng)所述第一時(shí)鐘將所述前一負(fù)載信號(hào)復(fù)位到所述電源電壓,從而防止前一負(fù)載節(jié)點(diǎn)浮置。
29.如權(quán)利要求28所述的顯示裝置,其中,所述第二浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,施加有所述第一時(shí)鐘;輸入電極,施加有所述電源電壓;輸出電極,連接到所述前一負(fù)載節(jié)點(diǎn)。
30.如權(quán)利要求24所述的顯示裝置,其中,所述顯示部分包括多條柵極線,用于順序地接收所述柵極信號(hào);多條數(shù)據(jù)線,用于接收所述數(shù)據(jù)信號(hào);薄膜晶體管,用于響應(yīng)所述柵極信號(hào)來(lái)輸出所述數(shù)據(jù)信號(hào);液晶電容器,包括接收所述數(shù)據(jù)信號(hào)的像素電極和接收共電壓并面對(duì)所述像素電極的共電極。
31.如權(quán)利要求30所述的顯示裝置,其中,所述顯示部分還包括陣列基底,所述柵極線、所述數(shù)據(jù)線、所述薄膜晶體管和所述像素電極布置在所述陣列基底上,所述柵極驅(qū)動(dòng)電路布置在所述陣列基底上。
32.一種顯示裝置,包括顯示部分,響應(yīng)柵極信號(hào)和數(shù)據(jù)信號(hào)來(lái)顯示圖像;數(shù)據(jù)驅(qū)動(dòng)電路,用于向所述顯示部分提供所述數(shù)據(jù)信號(hào);柵極驅(qū)動(dòng)電路,包括彼此串聯(lián)連接的n+1級(jí),以順序地向所述顯示部分輸出所述柵極信號(hào),其中,n是大于2的常數(shù),所述柵極驅(qū)動(dòng)電路的每個(gè)級(jí)包括上拉部分,在一幀內(nèi)的第一時(shí)間段內(nèi),將當(dāng)前柵極信號(hào)上拉至第一時(shí)鐘;負(fù)載部分,在所述第一時(shí)間段內(nèi),將當(dāng)前負(fù)載信號(hào)上拉至所述第一時(shí)鐘;下拉部分,從下一級(jí)接收下一柵極信號(hào),以將所述當(dāng)前柵極信號(hào)放電至第一電源電壓;上拉驅(qū)動(dòng)部分,從前一級(jí)接收前一負(fù)載信號(hào),以響應(yīng)所述下一柵極信號(hào)來(lái)導(dǎo)通和截止所述上拉部分和所述負(fù)載部分,所述上拉驅(qū)動(dòng)部分連接到Q節(jié)點(diǎn),所述Q節(jié)點(diǎn)包括所述負(fù)載部分的控制端和所述上拉部分的控制端;浮置防止部分,用于在一幀內(nèi)的第二時(shí)間段內(nèi)響應(yīng)所述第一時(shí)鐘向包括所述負(fù)載部分的輸出端的當(dāng)前負(fù)載節(jié)點(diǎn)提供小于所述第一電源電壓的第二電源電壓,以將所述當(dāng)前負(fù)載信號(hào)下拉到所述第二電源電壓,所述第二時(shí)間段不包括所述第一時(shí)間段。
33.如權(quán)利要求32所述的顯示裝置,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述第一電源電壓;反相器,用于接收所述當(dāng)前柵極信號(hào),并響應(yīng)所述第一時(shí)鐘將所述當(dāng)前柵極信號(hào)和相對(duì)于所述當(dāng)前柵極信號(hào)反相的信號(hào)提供到所述保持部分和所述浮置防止部分,以導(dǎo)通或截止所述保持部分和所述浮置防止部分。
34.如權(quán)利要求33所述的顯示裝置,其中,所述浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述第二電源電壓;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
35.如權(quán)利要求32所述的顯示裝置,其中,每個(gè)級(jí)還包括保持部分,用于將所述當(dāng)前柵極信號(hào)保持在所述第一電源電壓;反相器,用于接收所述當(dāng)前負(fù)載信號(hào),并響應(yīng)所述第一時(shí)鐘將所述當(dāng)前負(fù)載信號(hào)和相對(duì)于所述當(dāng)前負(fù)載信號(hào)反相的信號(hào)提供到所述保持部分和所述浮置防止部分,以導(dǎo)通或截止所述保持部分和所述浮置防止部分。
36.如權(quán)利要求35所述的顯示裝置,其中,所述浮置防止部分包括浮置防止晶體管,所述浮置防止晶體管包括控制電極,連接到所述反相器的輸出端;輸入電極,用于接收所述第二電源電壓;輸出電極,連接到所述當(dāng)前負(fù)載節(jié)點(diǎn)。
37.如權(quán)利要求32所述的柵極驅(qū)動(dòng)電路,其中,每個(gè)級(jí)還包括第一波紋防止晶體管,包括用于接收所述第一時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極;第二波紋防止晶體管,包括用于接收第二時(shí)鐘的控制電極、連接到所述上拉部分的輸出端的輸入電極以及連接到施加有所述第一電源電壓的電壓輸入端的輸出電極;第三波紋防止晶體管,包括用于接收所述第二時(shí)鐘的控制電極、連接到前一負(fù)載節(jié)點(diǎn)以接收所述前一負(fù)載信號(hào)的輸入電極以及連接到所述Q節(jié)點(diǎn)的輸出電極,其中,所述第二時(shí)鐘的相位與所述第一時(shí)鐘的相位相反。
全文摘要
本發(fā)明公開(kāi)了一種柵極驅(qū)動(dòng)電路和具有該柵極驅(qū)動(dòng)電路的顯示裝置,該柵極驅(qū)動(dòng)電路包括在一幀內(nèi)的第一時(shí)間段內(nèi)分別將當(dāng)前柵極信號(hào)和當(dāng)前負(fù)載信號(hào)上拉至第一時(shí)鐘的上拉部分和負(fù)載部分。下拉部分接收下一柵極信號(hào),以將當(dāng)前柵極信號(hào)放電至電源電壓。上拉驅(qū)動(dòng)部分連接到負(fù)載部分和上拉部分的控制端(Q節(jié)點(diǎn)),以導(dǎo)通和截止負(fù)載部分和上拉部分。在一幀內(nèi)的第二時(shí)間段內(nèi),浮置防止部分響應(yīng)第一時(shí)鐘來(lái)防止負(fù)載部分的輸出端浮置。
文檔編號(hào)G09G3/20GK101089939SQ20071010899
公開(kāi)日2007年12月19日 申請(qǐng)日期2007年6月11日 優(yōu)先權(quán)日2006年6月12日
發(fā)明者金圣萬(wàn), 李洪雨, 安炳宰, 宋永杰, 李奉俊, 文然奎, 金景旭, 徐珍淑 申請(qǐng)人:三星電子株式會(huì)社