專利名稱:控制驅(qū)動(dòng)器及使用該控制驅(qū)動(dòng)器的顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及控制驅(qū)動(dòng)器和使用該控制驅(qū)動(dòng)器的顯示裝置。
背景技術(shù):
近年來(lái),將移動(dòng)終端諸如便攜式電話和PDA(個(gè)人數(shù)字助理)開(kāi)發(fā)成具有各種有用功能,以及能在移動(dòng)終端的顯示屏上顯示各種數(shù)據(jù)。例如,便攜式電話除具有電話通信功能外,還具有電子郵件功能、Web瀏覽功能、拍照功能、動(dòng)畫(huà)顯示功能等等。除文本數(shù)據(jù)外,還能在便攜式電話的顯示屏上顯示大尺寸的圖像數(shù)據(jù)。
圖1是表示應(yīng)用傳統(tǒng)的控制驅(qū)動(dòng)器的移動(dòng)終端的框圖。參考圖1,移動(dòng)終端由顯示單元和輸入單元(未示出)組成。輸入單元由用戶操作。顯示單元由圖像繪畫(huà)單元101、控制驅(qū)動(dòng)器102、顯示部103、灰度電壓生成電路104和柵極線驅(qū)動(dòng)電路105組成。CPU作為圖像繪畫(huà)單元101的例子。控制驅(qū)動(dòng)器102由鎖存部(未示出)、存儲(chǔ)控制電路106、顯示存儲(chǔ)部107、鎖存部108、數(shù)據(jù)線驅(qū)動(dòng)電路109和定時(shí)控制電路110組成。
圖像繪畫(huà)單元101將圖像數(shù)據(jù)傳送到控制驅(qū)動(dòng)器102,以及顯示存儲(chǔ)部107存儲(chǔ)圖像數(shù)據(jù)。圖像數(shù)據(jù)的每個(gè)像素的位數(shù)是2或更多,以及假定在這一例子中,每個(gè)像素的位數(shù)為8。顯示部103具有由數(shù)據(jù)線和柵極線定義并按矩陣排列的像素。顯示部103顯示用于一屏的圖像數(shù)據(jù)。
圖像繪畫(huà)單元101將定時(shí)控制信號(hào)作為時(shí)鐘信號(hào)輸出到定時(shí)控制電路110。定時(shí)控制電路110響應(yīng)來(lái)自圖像繪畫(huà)單元101的定時(shí)控制信號(hào),生成定時(shí)信號(hào)并將其輸出到存儲(chǔ)控制部106、鎖存部108和柵極線驅(qū)動(dòng)電路105。存儲(chǔ)控制部106、鎖存部108和柵極線驅(qū)動(dòng)電路105與定時(shí)信號(hào)同步操作。
當(dāng)圖像繪畫(huà)單元101將圖像數(shù)據(jù)傳送到控制驅(qū)動(dòng)器102時(shí),圖像繪畫(huà)單元101將存儲(chǔ)控制信號(hào)輸出到存儲(chǔ)控制電路106。存儲(chǔ)控制信號(hào)包含圖像數(shù)據(jù)大小信號(hào),以及控制將圖像數(shù)據(jù)寫(xiě)入顯示存儲(chǔ)部107的操作和從顯示存儲(chǔ)部107讀取圖像數(shù)據(jù)操作的信號(hào)。響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),存儲(chǔ)控制電路106將包含寫(xiě)信號(hào)和地址的寫(xiě)控制信號(hào)輸出到顯示存儲(chǔ)部107。因此,將來(lái)自圖像繪畫(huà)單元101的圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中。同時(shí),當(dāng)將在顯示部103上顯示圖像數(shù)據(jù)時(shí),圖像繪畫(huà)單元101生成存儲(chǔ)控制信號(hào)并將其輸出到存儲(chǔ)控制電路106。存儲(chǔ)控制電路106響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),生成包含讀取信號(hào)和地址的讀控制信號(hào)并將其輸出到顯示存儲(chǔ)部107。因此,從顯示存儲(chǔ)部107讀出用于一個(gè)顯示線的圖像數(shù)據(jù),以及鎖存部108鎖存用于一個(gè)顯示線的圖像數(shù)據(jù)。鎖存部108響應(yīng)定時(shí)信號(hào),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路109?;叶入妷荷呻娐?04生成用于顯示數(shù)據(jù)的灰度顯示的灰度電壓并將其輸出到數(shù)據(jù)線驅(qū)動(dòng)電路109中。數(shù)據(jù)線驅(qū)動(dòng)電路109輸入來(lái)自鎖存部108的顯示數(shù)據(jù),并基于顯示數(shù)據(jù)和來(lái)自灰度電壓生成電路104的灰度電壓,驅(qū)動(dòng)顯示部103的數(shù)據(jù)線。
現(xiàn)在,假定圖像數(shù)據(jù)的大小不大于顯示部103的屏幕的大小。在這種情況下,在寫(xiě)操作中,與定時(shí)信號(hào)同步,圖像繪畫(huà)單元101將圖像數(shù)據(jù)傳送到控制驅(qū)動(dòng)器102。響應(yīng)來(lái)自存儲(chǔ)控制電路106的寫(xiě)控制信號(hào),將從圖像繪畫(huà)單元101提供的圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中。在讀操作中,當(dāng)將圖像數(shù)據(jù)顯示到顯示部103時(shí),響應(yīng)從存儲(chǔ)控制電路106提供的讀控制信號(hào),從顯示存儲(chǔ)部107讀出用于一個(gè)柵極線的圖像數(shù)據(jù)。由鎖存部108鎖存用于一個(gè)柵極線的圖像數(shù)據(jù),然后顯示在顯示部103上。
由于移動(dòng)終端的微型化的需求,限制了顯示部103的屏幕的像素大小。當(dāng)移動(dòng)終端接收具有大于顯示部103的屏幕的像素大小的大小的圖像數(shù)據(jù)(包含電子郵件)時(shí),移動(dòng)終端不能在顯示部103上顯示整個(gè)圖像數(shù)據(jù)。因此,移動(dòng)終端在響應(yīng)來(lái)自用戶的滾動(dòng)指令,切換顯示的同時(shí),顯示圖像數(shù)據(jù)。現(xiàn)在,假定圖像數(shù)據(jù)的大小大于顯示部103的屏幕的大小,并且由第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)組成。
在第一種過(guò)程中,當(dāng)圖像數(shù)據(jù)的大小大于顯示部103的屏幕的大小時(shí),與定時(shí)信號(hào)同步,圖像繪畫(huà)單元101將第一圖像數(shù)據(jù)傳送到控制驅(qū)動(dòng)器102。響應(yīng)來(lái)自存儲(chǔ)控制電路106的顯示存儲(chǔ)控制信號(hào),將第一圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中。
在第一種過(guò)程中,當(dāng)在顯示部103上顯示第一圖像數(shù)據(jù)時(shí),響應(yīng)來(lái)自存儲(chǔ)控制電路106的讀存儲(chǔ)控制信號(hào),從顯示存儲(chǔ)部107讀出用于柵極線的圖像數(shù)據(jù)。將從圖像存儲(chǔ)部107讀出的、用于柵極線的圖像數(shù)據(jù)輸出到鎖存部108作為顯示線數(shù)據(jù)。鎖存部108鎖存該顯示線數(shù)據(jù)。
當(dāng)用戶操作輸入單元以便將在顯示部103上顯示第二圖像數(shù)據(jù)時(shí),發(fā)出滾動(dòng)指令并執(zhí)行第二過(guò)程。在第二過(guò)程中,圖像繪畫(huà)單元101將第二圖像數(shù)據(jù)與定時(shí)信號(hào)同步地傳送到控制驅(qū)動(dòng)器102?;趤?lái)自存儲(chǔ)控制電路106的寫(xiě)控制信號(hào),將第二圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中。
在第二過(guò)程中,當(dāng)在顯示部103上顯示第二圖像數(shù)據(jù)時(shí),響應(yīng)來(lái)自存儲(chǔ)控制部106的讀控制信號(hào),從顯示存儲(chǔ)部107讀出用于柵極線的圖像數(shù)據(jù)。將從顯示存儲(chǔ)部107讀出的、用于柵極線的圖像數(shù)據(jù)輸出到鎖存部108,作為顯示線數(shù)據(jù)。鎖存部108鎖存顯示線數(shù)據(jù)。
圖2是表示在傳統(tǒng)的控制驅(qū)動(dòng)器中,顯示存儲(chǔ)部107和鎖存部108的結(jié)構(gòu)的框圖。顯示存儲(chǔ)部107包含作為行解碼器的字線解碼器121、作為列解碼器的位線解碼器122和存儲(chǔ)單元26。字線WLi123(1≤i≤m,m是顯示部103的柵極線的數(shù)量)與字線解碼器121連接。位線對(duì)Bj(k)125和Bj′(k)125′(1≤j≤n,n是顯示部103的數(shù)據(jù)線的數(shù)量,0≤k≤p,p是圖像數(shù)據(jù)的位數(shù))與位線解碼器122連接。每個(gè)存儲(chǔ)單元26由字線和位線對(duì)定義。在行方向和列方向中,按矩陣排列存儲(chǔ)單元26。在行方向中,按從用于每個(gè)像素的最高有效位(位7)到最低有效位(位0)的順序分配存儲(chǔ)單元26。為存儲(chǔ)單元26的每列提供讀出放大器128(k)。
鎖存部108包含多個(gè)鎖存電路。按從最高有效位到最低有效位的順序,為存儲(chǔ)單元26的列提供鎖存部108的鎖存電路。
圖3是表示在傳統(tǒng)的控制驅(qū)動(dòng)器中的顯示存儲(chǔ)部107的一部分的結(jié)構(gòu)的電路圖。圖3表示用于位7和位6的列,以及在顯示存儲(chǔ)部107中,用于位7至位0的列的結(jié)構(gòu)是相同的。列包含列選擇部、存儲(chǔ)單元部、預(yù)充電電路部和讀出放大器部。將描述位7的列的結(jié)構(gòu)。
參考圖3,在列選擇部中,由鎖存部(未示出)鎖存的圖像數(shù)據(jù)的像素的位7經(jīng)開(kāi)關(guān)SW111與對(duì)的位線Bj(7)以及經(jīng)反相器I111和開(kāi)關(guān)SW112與該對(duì)的位線Bj′(7)相連。響應(yīng)提供到存儲(chǔ)控制電路106的寫(xiě)信號(hào)WT,導(dǎo)通開(kāi)關(guān)SW111和SW112。
在存儲(chǔ)單元部中,用于位7的存儲(chǔ)單元列中的每個(gè)存儲(chǔ)單元26與相應(yīng)的字線Wli連接。每個(gè)存儲(chǔ)單元26包含串聯(lián)連接在位線Bj(7)和Bj’(7)對(duì)間的N溝道MOS晶體管T111、鎖存元件和N溝道MOS晶體管T112。鎖存元件包含在相反方向中并聯(lián)連接的兩個(gè)反相器I112和I113。N溝道MOS晶體管T111和T112的柵極與相應(yīng)的字線WLi連接。字線解碼器121解碼寫(xiě)或讀控制信號(hào)的Y地址以便選擇一個(gè)字線WLi。同時(shí),存儲(chǔ)單元部經(jīng)開(kāi)關(guān)SW121和SW122與預(yù)充電電路部連接。響應(yīng)從存儲(chǔ)控制部106提供的讀出預(yù)充電控制信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW121和SW122。
在預(yù)充電電路部中,在位線Bj(7)和Bj′(7)對(duì)間連接兩個(gè)P溝道MOS晶體管T121和T122,以及兩個(gè)P溝道MOS晶體管T121和T122間的結(jié)點(diǎn)與電源電壓VDD連接。兩個(gè)P溝道MOS晶體管T121和T122的柵極與從存儲(chǔ)控制電路106提供的預(yù)充電信號(hào)PCB連接。因此,當(dāng)響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通兩個(gè)P溝道MOS晶體管T121和T122,預(yù)充電位線。同時(shí),在位線Bj(7)和Bj′(7)對(duì)間連接P溝道MOS晶體管T123。P溝道MOS晶體管T123的柵極與預(yù)充電信號(hào)PCB相連。因此,響應(yīng)預(yù)充電信號(hào)PCB,均衡位線的電勢(shì)。
在讀出放大器部中,在位線Bj(7)和Bj′(7)對(duì)連接兩個(gè)P溝道MOS晶體管T124和T125,以及兩個(gè)P溝道MOS晶體管T124和T125間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW131與電源電壓VDD連接。同時(shí),在位線Bj(7)和Bj′(7)對(duì)間連接兩個(gè)N溝道MOS晶體管T113和T114,以及兩個(gè)N溝道MOS晶體管T113和T114間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW132與地GND連接。P溝道MOS晶體管T125和N溝道MOS晶體管T114的柵極與該對(duì)的位線Bj(7)連接,以及P溝道MOS晶體管T124和N溝道MOS晶體管T113的柵極與該對(duì)的位線Bj′(7)連接。響應(yīng)從存儲(chǔ)控制電路106提供的讀出放大器使能信號(hào)SE,導(dǎo)通開(kāi)關(guān)SW131和SW132。因此,當(dāng)位線Bj(7)的電勢(shì)高于位線Bj′(7)的電勢(shì)時(shí),P溝道MOS晶體管T124轉(zhuǎn)向?qū)顟B(tài),以及P溝道MOS晶體管T125轉(zhuǎn)向斷開(kāi)狀態(tài)。同時(shí),N溝道MOS晶體管T113轉(zhuǎn)向斷開(kāi)狀態(tài)以及N溝道MOS晶體管T113轉(zhuǎn)向?qū)顟B(tài)。用這種方式,放大位線Bj(7)的電勢(shì)差。
在讀出放大器部中,提供NAND門(mén)N111和N112的觸發(fā)器并經(jīng)開(kāi)關(guān)SW141和SW142,與該對(duì)的位線Bj(7)連接。響應(yīng)從存儲(chǔ)控制電路106提供的讀信號(hào)RD,導(dǎo)通開(kāi)關(guān)SW141和SW142。因此,由觸發(fā)器鎖存電勢(shì)差。NAND門(mén)N111的輸出與反相器I114連接,以及觸發(fā)器的輸出經(jīng)反相器I114輸出到鎖存部108。
接著,將參考圖4A至4G,描述當(dāng)圖像數(shù)據(jù)的大小不大于顯示部103的屏幕的大小時(shí)的傳統(tǒng)控制驅(qū)動(dòng)器中第一過(guò)程的寫(xiě)操作。將圖像數(shù)據(jù)與定時(shí)信號(hào)同步從圖像繪畫(huà)單元101傳送到控制驅(qū)動(dòng)器102,并由鎖存部(未示出)鎖存??刂乞?qū)動(dòng)器102響應(yīng)來(lái)自存儲(chǔ)控制電路106的顯示存儲(chǔ)控制信號(hào),在寫(xiě)入周期0至a4期間,執(zhí)行圖像數(shù)據(jù)的寫(xiě)操作。顯示存儲(chǔ)控制信號(hào)包含寫(xiě)信號(hào)WT、X地址、Y地址、讀出預(yù)充電控制信號(hào)SPC和預(yù)充電信號(hào)PCB。寫(xiě)入周期包含預(yù)充電周期、數(shù)據(jù)確定周期和數(shù)據(jù)寫(xiě)入周期。預(yù)充電周期是周期0至a1,數(shù)據(jù)確定周期是周期a1至a2,以及數(shù)據(jù)寫(xiě)入周期是周期a2至a3。
參考圖4D和4E,在第一過(guò)程的預(yù)充電周期中,存儲(chǔ)控制電路106響應(yīng)存儲(chǔ)控制信號(hào),將讀出預(yù)充電控制信號(hào)SPC設(shè)置成高電平以及將預(yù)充電信號(hào)PCB設(shè)置成低電平。因此,導(dǎo)通開(kāi)關(guān)SW121和SW122以便使存儲(chǔ)單元部的位線Bj(7)和Bj′(7)與預(yù)充電部的位線相連。同時(shí),導(dǎo)通P溝道MOS晶體管T121、T122和T123以便使位線預(yù)充電到預(yù)定電勢(shì),并均衡化。
隨后,在數(shù)據(jù)確定周期中,將信號(hào)SPC設(shè)置成低電平以及將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)開(kāi)關(guān)SW121和SW122,以及也斷開(kāi)P溝道MOS晶體管T121、T122和T123。同時(shí),響應(yīng)定時(shí)信號(hào),將由鎖存部鎖存的圖像數(shù)據(jù)提供到顯示存儲(chǔ)部107。顯示存儲(chǔ)部107的位線解碼器122解碼顯示存儲(chǔ)控制信號(hào)的X地址以及基于解碼結(jié)果,驅(qū)動(dòng)數(shù)據(jù)位,如圖4A所示。
隨后,在數(shù)據(jù)寫(xiě)入周期,如圖4B和4C所示,響應(yīng)寫(xiě)信號(hào)WT,導(dǎo)通開(kāi)關(guān)SW111和SW112,以便數(shù)據(jù)位與位線Bj(7)和Bj′(7)對(duì)連接。因此,基于相應(yīng)的數(shù)據(jù)位,能將該位線對(duì)設(shè)置成不同電勢(shì)。顯示存儲(chǔ)部107的字線解碼器121解碼Y地址以便將一個(gè)字線設(shè)置成高電平,從而驅(qū)動(dòng)字線WL1。因此,例如,導(dǎo)通存儲(chǔ)單元C11(7)的N溝道MOS晶體管T111和T112。因此,由鎖存元件鎖存或存儲(chǔ)數(shù)據(jù)位。
隨后,在數(shù)據(jù)寫(xiě)入周期時(shí)間a3,將寫(xiě)信號(hào)WT設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW111和SW112。同時(shí),顯示存儲(chǔ)部107的字線解碼器121將字線WL1設(shè)置成低電平以便斷開(kāi)N溝道MOS晶體管T111和T112。
隨后,在時(shí)間a4,再次分別將讀出預(yù)充電控制信號(hào)SPC和預(yù)充電信號(hào)PCB設(shè)置成高電平和低電平。因此,能重復(fù)寫(xiě)操作。
接著,將描述傳統(tǒng)控制驅(qū)動(dòng)器中第一過(guò)程的讀操作。圖5A至5G是表示傳統(tǒng)控制驅(qū)動(dòng)器中讀操作的時(shí)序圖。存儲(chǔ)控制電路106響應(yīng)存儲(chǔ)控制信號(hào),輸出顯示存儲(chǔ)控制信號(hào)。顯示存儲(chǔ)控制信號(hào)包含讀信號(hào)RD、X地址、Y地址、讀出預(yù)充電控制信號(hào)SPC、預(yù)充電信號(hào)PCB和讀出放大器使能信號(hào)SE。寫(xiě)操作的周期0至b5包含預(yù)充電周期、數(shù)據(jù)讀操作周期、讀出操作周期和數(shù)據(jù)輸出周期。預(yù)充電周期是周期0至b1,數(shù)據(jù)讀操作周期是周期b1至b2,讀出操作周期是周期時(shí)間b2至b3,數(shù)據(jù)輸出周期是周期b3至b4,以及提供另一周期b4至b5。
如圖5E所示,在第一過(guò)程的預(yù)充電周期,將讀出預(yù)充電控制信號(hào)SPC設(shè)置成高電平以便導(dǎo)通開(kāi)關(guān)SW121和SW122,從而使存儲(chǔ)單元部的位線Bj(7)和Bj′(7)與預(yù)充電部的位線連接。同時(shí),將預(yù)充電信號(hào)PCB設(shè)置成低電平。因此,導(dǎo)通P溝道MOS晶體管T121、T122和T123以便使位線Bj(7)和Bj′(7)預(yù)充電到均衡化的預(yù)定電勢(shì)。
隨后,在第一過(guò)程的數(shù)據(jù)讀操作周期,將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)P溝道MOS晶體管T121、T122和T123,如圖5E所示,以及完成預(yù)充電操作。位線解碼器122基于X地址選擇所有位線對(duì)。同時(shí),基于Y地址,由字線解碼器121選擇一條字線WLi并驅(qū)動(dòng)到高電平,如圖5C所示。因此,例如,導(dǎo)通與字線WL1連接的N溝道MOS晶體管T111和T112。因此,將由存儲(chǔ)單元C11(7)的鎖存元件鎖存的數(shù)據(jù)位輸出到位線Bj(7)和Bj′(7)對(duì)上。
隨后,在第一過(guò)程的讀出操作周期中,如圖5D所示,將讀出預(yù)充電控制信號(hào)SPC設(shè)置成低電平以便使存儲(chǔ)單元部的位線與預(yù)充電電路部和讀出放大器部中的位線斷開(kāi)。此時(shí),基于數(shù)據(jù)位,足以設(shè)置預(yù)充電電路部和讀出放大器部中的位線的電勢(shì)。如圖5E所示,將從存儲(chǔ)控制電路106提供的讀出放大器使能信號(hào)SE設(shè)置成高電平以便導(dǎo)通開(kāi)關(guān)SW131和SW132。因此,放大位線上的電勢(shì)差。
隨后,在單個(gè)傳送過(guò)程的數(shù)據(jù)輸出周期中,如圖5G所示,通過(guò)存儲(chǔ)控制電路106,將讀信號(hào)RD設(shè)置成高電平以便導(dǎo)通開(kāi)關(guān)SW141和SW142。因此,由觸發(fā)器鎖存位線的電勢(shì)狀態(tài)。然后,從反相器I114輸出所讀出的位數(shù)據(jù)。
然后,在數(shù)據(jù)輸出周期期間,將讀出放大器使能信號(hào)SE設(shè)置成低電平。此后,在時(shí)間b4,將所選擇的字線和讀信號(hào)設(shè)置成低電平。因此,能讀出位線。
在時(shí)間b5,將預(yù)充電信號(hào)PCB再次設(shè)置成低電平以便重復(fù)讀操作。
如上所述,在移動(dòng)終端中,當(dāng)圖像數(shù)據(jù)的大小大于顯示部103的屏幕的大小并具有第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),圖像繪畫(huà)單元101傳送第一圖像數(shù)據(jù),控制驅(qū)動(dòng)器102將第一圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中,以及在顯示部103上顯示第一圖像數(shù)據(jù)。當(dāng)響應(yīng)通過(guò)用戶的輸入單元的操作,發(fā)出滾動(dòng)指令時(shí),圖像繪畫(huà)單元101傳送第二圖像數(shù)據(jù),控制驅(qū)動(dòng)器102將第二圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中,以及在顯示部103上顯示第二圖像數(shù)據(jù)。在移動(dòng)終端中,每次發(fā)出滾動(dòng)指令時(shí),傳送第一圖像數(shù)據(jù)或第二圖像數(shù)據(jù),并存儲(chǔ)在顯示存儲(chǔ)部107中。為此,功耗會(huì)變得很大。
例如,假定圖像數(shù)據(jù)是電子郵件。在這種情況下,當(dāng)移動(dòng)終端接收具有長(zhǎng)于通常消息的消息的電子郵件時(shí),存在用戶不能一次理解整個(gè)消息的問(wèn)題,因?yàn)椴荒茉陲@示部103上顯示整個(gè)消息。
在日本公開(kāi)專利申請(qǐng)(JP-A-Heisei 9-281950)中,公開(kāi)了將消息數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部中作為位圖的方法。根據(jù)滾動(dòng)操作,轉(zhuǎn)換顯示存儲(chǔ)器的內(nèi)容。在這種情況下,為防止當(dāng)每次滾動(dòng)屏幕上,將圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)器中時(shí),增加功耗,僅從圖像繪畫(huà)單元傳送改變的圖像數(shù)據(jù)的像素,導(dǎo)致降低功耗。然而,在這種傳統(tǒng)的例子中,即使每次傳送功耗降低,每次執(zhí)行滾動(dòng)指令時(shí),功耗也變得很大。對(duì)移動(dòng)終端來(lái)說(shuō),功耗增加是大問(wèn)題。為維持能使用滾動(dòng)指令期間的可用時(shí)間,電源必須具有大尺寸,這損壞了移動(dòng)終端的特性,即,小且輕體。
同時(shí),在日本公開(kāi)專利申請(qǐng)(JP-A-Heisei 7-295937)中公開(kāi)了一種增加顯示存儲(chǔ)器的存儲(chǔ)容量的方法。在這一傳統(tǒng)的例子中,提供具有比顯示存儲(chǔ)器的容量更大的容量的圖像存儲(chǔ)器。提供鼠標(biāo)球以便檢測(cè)滾動(dòng)操作中的運(yùn)動(dòng)量和運(yùn)動(dòng)方向。計(jì)算過(guò)程部通過(guò)讀取運(yùn)動(dòng)數(shù)據(jù),提高滾動(dòng)可操作性。在這一傳統(tǒng)的例子中,具有大于顯示部的顯示區(qū)的區(qū)域的圖像數(shù)據(jù)被存儲(chǔ)在圖像存儲(chǔ)器中以及當(dāng)執(zhí)行滾動(dòng)時(shí),改變圖像存儲(chǔ)器上的顯示位置。因此,在這一傳統(tǒng)的例子中,只要執(zhí)行圖像數(shù)據(jù)傳送則足夠了。然而,因?yàn)橥ㄟ^(guò)增加顯示存儲(chǔ)器的存儲(chǔ)容量,使得芯片面積增加,導(dǎo)致增加芯片的成本。
同時(shí),在日本公開(kāi)專利申請(qǐng)(JP-A-Heisei 7-152905)中公開(kāi)了圖像數(shù)據(jù)處理裝置。在這一傳統(tǒng)例子中,提供存儲(chǔ)部以便存儲(chǔ)圖像數(shù)據(jù)。地址生成部生成地址以便指定存儲(chǔ)在存儲(chǔ)部中的圖像數(shù)據(jù)的存儲(chǔ)位置。提供地址控制部以便控制地址生成部,因此控制由地址生成部生成的地址的特定順序,從而控制來(lái)自存儲(chǔ)部的圖像數(shù)據(jù)的輸出順序。
同時(shí),在日本公開(kāi)專利申請(qǐng)(JP-A-Heisei 9-81084)中公開(kāi)了顯示裝置的方法。在這一傳統(tǒng)的例子中,在滾動(dòng)顯示器中指定顯示數(shù)據(jù)部分,以及控制單元對(duì)其進(jìn)行控制以便在圖像顯示裝置的預(yù)定部分區(qū)上顯示它。因此,在滾動(dòng)顯示器中,使用于更新顯示屏的時(shí)間變短。同時(shí),在滾動(dòng)顯示期間,降低將傳送的數(shù)據(jù)量。
同時(shí),在日本公開(kāi)專利申請(qǐng)(JP-A-Heisei 10-74064)中公開(kāi)了矩陣顯示單元。這一傳統(tǒng)例子的矩陣型顯示單元針對(duì)降低功耗。在顯示屏的2維方向中,按矩陣排列多個(gè)顯示像素。在水平和垂直方向中排列多個(gè)布線。響應(yīng)第一屏幕顯示時(shí)間,多個(gè)第一存儲(chǔ)元件存儲(chǔ)第一顯示數(shù)據(jù)。當(dāng)將第二顯示數(shù)據(jù)提供到第一屏幕顯示時(shí)間后的第二屏幕顯示時(shí)間時(shí),運(yùn)動(dòng)方向部將第一顯示數(shù)據(jù)和第二顯示數(shù)據(jù)比較以便檢測(cè)圖像運(yùn)動(dòng)的存在或不存在。當(dāng)檢測(cè)到圖像運(yùn)動(dòng)時(shí),計(jì)算部按像素單元確定圖像的運(yùn)動(dòng)量。顯示控制部進(jìn)行控制以便當(dāng)檢測(cè)到圖像運(yùn)動(dòng)時(shí),在對(duì)應(yīng)于所檢測(cè)的運(yùn)動(dòng)量的位置上顯示第二顯示數(shù)據(jù)部分,以及在原始位置顯示第一顯示數(shù)據(jù)部分。
同時(shí),在日本公開(kāi)專利申請(qǐng)(JP-P2001-222276A)中公開(kāi)了一種顯示單元。在這一傳統(tǒng)例子中,顯示單元包含RAM內(nèi)置驅(qū)動(dòng)器。第一和第二總線傳送靜態(tài)圖像數(shù)據(jù)和視頻圖像。RAM存儲(chǔ)靜態(tài)圖像數(shù)據(jù)和視頻圖像數(shù)據(jù)。第一控制電路執(zhí)行到RAM的寫(xiě)控制和讀控制。第二控制電路與第一控制電路無(wú)關(guān)地操作并執(zhí)行作為顯示數(shù)據(jù)的靜態(tài)圖像數(shù)據(jù)和視頻圖像數(shù)據(jù)的寫(xiě)控制,并驅(qū)動(dòng)顯示部。
發(fā)明內(nèi)容
本發(fā)明的目的是提供控制驅(qū)動(dòng)器,使用該控制驅(qū)動(dòng)器的顯示裝置,以及使用顯示裝置的移動(dòng)終端,其能在顯示部上顯示圖像數(shù)據(jù),而不增加功耗。
本發(fā)明的另一目的是提供控制驅(qū)動(dòng)器,使用該控制驅(qū)動(dòng)器的顯示裝置,以及使用該顯示裝置的移動(dòng)終端,其能在顯示部上顯示圖像數(shù)據(jù),而不增加顯示存儲(chǔ)器的存儲(chǔ)容量。
本發(fā)明的另一目的是提供具有小尺寸的控制驅(qū)動(dòng)器,使用該控制驅(qū)動(dòng)器的顯示裝置,以及使用該顯示裝置的移動(dòng)終端。
在本發(fā)明的一個(gè)方面中,控制驅(qū)動(dòng)器包括顯示存儲(chǔ)控制部和顯示存儲(chǔ)部。顯示存儲(chǔ)控制部在圖像數(shù)據(jù)僅包括其像素大小等于或者小于顯示部的像素大小的第一圖像數(shù)據(jù)時(shí),生成第一過(guò)程控制信號(hào),并且在所述圖像數(shù)據(jù)包括第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)并且所述第一圖像數(shù)據(jù)具有等于所述顯示部的像素大小時(shí),生成第二過(guò)程控制信號(hào)。顯示存儲(chǔ)部響應(yīng)所述第一過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的上面部分和下面部分存儲(chǔ)為顯示數(shù)據(jù)的第一部分和第二部分,并且響應(yīng)所述第二過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的所述上面部分和所述第二圖像數(shù)據(jù)的上面部分存儲(chǔ)為所述顯示數(shù)據(jù)的所述第一部分和第二部分。所述顯示數(shù)據(jù)在所述顯示部上顯示。
在本發(fā)明的另一個(gè)方面中,控制驅(qū)動(dòng)器包括顯示存儲(chǔ)部、第一至第三選擇部和鎖存部。顯示存儲(chǔ)部存儲(chǔ)顯示數(shù)據(jù)的第一和第二部分。第一和第二部分是第一過(guò)程中的第一圖像數(shù)據(jù)的上面和下面部分,以及第一和第二部分是第二過(guò)程中的第一圖像數(shù)據(jù)的上面部分和第二圖像數(shù)據(jù)的上面部分,第一圖像數(shù)據(jù)具有與在其上顯示顯示數(shù)據(jù)的顯示部相同的像素大小。第一選擇部將在第一過(guò)程中的第一圖像數(shù)據(jù)的下面部分和第二過(guò)程中的第二圖像數(shù)據(jù)的上面部分作為第二部分輸出到顯示存儲(chǔ)部。第二選擇部在第一過(guò)程中,將從顯示存儲(chǔ)部讀出的顯示數(shù)據(jù)的第一部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。第三選擇部在第一過(guò)程中,將顯示數(shù)據(jù)的第二部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。鎖存部鎖存來(lái)自第二和第三選擇部的輸出。
在這里,控制驅(qū)動(dòng)器可以進(jìn)一步包括數(shù)據(jù)線驅(qū)動(dòng)電路,基于灰度電壓和由鎖存部鎖存的數(shù)據(jù),驅(qū)動(dòng)顯示部的數(shù)據(jù)線。
同時(shí),顯示存儲(chǔ)部可以包括第一顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第一部分;以及第二顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第二部分。
在這種情況下,顯示存儲(chǔ)部可以包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,第一顯示存儲(chǔ)器可以由奇數(shù)編號(hào)列形成,以及第二顯示存儲(chǔ)器可以由偶數(shù)編號(hào)列形成。
在這種情況下,第二選擇部可以包括為奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及第三選擇部包括為偶數(shù)編號(hào)列提供的多個(gè)第三選擇器。在用于對(duì)應(yīng)于第一部分的數(shù)據(jù)位的第二部分的數(shù)據(jù)位的偶數(shù)編號(hào)列的鄰近,提供用于顯示數(shù)據(jù)的第一部分的一個(gè)數(shù)據(jù)位的奇數(shù)編號(hào)列。從奇數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接,以及從偶數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接。
同時(shí),奇數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第一字線連接,偶數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第二字線連接。顯示存儲(chǔ)部進(jìn)一步包括字線解碼器,基于寫(xiě)入地址和讀取地址的一個(gè),選擇第一字線的一個(gè)和第二字線的一個(gè)。
在這種情況下,在第一過(guò)程中,字線解碼器基于用于第一圖像數(shù)據(jù)的寫(xiě)入操作的寫(xiě)入地址和基于用于第一圖像數(shù)據(jù)的讀取操作的讀取地址,每次可以選擇第一字線的一個(gè)和第二字線的一個(gè)。同時(shí),字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第一寫(xiě)入地址,可以選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第二寫(xiě)入地址,可以選擇第二字線的一個(gè)。字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的讀取操作的第一讀取地址,選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的讀取操作的第二讀取地址,選擇第二字線的一個(gè)。
在本發(fā)明的另一方面中,一種顯示裝置包括圖像繪畫(huà)單元,輸出第一圖像數(shù)據(jù)的圖像數(shù)據(jù)或第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)的圖像數(shù)據(jù);灰度電壓生成電路,生成灰度電壓;與數(shù)據(jù)線相連的顯示部,其中,第一圖像數(shù)據(jù)具有與顯示部相同的像素大??;以及控制驅(qū)動(dòng)器。第一圖像數(shù)據(jù)具有與顯示部相同的像素大小??刂乞?qū)動(dòng)器包括顯示存儲(chǔ)部、第一至第三選擇部和鎖存部。顯示存儲(chǔ)部存儲(chǔ)顯示數(shù)據(jù)的第一和第二部分。第一和第二部分是第一過(guò)程中的第一圖像數(shù)據(jù)的上面和下面部分,以及第一和第二部分是第二過(guò)程中的第一圖像數(shù)據(jù)的上面部分和第二圖像數(shù)據(jù)的上面部分,第一圖像數(shù)據(jù)具有與在其上顯示顯示數(shù)據(jù)的顯示部相同的像素大小。第一選擇部將在第一過(guò)程中的第一圖像數(shù)據(jù)的下面部分和第二過(guò)程中的第二圖像數(shù)據(jù)的上面部分作為第二部分輸出到顯示存儲(chǔ)部。第二選擇部在第一過(guò)程中,將從顯示存儲(chǔ)部讀出的顯示數(shù)據(jù)的第一部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。第三選擇部在第一過(guò)程中,將顯示數(shù)據(jù)的第二部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。鎖存部鎖存來(lái)自第二和第三選擇部的輸出。
在這里,控制驅(qū)動(dòng)器可以進(jìn)一步包括數(shù)據(jù)線驅(qū)動(dòng)電路,基于灰度電壓和由鎖存部鎖存的數(shù)據(jù),驅(qū)動(dòng)顯示部的數(shù)據(jù)線。
同時(shí),顯示存儲(chǔ)部可以包括第一顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第一部分;以及第二顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第二部分。
在這種情況下,顯示存儲(chǔ)部可以包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,第一顯示存儲(chǔ)器可以由奇數(shù)編號(hào)列形成,以及第二顯示存儲(chǔ)器可以由偶數(shù)編號(hào)列形成。
在這種情況下,第二選擇部可以包括為奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及第三選擇部包括為偶數(shù)編號(hào)列提供的多個(gè)第三選擇器。在用于對(duì)應(yīng)于第一部分的數(shù)據(jù)位的第二部分的數(shù)據(jù)位的偶數(shù)編號(hào)列的鄰近,提供用于顯示數(shù)據(jù)的第一部分的一個(gè)數(shù)據(jù)位的奇數(shù)編號(hào)列。從奇數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接,以及從偶數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接。
同時(shí),奇數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第一字線連接,偶數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第二字線連接。顯示存儲(chǔ)部進(jìn)一步包括字線解碼器,基于寫(xiě)入地址和讀取地址的一個(gè),選擇第一字線的一個(gè)和第二字線的一個(gè)。
在這種情況下,在第一過(guò)程中,字線解碼器基于用于第一圖像數(shù)據(jù)的寫(xiě)入操作的寫(xiě)入地址和基于用于第一圖像數(shù)據(jù)的讀取操作的讀取地址,每次可以選擇第一字線的一個(gè)和第二字線的一個(gè)。同時(shí),字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第一寫(xiě)入地址,可以選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第二寫(xiě)入地址,可以選擇第二字線的一個(gè)。字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的讀取操作的第一讀取地址,選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的讀取操作的第二讀取地址,選擇第二字線的一個(gè)。
在本發(fā)明的另一方面中,移動(dòng)終端包括輸入單元,用來(lái)提供圖像數(shù)據(jù)和滾動(dòng)指令;以及顯示裝置。顯示裝置包括圖像繪畫(huà)單元,輸出第一圖像數(shù)據(jù)的圖像數(shù)據(jù)或第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)的圖像數(shù)據(jù);灰度電壓生成電路,生成灰度電壓;與數(shù)據(jù)線相連的顯示部;以及控制驅(qū)動(dòng)器。第一圖像數(shù)據(jù)具有與顯示部相同的像素大小。控制驅(qū)動(dòng)器包括顯示存儲(chǔ)部、第一至第三選擇部和鎖存部。顯示存儲(chǔ)部存儲(chǔ)顯示數(shù)據(jù)的第一和第二部分。第一和第二部分是第一過(guò)程中的第一圖像數(shù)據(jù)的上面和下面部分,以及第一和第二部分是第二過(guò)程中的第一圖像數(shù)據(jù)的上面部分和第二圖像數(shù)據(jù)的上面部分,第一圖像數(shù)據(jù)具有與在其上顯示顯示數(shù)據(jù)的顯示部相同的像素大小。第一選擇部將在第一過(guò)程中的第一圖像數(shù)據(jù)的下面部分和第二過(guò)程中的第二圖像數(shù)據(jù)的上面部分作為第二部分輸出到顯示存儲(chǔ)部。第二選擇部在第一過(guò)程中,將從顯示存儲(chǔ)部讀出的顯示數(shù)據(jù)的第一部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。第三選擇部在第一過(guò)程中,將顯示數(shù)據(jù)的第二部分輸出到鎖存部,以及在第二過(guò)程中,輸出用于顯示第一圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第一部分和用于顯示第二圖像數(shù)據(jù)的所讀出的顯示數(shù)據(jù)的第二部分。鎖存部鎖存來(lái)自第二和第三選擇部的輸出。
在這里,控制驅(qū)動(dòng)器可以進(jìn)一步包括數(shù)據(jù)線驅(qū)動(dòng)電路,基于灰度電壓和由鎖存部鎖存的數(shù)據(jù),驅(qū)動(dòng)顯示部的數(shù)據(jù)線。
同時(shí),顯示存儲(chǔ)部可以包括第一顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第一部分;以及第二顯示存儲(chǔ)器,存儲(chǔ)顯示數(shù)據(jù)的第二部分。
在這種情況下,顯示存儲(chǔ)部可以包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,第一顯示存儲(chǔ)器可以由奇數(shù)編號(hào)列形成,以及第二顯示存儲(chǔ)器可以由偶數(shù)編號(hào)列形成。
在這種情況下,第二選擇部可以包括為奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及第三選擇部包括為偶數(shù)編號(hào)列提供的多個(gè)第三選擇器。在用于對(duì)應(yīng)于第一部分的數(shù)據(jù)位的第二部分的數(shù)據(jù)位的偶數(shù)編號(hào)列的鄰近,期望提供用于顯示數(shù)據(jù)的第一部分的一個(gè)數(shù)據(jù)位的奇數(shù)編號(hào)列。從奇數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接,以及從偶數(shù)編號(hào)列讀出的數(shù)據(jù)位期望與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接。
同時(shí),奇數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第一字線連接,偶數(shù)編號(hào)列的存儲(chǔ)單元的行期望與第二字線連接。顯示存儲(chǔ)部進(jìn)一步包括字線解碼器,基于寫(xiě)入地址和讀取地址的一個(gè),選擇第一字線的一個(gè)和第二字線的一個(gè)。
在這種情況下,在第一過(guò)程中,字線解碼器基于用于第一圖像數(shù)據(jù)的寫(xiě)入操作的寫(xiě)入地址和基于用于第一圖像數(shù)據(jù)的讀取操作的讀取地址,每次可以選擇第一字線的一個(gè)和第二字線的一個(gè)。同時(shí),字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第一寫(xiě)入地址,可以選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的寫(xiě)入操作的第二寫(xiě)入地址,可以選擇第二字線的一個(gè)。字線解碼器基于用于第一圖像數(shù)據(jù)的上面部分的讀取操作的第一讀取地址,選擇第一字線的一個(gè),以及基于用于第二圖像數(shù)據(jù)的上面部分的讀取操作的第二讀取地址,選擇第二字線的一個(gè)。
在本發(fā)明的另一方面中,一種用于在顯示部上顯示圖像數(shù)據(jù)的控制驅(qū)動(dòng)器,包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,其中,第一顯示存儲(chǔ)器由奇數(shù)編號(hào)列形成,以及第二顯示存儲(chǔ)器由偶數(shù)編號(hào)列形成;為奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及為偶數(shù)編號(hào)列提供的多個(gè)第三選擇器。來(lái)自奇數(shù)編號(hào)列的輸出與對(duì)應(yīng)于奇數(shù)編號(hào)列和在奇數(shù)編號(hào)列鄰近提供的偶數(shù)編號(hào)列的第二和第三選擇器連接。同時(shí),來(lái)自偶數(shù)編號(hào)列的輸出與對(duì)應(yīng)于奇數(shù)編號(hào)列和偶數(shù)編號(hào)列的第二和第三選擇器連接。
在本發(fā)明的另一方面中,一種在顯示部上顯示圖像數(shù)據(jù)的方法,可以通過(guò)下述來(lái)實(shí)現(xiàn)確定圖像數(shù)據(jù)的像素大小是否大于顯示部的像素大小;當(dāng)圖像數(shù)據(jù)的像素大小不大于顯示部的像素大小以及圖像數(shù)據(jù)僅包含第一圖像數(shù)據(jù)時(shí),將第一圖像數(shù)據(jù)的上面和下面部分寫(xiě)入第一和第二顯示存儲(chǔ)器;當(dāng)圖像數(shù)據(jù)的像素大小不大于顯示部的像素大小以及圖像數(shù)據(jù)僅包含第一圖像數(shù)據(jù)時(shí),從第一和第二顯示存儲(chǔ)器讀出第一圖像數(shù)據(jù)的上面和下面部分,以便以全灰度在顯示部上顯示圖像數(shù)據(jù);當(dāng)圖像數(shù)據(jù)的像素大小大于顯示部的像素大小以及圖像數(shù)據(jù)包含第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),將第一圖像數(shù)據(jù)的上面部分寫(xiě)入第一顯示存儲(chǔ)器;在寫(xiě)入第一圖像數(shù)據(jù)的上面部分后,將第二圖像數(shù)據(jù)的上面部分寫(xiě)入第二顯示存儲(chǔ)器;當(dāng)圖像數(shù)據(jù)的像素大小大于顯示部的像素大小以及圖像數(shù)據(jù)包含第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),從第一顯示存儲(chǔ)器讀出第一圖像數(shù)據(jù)的上面部分以便以半灰度在顯示部上顯示第一圖像數(shù)據(jù);以及在讀取第一圖像數(shù)據(jù)的上面部分后,響應(yīng)滾動(dòng)指令,從第二顯示存儲(chǔ)器讀出第二圖像數(shù)據(jù)的上面部分以便以半灰度在顯示部上顯示第一和第二圖像數(shù)據(jù)。
圖1是表示應(yīng)用傳統(tǒng)控制驅(qū)動(dòng)器的移動(dòng)終端的結(jié)構(gòu)的框圖;圖2是表示傳統(tǒng)控制驅(qū)動(dòng)器中的顯示存儲(chǔ)部和鎖存部的結(jié)構(gòu)的框圖;圖3是表示傳統(tǒng)控制驅(qū)動(dòng)器的顯示存儲(chǔ)部的一部分的結(jié)構(gòu)的電路圖;圖4A至4G是表示傳統(tǒng)控制驅(qū)動(dòng)器的寫(xiě)操作的時(shí)序圖;圖5A至5G是表示傳統(tǒng)控制驅(qū)動(dòng)器的讀操作的時(shí)序圖;圖6是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的結(jié)構(gòu)的框圖;圖7是表示在本發(fā)明的控制驅(qū)動(dòng)器中,存儲(chǔ)器劃分信號(hào)SELECT1、存儲(chǔ)讀取選擇信號(hào)SELECT2、第一選擇部的輸出、第二選擇部輸出,以及第三選擇部輸出間的關(guān)系的圖;圖8是表示在本發(fā)明的控制驅(qū)動(dòng)器中,不需要滾動(dòng)指令的第一過(guò)程的示意圖;圖9A是表示在本發(fā)明的控制驅(qū)動(dòng)器中,需要滾動(dòng)指令以及顯示第一屏的第二過(guò)程的示意圖;圖9B是表示在本發(fā)明的控制驅(qū)動(dòng)器中,需要滾動(dòng)指令以及顯示第二屏的第三過(guò)程的示意圖;圖10是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的操作的流程圖;圖11是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的第一過(guò)程的流程圖;圖12是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的第二過(guò)程的流程圖;圖13是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的第三過(guò)程的流程圖;圖14是表示本發(fā)明的控制驅(qū)動(dòng)器中,顯示存儲(chǔ)部、第二選擇部、第三選擇器部和鎖存部的結(jié)構(gòu)的框圖;圖15A至15J是表示在本發(fā)明的控制驅(qū)動(dòng)器的第一過(guò)程中的寫(xiě)操作的時(shí)序圖;圖16A至16J是表示在本發(fā)明的控制驅(qū)動(dòng)器中的第一過(guò)程的讀操作的時(shí)序圖;圖17A至17J是表示在本發(fā)明的控制驅(qū)動(dòng)器中的第二過(guò)程的寫(xiě)操作的的時(shí)序圖;圖18A至18J是表示在本發(fā)明的控制驅(qū)動(dòng)器中的第三過(guò)程的寫(xiě)操作的時(shí)序圖;圖19A至19J是表示在本發(fā)明的控制驅(qū)動(dòng)器中的第二過(guò)程的讀操作的的時(shí)序圖;圖20A至20J是表示在本發(fā)明的控制驅(qū)動(dòng)器中的第三過(guò)程的讀操作的時(shí)序圖。
具體實(shí)施例方式
在下文中,將參考附圖,描述本發(fā)明的控制驅(qū)動(dòng)器和應(yīng)用控制驅(qū)動(dòng)器的顯示裝置。本專利申請(qǐng)與美國(guó)專利申請(qǐng)No.10/684,389有關(guān)。該相關(guān)美國(guó)專利申請(qǐng)的公開(kāi)內(nèi)容合并在此作為參考。
圖6是示意地表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的結(jié)構(gòu)的框圖。如圖6所示,移動(dòng)終端16包括顯示單元14和用于由用戶操作的輸入單元15。要求低功耗的便攜式電話和PDA(個(gè)人數(shù)字助理)作為移動(dòng)終端16的例子。輸入單元15與顯示單元14連接。顯示單元14不限于移動(dòng)終端16的顯示單元,以及可以是任何類型的顯示單元。
顯示單元14包含圖像繪畫(huà)單元1、控制驅(qū)動(dòng)器2、顯示部3、灰度電壓生成電路4和柵極線驅(qū)動(dòng)電路5。CPU作為圖像繪畫(huà)單元1的例子??刂乞?qū)動(dòng)器2包含鎖存部(未示出)、存儲(chǔ)控制電路6、顯示存儲(chǔ)部7、鎖存部8、數(shù)據(jù)線驅(qū)動(dòng)電路9、定時(shí)控制電路10和第一至第三選擇部11至13。顯示存儲(chǔ)部7包含第一顯示存儲(chǔ)器7a和第二顯示存儲(chǔ)器7b。第一顯示存儲(chǔ)器7a的像素大小和第二顯示存儲(chǔ)器7b的像素大小之和等于顯示部3的像素大小。通過(guò)將顯示存儲(chǔ)部7分成多個(gè)存儲(chǔ)器,能與圖像數(shù)據(jù)大小無(wú)關(guān)地顯示圖像數(shù)據(jù)。
圖像繪畫(huà)單元1將定時(shí)控制信號(hào)輸出到定時(shí)控制電路10。定時(shí)控制電路10響應(yīng)定時(shí)控制信號(hào),生成定時(shí)信號(hào)并將其作為時(shí)鐘信號(hào)提供到存儲(chǔ)控制電路6、鎖存部8和柵極線驅(qū)動(dòng)電路5。存儲(chǔ)控制部6、鎖存部8和柵極線驅(qū)動(dòng)電路5與定時(shí)信號(hào)同步地操作。
圖像繪畫(huà)單元1將包含圖像數(shù)據(jù)大小、寫(xiě)/讀模式以及顯示存儲(chǔ)部7的地址的存儲(chǔ)控制信號(hào)輸出到存儲(chǔ)控制電路6。存儲(chǔ)控制電路6響應(yīng)存儲(chǔ)控制信號(hào)和定時(shí)信號(hào),生成包含寫(xiě)/讀信號(hào)和地址的顯示存儲(chǔ)控制信號(hào),并將其輸出到第一和第二顯示存儲(chǔ)器7a和7b。同時(shí),響應(yīng)存儲(chǔ)控制信號(hào),存儲(chǔ)控制電路6生成第一選擇信號(hào)SELECT1以便提供到第一至第三選擇部11至13,以及生成第二選擇信號(hào)SELECT2以便提供到第二至第三選擇部12和13。
圖像繪畫(huà)單元1將圖像數(shù)據(jù)傳送到控制驅(qū)動(dòng)器2。圖像數(shù)據(jù)是8位以及包含每個(gè)像素的4個(gè)高位和4個(gè)低位。在下文中,像素的4個(gè)高位被稱為圖像數(shù)據(jù)的上面部分,以及像素的4個(gè)低位被稱為圖像數(shù)據(jù)的下面部分。
第一選擇部11響應(yīng)第一選擇信號(hào)SELECT1,選擇第一圖像數(shù)據(jù)的下面部分和第二圖像數(shù)據(jù)的上面部分的一個(gè)。在這里,第一圖像數(shù)據(jù)是具有與顯示部3相同像素大小的圖像數(shù)據(jù),以及第二圖像數(shù)據(jù)是在第一圖像數(shù)據(jù)之后的圖像數(shù)據(jù)。由鎖存部(未示出)鎖存第一圖像數(shù)據(jù)的下面部分和選擇部分。
第一存儲(chǔ)顯示器7a響應(yīng)包含寫(xiě)信號(hào)和第一寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào),存儲(chǔ)第一圖像數(shù)據(jù)的上面部分。同時(shí),第二顯示存儲(chǔ)器7b響應(yīng)包含寫(xiě)信號(hào)和第二寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào),存儲(chǔ)選擇部分。
響應(yīng)包含讀信號(hào)和第一讀取起始地址的顯示存儲(chǔ)控制信號(hào),讀出存儲(chǔ)在第一顯示存儲(chǔ)器7a中、作為第一部分的第一圖像數(shù)據(jù)的下面部分,并將其提供到第二和第三選擇部12和13。響應(yīng)包含讀信號(hào)和第二讀取起始地址的顯示存儲(chǔ)控制信號(hào),讀出由第一選擇部11選擇的并作為第二部分存儲(chǔ)在第二顯示存儲(chǔ)器7b中的部分,并將其提供到第二和第三選擇部12和13。
第二選擇部12響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2以及定時(shí)信號(hào),選擇第一部分和第二部分中的一個(gè)并將其提供到鎖存部8。同時(shí),第三選擇部13響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2以及定時(shí)信號(hào),選擇第一部分和第二部分中的一個(gè)并提供到鎖存部8。
鎖存部8響應(yīng)定時(shí)信號(hào),鎖存由第二選擇部12選擇的部分和由第三選擇部13選擇的部分,以便能由這些部分形成對(duì)應(yīng)于用于一個(gè)柵極線的顯示部3的像素的顯示數(shù)據(jù)。將用于柵極線的顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。
數(shù)據(jù)線驅(qū)動(dòng)電路9基于來(lái)自灰度電壓生成電路4的灰度電壓以及用于一個(gè)柵極線的顯示數(shù)據(jù)的每個(gè)像素的數(shù)據(jù)位,驅(qū)動(dòng)數(shù)據(jù)線。同時(shí),柵極線驅(qū)動(dòng)電路5響應(yīng)定時(shí)信號(hào),順序驅(qū)動(dòng)?xùn)艠O線。因此,顯示數(shù)據(jù)全部顯示在顯示部3上。
接著,將參考圖7,描述第一至第三選擇部11至13的操作。
在本發(fā)明的控制驅(qū)動(dòng)器中,有第一至第四模式。
在第一模式中,第一和第二選擇信號(hào)SELECT1和SELECT2均處于低(L)電平。將第一模式施加到第一過(guò)程的寫(xiě)操作上,其中將第一圖像數(shù)據(jù)寫(xiě)入到第一和第二顯示存儲(chǔ)器7a和7b中。因此,響應(yīng)第一選擇信號(hào)SELECT1,由第一選擇部11選擇第一圖像數(shù)據(jù)的下面部分,并存儲(chǔ)在第二顯示存儲(chǔ)器7b中。
同時(shí),在第二模式中,其中,第一選擇信號(hào)SELECT1處于低(L)電平,以及第二選擇信號(hào)SELECT2處于高(H)電平。將第二模式施加到第一過(guò)程的寫(xiě)和讀操作上。第一圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中。響應(yīng)第一選擇信號(hào)SELECT1,由第一選擇部11選擇第一圖像數(shù)據(jù)的下面部分,并存儲(chǔ)在第二顯示存儲(chǔ)器7b中。第二選擇部12響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2,選擇從第一顯示存儲(chǔ)器7a讀出的第一圖像數(shù)據(jù)的上面部分,以及第三選擇部13響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2,選擇從第二顯示存儲(chǔ)器7b讀出的第一圖像數(shù)據(jù)的下面部分。
同時(shí),在第三模式中,其中第一選擇信號(hào)SELECT1處于高(H)電平,以及第二選擇信號(hào)SELECT2處于低(L)電平。將第三模式施加到第二過(guò)程的寫(xiě)和讀操作上是,其中將第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)分別寫(xiě)入第一和第二顯示存儲(chǔ)器7a和7b中。第一圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中。響應(yīng)第一選擇信號(hào)SELECT1,由第一選擇部11選擇第二圖像數(shù)據(jù)的上面部分,并存儲(chǔ)在第二顯示存儲(chǔ)器7b中。第二選擇部12和第三選擇部13的每一個(gè)響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2,選擇從第一顯示存儲(chǔ)器7a讀出的第一圖像數(shù)據(jù)的上面部分。
同時(shí),在第四模式中,其中,第一選擇信號(hào)SELECT1處于高電平,以及第二選擇信號(hào)SELECT2處于高電平。將第四模式施加到第二過(guò)程的寫(xiě)和讀操作上。第一圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中。響應(yīng)第一選擇信號(hào)SELECT1,由第一選擇部11選擇第二圖像數(shù)據(jù)的上面部分,并存儲(chǔ)在第二顯示存儲(chǔ)器7b中。第二選擇部12和第三選擇部13的每一個(gè)響應(yīng)第一和第二選擇信號(hào)SELECT1和SELECT2,選擇從第二顯示存儲(chǔ)器7b讀出的第二圖像數(shù)據(jù)的上面部分。
接著,將描述顯示單元14的操作。
圖8是表示在第一過(guò)程中第二模式的示意圖,其中在本發(fā)明的控制驅(qū)動(dòng)器中,第一圖像數(shù)據(jù)具有與顯示部3相同的大小。在第一過(guò)程中,假定對(duì)應(yīng)于第一寫(xiě)起始地址的第一圖像數(shù)據(jù)的第一像素具有數(shù)據(jù)位“11001111”。因此,第一像素的上面部分是“1100”以及第一像素的下面部分是“1111”。
參考圖8,在第一過(guò)程的寫(xiě)操作中,圖像繪畫(huà)單元1將圖像數(shù)據(jù)的上面部分和圖像數(shù)據(jù)的下面部分與定時(shí)信號(hào)同步地傳送到控制驅(qū)動(dòng)器2。存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),將低電平的第一選擇信號(hào)SELECT1輸出到第一選擇器11。同時(shí),存儲(chǔ)控制電路6將包含寫(xiě)信號(hào)和第一寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第一顯示存儲(chǔ)器7a以及將包含寫(xiě)信號(hào)和第二寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第二顯示存儲(chǔ)器7b。第一選擇部11響應(yīng)低電平的第一選擇信號(hào)SELECT1,將來(lái)自圖像繪畫(huà)單元1的第一圖像數(shù)據(jù)的下面部分輸出到第二顯示存儲(chǔ)器7b。此時(shí),響應(yīng)顯示存儲(chǔ)控制信號(hào),將圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中。同時(shí),響應(yīng)顯示存儲(chǔ)控制信號(hào),將圖像數(shù)據(jù)的下面部分存儲(chǔ)在第二顯示存儲(chǔ)器7b中。
在第一過(guò)程的讀操作中,存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將包含讀信號(hào)和第一讀起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第一顯示存儲(chǔ)器7a。同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將包含讀信號(hào)和第二讀起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第二顯示存儲(chǔ)器7b。存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將低電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2輸出到第二選擇器12和第三選擇器13。此時(shí),響應(yīng)顯示存儲(chǔ)控制信號(hào),從第一顯示存儲(chǔ)器7a讀出對(duì)應(yīng)于一個(gè)柵極線的第一圖像數(shù)據(jù)的上面部分。同時(shí),響應(yīng)顯示存儲(chǔ)控制信號(hào),從第二顯示存儲(chǔ)器7b讀出對(duì)應(yīng)于該柵極線的第一圖像數(shù)據(jù)的下面部分。
第二選擇部12響應(yīng)低電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2,將從第一顯示存儲(chǔ)器7a讀出的、對(duì)應(yīng)于該柵極線的第一圖像數(shù)據(jù)的上面部分輸出到鎖存部8,作為顯示數(shù)據(jù)的上面部分。第三選擇部13響應(yīng)低電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2,將從第二顯示存儲(chǔ)器7b讀出的顯示數(shù)據(jù)的下面部分輸出到鎖存部8。鎖存部8鎖存從第一顯示存儲(chǔ)器7a和第二顯示存儲(chǔ)器7b讀出的、用于柵極線的顯示數(shù)據(jù)的上面部分和下面部分。鎖存部8響應(yīng)定時(shí)信號(hào),將用于該柵極線的顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9從鎖存部8接收顯示數(shù)據(jù)并驅(qū)動(dòng)顯示部3的數(shù)據(jù)線,以便基于來(lái)自灰度電壓生成電路4的灰度電壓和顯示數(shù)據(jù),以全灰度執(zhí)行顯示。
接著,將參考圖9A和9B,描述顯示由第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)組成的圖像數(shù)據(jù)的情形。
在這種情況下,能認(rèn)為按原樣使用第一或第二圖像數(shù)據(jù)的上面部分,以及將“0000”分配到顯示數(shù)據(jù)的下面部分。然而,當(dāng)將“0000”分配到下面部分時(shí),顯示數(shù)據(jù)可能取從“00000000”至“11110000”范圍內(nèi)的值。同時(shí),當(dāng)將“1111”分配到下面部分時(shí),顯示數(shù)據(jù)可能取在從“00001111”到“11111111”范圍內(nèi)的值。在前一情況下,顯示數(shù)據(jù)不能取“11111111”,其中所有位均為1,以及在后一情況下,顯示數(shù)據(jù)不能取“00000000”,其中所有位均為0。為此,不能在顯示部3上顯示全白或全黑。因此,在本發(fā)明中,當(dāng)圖像數(shù)據(jù)由第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)組成時(shí),將與顯示數(shù)據(jù)的上面部分相同的數(shù)據(jù)分配到顯示數(shù)據(jù)的下面部分,以便顯示數(shù)據(jù)能取在從“00000000”到“11111111”范圍內(nèi)的值。因此,在本發(fā)明中,能在顯示部3上顯示全白或全黑。
參考圖9A,在第二過(guò)程中,其中圖像數(shù)據(jù)具有比顯示部3大的大小,假定對(duì)應(yīng)于第一寫(xiě)起始地址的第一圖像數(shù)據(jù)的第一像素具有數(shù)據(jù)位“11001111”。因此,第一像素的上面部分是“1100”以及第一像素的下面部分是“1111”。同時(shí),參考圖9B,假定對(duì)應(yīng)于顯示起始地址的第二圖像數(shù)據(jù)的像素的數(shù)據(jù)位是“10101111”。因此,第二像素的上面部分是“1010”,以及第二像素的下面部分是“1111”。
在第二過(guò)程的寫(xiě)操作中,圖像繪畫(huà)單元1與定時(shí)信號(hào)同步地將第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)依次傳送到控制驅(qū)動(dòng)器2。存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將高電平的第一選擇信號(hào)SELECT1輸出到第一選擇部11,以及將包含寫(xiě)信號(hào)和第一寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第一顯示存儲(chǔ)器7a以及將包含寫(xiě)信號(hào)和第二寫(xiě)起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第二顯示存儲(chǔ)器7b。響應(yīng)顯示存儲(chǔ)控制信號(hào),將第一圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中,如圖9A所示。然而,第一選擇部11不選擇第一圖像數(shù)據(jù)的下面部分。當(dāng)傳送第二圖像數(shù)據(jù)時(shí),第二圖像數(shù)據(jù)的上面部分不存儲(chǔ)在第一顯示存儲(chǔ)器7a中,以及第一選擇部11響應(yīng)高電平的第一選擇信號(hào)SELECT1,選擇來(lái)自圖像繪畫(huà)單元1的第二圖像數(shù)據(jù)的上面部分并輸出到第二顯示存儲(chǔ)器7b,如圖9B所示。因此,響應(yīng)顯示存儲(chǔ)控制信號(hào),將第二圖像數(shù)據(jù)的上面部分存儲(chǔ)在第二顯示存儲(chǔ)器7b中。
在第二過(guò)程的讀操作中,存儲(chǔ)控制電路6將包含讀信號(hào)和第一讀起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第一顯示存儲(chǔ)器7a,以及響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將高電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2輸出到第二選擇器12和第三選擇器13。此時(shí),響應(yīng)顯示存儲(chǔ)控制信號(hào),從第一顯示存儲(chǔ)器7a讀出用于柵極線的第一圖像數(shù)據(jù)的上面部分作為用于該柵極線的顯示數(shù)據(jù)的上面部分。第二選擇部12響應(yīng)高電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2,將用于該柵極線的顯示數(shù)據(jù)的上面部分輸出到鎖存部8。第三選擇部13響應(yīng)高電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2,將從第一顯示存儲(chǔ)器7a讀出的、用于該柵極線的第二圖像數(shù)據(jù)的上面部分輸出到鎖存部8,作為用于該柵極線顯示數(shù)據(jù)的下面部分,如圖9A所示。鎖存部8響應(yīng)定時(shí)信號(hào),鎖存用于該柵極線的顯示數(shù)據(jù)的上面部分和下面部分。此時(shí),鎖存部8鎖存數(shù)據(jù)位“11001100...”。鎖存部8響應(yīng)定時(shí)信號(hào),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9從鎖存部8接收顯示數(shù)據(jù),以及驅(qū)動(dòng)顯示部3的數(shù)據(jù)線以便基于來(lái)自灰度電壓生成電路4的灰度電壓和顯示數(shù)據(jù),以半灰度執(zhí)行顯示。
接著,假定用戶操作輸入單元15以便發(fā)出滾動(dòng)指令。在這種情況下,用于第一圖像數(shù)據(jù)的顯示的操作與上述相同。然而,用于存儲(chǔ)在第二顯示存儲(chǔ)器7b中的第二圖像數(shù)據(jù)的顯示的操作與上述操作不同。
即,當(dāng)在顯示部3上顯示第二圖像數(shù)據(jù)時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào)和存儲(chǔ)控制信號(hào),將包含讀信號(hào)和第二讀起始地址的顯示存儲(chǔ)控制信號(hào)輸出到第二顯示存儲(chǔ)器7b,以及將高電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2輸出到第二選擇部12和第三選擇部13。響應(yīng)顯示存儲(chǔ)控制信號(hào),從第二顯示存儲(chǔ)器7b讀出用于一柵極線的第二圖像數(shù)據(jù)的上面部分。第二選擇部12響應(yīng)高電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2,將從第二顯示存儲(chǔ)器7b讀出的、用于該柵極線的第二圖像數(shù)據(jù)的上面部分輸出到鎖存部8作為用于該柵極線的顯示數(shù)據(jù)的上面部分。第三選擇部13響應(yīng)高電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2,將從第二顯示存儲(chǔ)器7b讀出的、用于該柵極線的第二圖像數(shù)據(jù)的上面部分輸出到鎖存部8作為用于該柵極線的顯示數(shù)據(jù)的下面部分。鎖存部8響應(yīng)定時(shí)信號(hào),鎖存用于該柵極線的顯示數(shù)據(jù)的上面部分和下面部分。鎖存部8響應(yīng)定時(shí)信號(hào),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9從鎖存部8接收顯示數(shù)據(jù),以及驅(qū)動(dòng)顯示部3的數(shù)據(jù)線,以便基于來(lái)自灰度電壓生成電路4的灰度電壓和顯示數(shù)據(jù),以半灰度執(zhí)行顯示。
如上所述,在傳統(tǒng)的移動(dòng)終端中,當(dāng)圖像數(shù)據(jù)的大小大于顯示部的屏幕的大小并具有第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),圖像繪畫(huà)單元101傳送第一圖像數(shù)據(jù),控制驅(qū)動(dòng)器102將第一圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中,并在顯示部103上顯示存儲(chǔ)在顯示存儲(chǔ)部107中的第一圖像數(shù)據(jù)。當(dāng)響應(yīng)來(lái)自用戶的滾動(dòng)指令,改變顯示時(shí),圖像繪畫(huà)單元101傳送第二圖像數(shù)據(jù),控制驅(qū)動(dòng)器102將第二圖像數(shù)據(jù)存儲(chǔ)在顯示存儲(chǔ)部107中,以及在顯示部103上顯示存儲(chǔ)在顯示存儲(chǔ)部107中的第二圖像數(shù)據(jù)。因此,在傳統(tǒng)的移動(dòng)終端中,當(dāng)每次執(zhí)行滾動(dòng)指令,傳送圖像數(shù)據(jù)并存儲(chǔ)在顯示存儲(chǔ)部107中時(shí),用于傳送的功耗較大。
另一方面,根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,能在顯示部3上顯示圖像數(shù)據(jù),而不增加功耗。在移動(dòng)終端16中,當(dāng)圖像數(shù)據(jù)的大小大于顯示部的屏幕的大小并具有第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),圖像繪畫(huà)單元1傳送第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù),控制驅(qū)動(dòng)器2將第一圖像數(shù)據(jù)存儲(chǔ)在第一顯示存儲(chǔ)器7a中,并將第二圖像數(shù)據(jù)存儲(chǔ)在第二顯示存儲(chǔ)器7b中,以及在顯示部3上顯示存儲(chǔ)在第一顯示存儲(chǔ)器7a中的第一圖像數(shù)據(jù)。當(dāng)響應(yīng)來(lái)自用戶的滾動(dòng)指令,改變顯示時(shí),控制驅(qū)動(dòng)器2在顯示部3上顯示存儲(chǔ)在第二顯示存儲(chǔ)器7b中的第二圖像數(shù)據(jù)。用這種方式,本發(fā)明的移動(dòng)終端16僅執(zhí)行圖像數(shù)據(jù)的傳送一次。
同時(shí),根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,因?yàn)轱@示存儲(chǔ)部7的存儲(chǔ)容量與傳統(tǒng)的顯示存儲(chǔ)部107的存儲(chǔ)容量相同時(shí),能在顯示部3上顯示圖像數(shù)據(jù),而不增加顯示存儲(chǔ)器7的存儲(chǔ)容量。
同時(shí),根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,能實(shí)現(xiàn)小尺寸的移動(dòng)終端16,因?yàn)椴恍枰獮樵黾庸暮驮黾语@示存儲(chǔ)部7的存儲(chǔ)容量而使用大尺寸的電源。
在本發(fā)明的控制驅(qū)動(dòng)器2中,當(dāng)?shù)谝伙@示存儲(chǔ)器7a通過(guò)第二選擇部12和第三選擇部13僅與鎖存部8連接,以及第二顯示存儲(chǔ)器7b通過(guò)第二選擇部12和第三選擇部13與鎖存部8連接,引起增加布線交叉的問(wèn)題。如果布線交叉增加,芯片大小增加,以及布線交叉處的負(fù)載容量增加以及功耗增加。因此,需要降低布線交叉的用于顯示存儲(chǔ)部7、選擇部11至13和鎖存部8的任何計(jì)劃以便芯片大小不增加并且防止增加功耗。
接著,參考圖13,將描述減少布線交叉的結(jié)構(gòu)。
圖13是表示在本發(fā)明的控制驅(qū)動(dòng)器中,顯示存儲(chǔ)部7、第二選擇部12、第三選擇部13和鎖存部8的結(jié)構(gòu)的示意圖。顯示存儲(chǔ)部7包含字線解碼器21作為列解碼器,位線解碼器22作為行解碼器以及以m×n×8矩陣的存儲(chǔ)單元。第一字線WLiU23和第二字線WLiD24與字線解碼器21連接。第一位線Bj(k)25和第二位線Bj′(k)25與位線解碼器22連接。
字線解碼器21獨(dú)立地解碼第一寫(xiě)或讀起始地址和第二寫(xiě)或讀起始地址的第一Y地址和第二Y地址,以及選擇和驅(qū)動(dòng)第一字線和第二字線的每一個(gè)的一個(gè)。同時(shí),位線解碼器22獨(dú)立地解碼第一寫(xiě)或讀起始地址和第二寫(xiě)或讀起始地址的第一X地址和第二X地址,并選擇和驅(qū)動(dòng)用于第一和第二顯示存儲(chǔ)器7a和7b的每一個(gè)的位線對(duì)的一對(duì)。
顯示存儲(chǔ)器具有n×8列個(gè)存儲(chǔ)單元,以及奇數(shù)編號(hào)的存儲(chǔ)單元26與第一字線WLiu23連接以及偶數(shù)編號(hào)的存儲(chǔ)單元27與第二字線WLiD24連接。奇數(shù)信號(hào)的存儲(chǔ)單元26構(gòu)成第一顯示存儲(chǔ)器7a,以及偶數(shù)編號(hào)的存儲(chǔ)單元26構(gòu)成第二顯示存儲(chǔ)器7b。將每四個(gè)奇數(shù)編號(hào)列的存儲(chǔ)單元按在行方向中,從最高有效位(位7)到最低位(位4)的順序,分配到將存儲(chǔ)在第一顯示存儲(chǔ)器7a中的圖像數(shù)據(jù)的上面部分的數(shù)據(jù)位。將每四個(gè)偶數(shù)編號(hào)列的存儲(chǔ)單元按在行方向中,從最高位(位3)到最低有效位(位0)的順序,分配到將存儲(chǔ)在第二顯示存儲(chǔ)器7b中的圖像數(shù)據(jù)的下面部分的數(shù)據(jù)位。
為每列的存儲(chǔ)單元提供讀出放大器。為奇數(shù)編號(hào)列提供第二選擇部12的第二選擇器12-1、12-2、....,以及為偶數(shù)編號(hào)列提供第三選擇部13的第三選擇器13-1、13-2、....。鎖存部8包含n×8個(gè)鎖存電路。對(duì)應(yīng)于奇數(shù)編號(hào)列的每個(gè)鎖存電路與相應(yīng)的第二選擇器12和在行方向中,在其鄰近提供的、對(duì)應(yīng)于偶數(shù)編號(hào)列的相應(yīng)的第三選擇器連接。
根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,通過(guò)使用如圖13所示的第一顯示存儲(chǔ)器7a、第二顯示存儲(chǔ)器7b、第二選擇部12、第三選擇部13和鎖存部8的結(jié)構(gòu),減少了布線交叉。因此,根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,能實(shí)現(xiàn)小尺寸和不增加功耗。
圖14是表示在本發(fā)明的控制驅(qū)動(dòng)器中,對(duì)應(yīng)于顯示數(shù)據(jù)的位7和位3的顯示存儲(chǔ)器的一部分的結(jié)構(gòu)的電路圖。在顯示存儲(chǔ)部107中,用于其他位的列的結(jié)構(gòu)是相同的。列包含列選擇部、存儲(chǔ)單元部、預(yù)充電電路部和讀出放大器部。
參考圖14,如上所述,在第一選擇部11和顯示存儲(chǔ)部7間提供鎖存部(未示出)。
在顯示存儲(chǔ)部7的列選擇部中,作為顯示數(shù)據(jù)的數(shù)據(jù)位7的圖像數(shù)據(jù)的像素的數(shù)據(jù)位Din(位7)與一對(duì)位線連接,即,經(jīng)開(kāi)關(guān)SW11與該對(duì)的位線Bj(7)連接以及經(jīng)反相器I11和開(kāi)關(guān)SW12與位線Bj′(7)連接。數(shù)據(jù)位Din(位7)和數(shù)據(jù)位Din(位3)與第一選擇部11連接,以及它們中的一個(gè)被選擇為顯示數(shù)據(jù)的數(shù)據(jù)位3。
顯示數(shù)據(jù)的位3經(jīng)開(kāi)關(guān)SW51與一對(duì)中的位線Bj(3)連接以及經(jīng)反相器I16和開(kāi)關(guān)SW52與該對(duì)的位線Bj′(3)連接。響應(yīng)提供到存儲(chǔ)控制電路6、用于第一顯示存儲(chǔ)器7a的寫(xiě)信號(hào)WTU,導(dǎo)通開(kāi)關(guān)SW11和SW12,以及響應(yīng)提供到存儲(chǔ)控制電路6、用于第二顯示存儲(chǔ)器7b的寫(xiě)信號(hào)WTD,導(dǎo)通開(kāi)關(guān)SW51和SW52。
在存儲(chǔ)單元部,用于顯示數(shù)據(jù)的位7的列的存儲(chǔ)單元與位線Bj(7)和Bj′(7)對(duì)連接,以及與字線WLiU連接。用于顯示數(shù)據(jù)的位7的每個(gè)存儲(chǔ)單元包含串聯(lián)連接在位線Bj(7)和Bj′(7)對(duì)間的N溝道MOS晶體管T11、鎖存元件和N溝道MOS晶體管T12。鎖存元件包含在相反方向中并聯(lián)連接的兩個(gè)反相器I12和I13。N溝道MOS晶體管T11和T12的柵極與相應(yīng)的字線WLiU連接。
用于顯示數(shù)據(jù)的位3的列的存儲(chǔ)單元與位線Bj(3)和Bj′(3)對(duì)連接并與字線WLiD連接。用于顯示數(shù)據(jù)的位3的每個(gè)存儲(chǔ)單元包含串聯(lián)連接在位線Bj(3)和Bj′(3)對(duì)間的N溝道MOS晶體管T16、鎖存元件和N溝道MOS晶體管T17。鎖存元件包含在相反方向中并聯(lián)連接的兩個(gè)反相器I17和I18。N溝道MOS晶體管T16和T17的柵極與相應(yīng)的字線WLiD連接。
用于顯示數(shù)據(jù)的位7的存儲(chǔ)單元部經(jīng)開(kāi)關(guān)SW21和SW22與預(yù)充電電路部連接,以及用于顯示數(shù)據(jù)的位3的存儲(chǔ)單元部經(jīng)開(kāi)關(guān)SW23和SW24與預(yù)充電電路部連接。響應(yīng)讀出預(yù)充電控制信號(hào)SPC,其是響應(yīng)存儲(chǔ)控制信號(hào)從存儲(chǔ)控制電路106提供的,導(dǎo)通開(kāi)關(guān)SW21和SW22。
在用于顯示數(shù)據(jù)的位7的預(yù)充電電路部中,在位線對(duì)Bj(7)和Bj′(7)間連接兩個(gè)P溝道MOS晶體管T21和T22,以及兩個(gè)P溝道MOS晶體管T21和T22間的結(jié)點(diǎn)與電源VDD連接。兩個(gè)P溝道MOS晶體管T21和T22的柵極與響應(yīng)存儲(chǔ)控制信號(hào),從存儲(chǔ)控制電路6提供的預(yù)充電信號(hào)PCB連接。因此,當(dāng)響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通兩個(gè)P溝道MOS晶體管T21和T22時(shí),預(yù)充電位線Bj(7)和Bj′(7)。同時(shí),P溝道MOS晶體管T23連接在位線對(duì)Bj(7)和Bj′(7)間。P溝道MOS晶體管T23的柵極與預(yù)充電信號(hào)PCB連接。因此,響應(yīng)預(yù)充電信號(hào)PCB,均衡化位線Bj(7)和Bj′(7)的電勢(shì)。
同時(shí),在用于顯示數(shù)據(jù)的位3的預(yù)充電電路中,兩個(gè)P溝道MOS晶體管T29和T30連接在位線對(duì)Bj(3)和Bj′(3)間,以及兩個(gè)P溝道MOS晶體管T29和T30間的結(jié)點(diǎn)與電源VDD連接。P溝道MOS晶體管T29和T30的柵極與從存儲(chǔ)控制電路6提供的預(yù)充電信號(hào)PCB連接。因此,當(dāng)響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通兩個(gè)P溝道MOS晶體管T29和T30時(shí),預(yù)充電位線。同時(shí),P溝道MOS晶體管T28連接在位線對(duì)Bj(3)和Bj′(3)間。P溝道MOS晶體管T28的柵極與預(yù)充電信號(hào)PCB連接。因此,響應(yīng)預(yù)充電信號(hào)PCB,均衡化位線Bj(3)和Bj′(3)的電勢(shì)。
在用于顯示數(shù)據(jù)的位7的讀出放大器部,兩個(gè)P溝道MOS晶體管T24和T25連接在位線對(duì)Bj(7)和Bj′(7)間,以及兩個(gè)P溝道MOS晶體管T24和T25間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW31與電源VDD連接。同時(shí),兩個(gè)N溝道MOS晶體管T13和T14連接在位線對(duì)Bj(7)和Bj′(7)間,以及兩個(gè)N溝道MOS晶體管T13和T14間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW32與地GND連接。P溝道MOS晶體管T25和N溝道MOS晶體管T14的柵極與該對(duì)的位線Bj(7)連接,以及P溝道MOS晶體管T24和N溝道MOS晶體管T13的柵極與該對(duì)的位線Bj′(7)連接。響應(yīng)讀出放大使能信號(hào)SE,其是響應(yīng)存儲(chǔ)控制信號(hào),從存儲(chǔ)控制電路6提供的,導(dǎo)通開(kāi)關(guān)SW31和SW32。因此,當(dāng)位線的一個(gè)Bj(7)的電勢(shì)高于位線的另一個(gè)Bj′(7)的電勢(shì)時(shí),P溝道MOS晶體管T24轉(zhuǎn)向?qū)顟B(tài)以及P溝道MOS晶體管T25轉(zhuǎn)向斷開(kāi)狀態(tài)。同時(shí),N溝道MOS晶體管T13轉(zhuǎn)向斷開(kāi)狀態(tài)以及N溝道MOS晶體管T13進(jìn)入導(dǎo)通狀態(tài)。用這種方式,放大位線Bj(7)和Bj′(7)上的電勢(shì)差。
同時(shí),在用于顯示數(shù)據(jù)的位3的讀出放大器部中,兩個(gè)P溝道MOS晶體管T29和T30連接在位線對(duì)Bj(3)和Bj′(3)間,以及兩個(gè)P溝道MOS晶體管T29和T30間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW33與電源VDD連接。同時(shí),兩個(gè)N溝道MOS晶體管T18和T19連接在位線對(duì)Bj(3)和Bj′(3)間,以及兩個(gè)N溝道MOS晶體管T18和T19間的結(jié)點(diǎn)經(jīng)開(kāi)關(guān)SW34與地GND連接。P溝道MOS晶體管T30和N溝道MOS晶體管T19的柵極與該對(duì)的位線Bj(3)連接,以及P溝道MOS晶體管T29和N溝道MOS晶體管T18的柵極與該對(duì)的位線Bj′(3)連接。響應(yīng)從存儲(chǔ)控制電路6提供的讀出放大使能信號(hào)SE,導(dǎo)通開(kāi)關(guān)SW33和SW34。因此,當(dāng)位線的一個(gè)Bj(3)的電勢(shì)高于位線的另一個(gè)Bj′(3)的電勢(shì)時(shí),P溝道MOS晶體管T29轉(zhuǎn)向?qū)顟B(tài)以及P溝道MOS晶體管T30轉(zhuǎn)向斷開(kāi)狀態(tài)。同時(shí),N溝道MOS晶體管T18轉(zhuǎn)向斷開(kāi)狀態(tài)以及N溝道MOS晶體管T19進(jìn)入導(dǎo)通狀態(tài)。用這種方式,放大位線Bj(3)和Bj′(3)上的電勢(shì)差。
同時(shí),在用于顯示數(shù)據(jù)的位7的讀出放大器部中,提供NAND門(mén)N11和N12的觸發(fā)器并經(jīng)開(kāi)關(guān)SW41和SW42與位線對(duì)Bj(7)和Bj′(7)連接。響應(yīng)讀信號(hào)RDU,其是響應(yīng)存儲(chǔ)控制信號(hào),從存儲(chǔ)控制電路6提供的,導(dǎo)通開(kāi)關(guān)SW41和SW42。因此,由觸發(fā)器鎖存電勢(shì)差。NAND門(mén)N11的輸出與反相器I14連接,以及觸發(fā)器的輸出經(jīng)反相器I14被輸出到第二選擇部12-1和第三選擇部13-1。
同時(shí),在用于顯示數(shù)據(jù)的位3的讀出放大器部中,提供NAND門(mén)N16和N17的觸發(fā)器并經(jīng)開(kāi)關(guān)SW61和SW62與位線對(duì)Bj(3)和Bj′(3)連接。響應(yīng)讀信號(hào)RDD,其是響應(yīng)存儲(chǔ)控制信號(hào),從存儲(chǔ)控制電路6提供的,導(dǎo)通開(kāi)關(guān)SW61和SW62。因此,由觸發(fā)器鎖存電勢(shì)差。NAND門(mén)N16的輸出與反相器I19連接,以及觸發(fā)器的輸出經(jīng)反相器I19被輸出到第二選擇部12-1和第三選擇部13-1。
接著,將參考圖10至12,以及圖15A至20J,描述應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的操作。
圖10是表示應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的操作的流程圖。
首先,移動(dòng)終端16接收外部圖像數(shù)據(jù)以及圖像繪畫(huà)單元1確認(rèn)圖像數(shù)據(jù)的大小(步驟S1)。圖像繪畫(huà)單元1確定是否可以在顯示部3上在一個(gè)屏中顯示圖像數(shù)據(jù)。即,確定圖像繪畫(huà)單元1是否有必要指示滾動(dòng)操作(步驟S2)。同時(shí),圖像繪畫(huà)單元1將圖像數(shù)據(jù)輸出到顯示存儲(chǔ)部7以及將包含圖像數(shù)據(jù)大小信號(hào)、寫(xiě)/讀模式和地址的存儲(chǔ)控制信號(hào)輸出到存儲(chǔ)控制電路6。
當(dāng)滾動(dòng)指示不必要時(shí),即,圖像數(shù)據(jù)的大小不大于屏幕大小(步驟S2-否),移動(dòng)終端16執(zhí)行第一過(guò)程(步驟S3)。當(dāng)滾動(dòng)指示必要時(shí),即圖像數(shù)據(jù)的大小大于屏幕以及圖像數(shù)據(jù)具有第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)(步驟S2-是),移動(dòng)終端16執(zhí)行第二過(guò)程(步驟S4)。
圖11是將第一過(guò)程(S3)表示為應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的操作的流程圖。
在步驟S11和S12,將圖像數(shù)據(jù)的上面部分和下面部分寫(xiě)入第一和第二顯示存儲(chǔ)器7a和7b。此時(shí),圖像數(shù)據(jù)僅具有第一圖像數(shù)據(jù)??刂乞?qū)動(dòng)器2在寫(xiě)入周期0至a4期間,執(zhí)行第一過(guò)程的寫(xiě)操作。寫(xiě)操作包含預(yù)充電周期、數(shù)據(jù)確定周期和數(shù)據(jù)寫(xiě)入周期。預(yù)充電周期是周期0至a1,數(shù)據(jù)確定周期是周期a1至a2,以及數(shù)據(jù)寫(xiě)入周期是a2至a3,以及結(jié)束周期是a3至a4。
更具體地說(shuō),在第一過(guò)程的寫(xiě)入周期的預(yù)充電周期中(步驟S3),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),基于存儲(chǔ)控制信號(hào)生成低電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2,并將第一選擇信號(hào)SELECT1輸出到第一至第三選擇部11至13,以及將第二選擇信號(hào)SELECT2輸出到第二和第三選擇部12和13。因此,將第一選擇部11設(shè)置成選擇第一圖像數(shù)據(jù)的下面部分。第一圖像數(shù)據(jù)的上面部分和第一圖像數(shù)據(jù)的選擇的下面部分由鎖存部(未示出)鎖存。同時(shí),存儲(chǔ)控制電路6將第一和第二寫(xiě)入起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。
同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),基于存儲(chǔ)控制信號(hào),將包含高電平的讀出預(yù)充電控制信號(hào)SPC和低電平的預(yù)充電信號(hào)PCB的顯示存儲(chǔ)控制信號(hào)輸出到顯示存儲(chǔ)部7,如圖15F和15G所示。響應(yīng)讀出預(yù)充電控制信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW21至SW24,以便連接存儲(chǔ)單元部和預(yù)充電電路部。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,P溝道MOS晶體管T21至T23、T26至T28、...導(dǎo)通以便使位線對(duì)Bj(7)和Bj′(7)、Bj(3)和Bj′(3)、...預(yù)充電并均衡化到預(yù)定電勢(shì)。
隨后,在數(shù)據(jù)確定周期中,使信號(hào)SPC設(shè)置為低電平以及使信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)開(kāi)關(guān)SW21至SW24以及同時(shí)斷開(kāi)P溝道MOS晶體管T21至T23、T26至T28、...。鎖存部(未示出)將所鎖存的第一圖像數(shù)據(jù)輸出到第一和第二顯示存儲(chǔ)器7a和7b,如圖15A所示。
隨后,在數(shù)據(jù)寫(xiě)入周期,基于第一和第二X地址的解碼結(jié)果,顯示存儲(chǔ)部7的位線解碼器22驅(qū)動(dòng)所有對(duì)位線。顯示存儲(chǔ)部7的字線解碼器21基于第一和第二Y地址的解碼結(jié)果,驅(qū)動(dòng)兩個(gè)字線WLxU和WLxD,如圖15D和15E所示。因此,例如,導(dǎo)通N溝道MOS晶體管T11和T12、T16和T17、...。同時(shí),響應(yīng)定時(shí)信號(hào),存儲(chǔ)控制電路6將包含圖15B和15C所示的寫(xiě)入信號(hào)WTU和WTD的顯示存儲(chǔ)信號(hào)輸出到顯示存儲(chǔ)部7。響應(yīng)寫(xiě)入信號(hào)WTU和WTD,導(dǎo)通開(kāi)關(guān)SW11和SW12、SW51和SW52、...以便第一圖像數(shù)據(jù)的每個(gè)像素的數(shù)據(jù)位與位線對(duì)連接。因此,基于數(shù)據(jù)位,使每對(duì)的位線Bj(7)和Bj′(7)、Bj(3)和Bj′(3)、...設(shè)置成不同電勢(shì)。因此,由與字線WLxU和WLxD連接的存儲(chǔ)單元的鎖存元件鎖存或存儲(chǔ)圖像數(shù)據(jù)的數(shù)據(jù)位。
隨后,在寫(xiě)入周期的時(shí)間a3,使寫(xiě)入信號(hào)WTU和WTD設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW11和SW12、SW51和SW52、...。同時(shí),顯示存儲(chǔ)部7的字線解碼器21將字線WLxU和WLxD設(shè)置成低電平以便斷開(kāi)N溝道MOS晶體管T11和T12、T16和T17、...。
隨后,在時(shí)間a4,再次將讀出預(yù)充電控制信號(hào)SPC和預(yù)充電信號(hào)PCB分別設(shè)置成高電平和低電平。因此,能重復(fù)寫(xiě)操作。
用這種方式,以字線為單位,將圖像數(shù)據(jù)的上面部分和下面部分存儲(chǔ)在第一和第二顯示存儲(chǔ)器7a和7b中。即,同時(shí)執(zhí)行步驟S11和S12。
在步驟S13,執(zhí)行第一過(guò)程的讀操作(步驟S3)和從第一和第二顯示存儲(chǔ)器7a和7b讀出圖像數(shù)據(jù)的上面部分和下面部分并顯示在顯示部3上。讀操作的讀周期0至b5包含預(yù)充電周期、數(shù)據(jù)讀操作周期、讀出操作周期、數(shù)據(jù)輸出周期和另一周期。預(yù)充電周期是周期0至b1,數(shù)據(jù)讀操作周期是周期b1至b2,讀出操作周期是周期b2至b3,數(shù)據(jù)輸出周期是周期b3至b4,以及另一周期是周期b4至b5。
同時(shí),存儲(chǔ)控制電路6將第一和第二讀起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。
更具體地說(shuō),在讀周期的預(yù)充電周期中,將讀出預(yù)充電控制信號(hào)SPC設(shè)置成高電平,如圖16F所示,以及將預(yù)充電信號(hào)PCB設(shè)置成低電平,如圖16G所示。因此,響應(yīng)信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW21和SW22、SW23和SW24、...以便連接存儲(chǔ)單元部的所有位線對(duì)以及預(yù)充電電路部的所有位線對(duì)。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通P溝道MOS晶體管T21至T23、T26至T28、...以便使所有位線對(duì)預(yù)充電和均衡到預(yù)定電勢(shì)。
隨后,在第一過(guò)程的數(shù)據(jù)讀周期中,將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)P溝道MOS晶體管T21至T23、T26至28、...。顯示存儲(chǔ)部7的字線解碼器21基于解碼結(jié)果,驅(qū)動(dòng)字線WLxU和WLxD,如圖16D和16E所示。因此,從與驅(qū)動(dòng)的字線WLxU和WLxD連接的存儲(chǔ)單元讀出數(shù)據(jù)位,并以電勢(shì)的方式,在位線對(duì)上傳送。
隨后,在讀出操作周期中,使讀出預(yù)充電控制信號(hào)SPC設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW21和SW22、SW23和SW24、...。同時(shí),存儲(chǔ)控制電路6生成讀出放大使能信號(hào)SE。響應(yīng)信號(hào)SE,導(dǎo)通開(kāi)關(guān)SW31和SW32、SW33和SW34、....。因此,由P溝道MOS晶體管T24和T25、T29和T30、...和N溝道MOS晶體管T13和T14、T18和T19、...來(lái)放大每對(duì)位線上的電勢(shì)。
隨后,在數(shù)據(jù)輸出周期,存儲(chǔ)控制電路6生成讀信號(hào)RDU和RDD并將它們提供到第一和第二顯示存儲(chǔ)器7a和7b。觸發(fā)器N11和N12、N16和N17、...響應(yīng)讀信號(hào)RDU和RDD,將所放大的電勢(shì)鎖存為顯示數(shù)據(jù)的數(shù)據(jù)位。經(jīng)反相器I14、I19、...,將所鎖存的數(shù)據(jù)位輸出到第二和第三選擇部12和13。特別地,將每個(gè)數(shù)據(jù)位輸出到相應(yīng)的第二和第三選擇器12-1和13-1。先前從存儲(chǔ)控制電路6輸出低電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELEC2和。因此,第二選擇器12-1選擇來(lái)自反相器I14的輸出并輸出到鎖存部8,以及第三選擇部13-1選擇來(lái)自反相器I19的輸出并輸出到鎖存部8。在數(shù)據(jù)輸出周期期間,使讀出放大使能信號(hào)SE設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW31和SW32、SW33和SW34、...。在時(shí)間b4,將字線WLxU和WLxD和讀信號(hào)RDU和RDD設(shè)置成低電平。
此后,在步驟S15,當(dāng)由鎖存部8鎖存用于柵極線的顯示數(shù)據(jù)的數(shù)據(jù)位時(shí),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9響應(yīng)定時(shí)信號(hào),基于顯示數(shù)據(jù)的數(shù)據(jù)位和灰度電壓,驅(qū)動(dòng)數(shù)據(jù)線。同時(shí),柵極線驅(qū)動(dòng)電路5驅(qū)動(dòng)?xùn)艠O線。用這種方式,以全灰度在顯示部3上顯示用于柵極線、對(duì)應(yīng)于顯示數(shù)據(jù)的圖像。
當(dāng)用戶操作輸入單元15和指示屏幕顯示結(jié)束時(shí)(步驟S16-是),移動(dòng)終端16的操作結(jié)束。
圖12是將第二過(guò)程(步驟S4)表示為應(yīng)用本發(fā)明的控制驅(qū)動(dòng)器的移動(dòng)終端的操作的流程圖。在第二過(guò)程的情況下,圖像數(shù)據(jù)具有第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)。對(duì)第一和第二圖像數(shù)據(jù)執(zhí)行不同寫(xiě)和讀操作。
在步驟S21,僅將第一圖像數(shù)據(jù)的上面部分寫(xiě)入第一顯示存儲(chǔ)器7a中??刂乞?qū)動(dòng)器2在寫(xiě)入周期0至a4期間,執(zhí)行第二過(guò)程的寫(xiě)操作,如圖17A至17J所示。寫(xiě)操作包含預(yù)充電周期、數(shù)據(jù)確定周期和數(shù)據(jù)寫(xiě)入周期。預(yù)充電周期是周期0至a1、數(shù)據(jù)確定周期是周期a1至a2,以及數(shù)據(jù)寫(xiě)入周期是周期a2至a3,以及結(jié)束周期a3至a4。
更具體地說(shuō),在第二過(guò)程(步驟S4)的寫(xiě)入周期的預(yù)充電周期中,存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),基于存儲(chǔ)控制信號(hào),生成高電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2,并將第一選擇信號(hào)SELECT1輸出到第一至第三選擇部11至13以及將第二選擇信號(hào)SELECT2輸出到第二和第三選擇部12和13。因此,將第一選擇部11設(shè)置成不選擇第一圖像數(shù)據(jù)的下面部分。由鎖存部(未示出)鎖存第一圖像數(shù)據(jù)的上面部分。同時(shí),存儲(chǔ)控制電路6將第一寫(xiě)入起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。
同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),基于存儲(chǔ)控制信號(hào),將包含高電平的讀出預(yù)充電控制信號(hào)SPC和低電平的預(yù)充電信號(hào)PCB的顯示存儲(chǔ)控制信號(hào)輸出到顯示存儲(chǔ)部7,如圖17F和17G所示。響應(yīng)讀出預(yù)充電控制信號(hào)SPC,導(dǎo)通第一顯示存儲(chǔ)器7a中的開(kāi)關(guān)SW21至SW24以便連接存儲(chǔ)單元部和預(yù)充電電路部。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通第一顯示存儲(chǔ)器7a中的P溝道MOS晶體管T21至T23、...以便使位線對(duì)Bj(7)和Bj′(7)、Bj(3)和Bj′(3)、...預(yù)充電并均衡化到預(yù)定電勢(shì)。
隨后,在數(shù)據(jù)確定周期中,將信號(hào)SPC設(shè)置成低電平以及將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)開(kāi)關(guān)SW21和SW22,以及也斷開(kāi)P溝道MOS晶體管T21至T23、T26至T28、...。鎖存部(未示出)將所鎖存的第一圖像數(shù)據(jù)的上面部分輸出到第一顯示存儲(chǔ)器7a,如圖17A所示。
隨后,在數(shù)據(jù)寫(xiě)入周期中,顯示存儲(chǔ)部7的位線解碼器22基于第一X地址的解碼結(jié)果,驅(qū)動(dòng)第一顯示存儲(chǔ)器7a中的所有位線對(duì)。顯示存儲(chǔ)部7的字線解碼器21基于第一Y地址的解碼結(jié)果,驅(qū)動(dòng)字線WLxU,如圖17D和17E所示。因此,例如,導(dǎo)通第一顯示存儲(chǔ)器7a中的N溝道MOS晶體管T11和T12、...。同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),將包含圖17B和17C所示的寫(xiě)入信號(hào)WTU的顯示存儲(chǔ)信號(hào)輸出到顯示存儲(chǔ)部7。響應(yīng)寫(xiě)入信號(hào)WTU,導(dǎo)通第一顯示存儲(chǔ)器7a中的開(kāi)關(guān)SW11和SW12、...以便使第一圖像數(shù)據(jù)的上面部分中的每個(gè)像素的數(shù)據(jù)位與位線對(duì)相連。因此,基于數(shù)據(jù)位,使第一顯示存儲(chǔ)器7a中的每對(duì)的位線Bj(7)和Bj′(7)設(shè)置成不同電勢(shì)。因此,由與第一顯示存儲(chǔ)器7a中的字線WLxU相連的存儲(chǔ)單元的鎖存元件鎖存或存儲(chǔ)第一圖像數(shù)據(jù)的上面部分的數(shù)據(jù)位。
隨后,在寫(xiě)入周期的時(shí)間a3,使寫(xiě)入信號(hào)WTU設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW11和SW12。同時(shí),顯示存儲(chǔ)部7的字線解碼器21將字線WLxU設(shè)置成低電平以便斷開(kāi)N溝道MOS晶體管T11和T12。
隨后,在時(shí)間a4,使讀出預(yù)充電控制信號(hào)SPC和預(yù)充電信號(hào)PCB分別再次設(shè)置成高電平和低電平。因此,能重復(fù)寫(xiě)操作。
用這種方式,以字線為單位,將第一圖像數(shù)據(jù)的上面部分存儲(chǔ)在第一顯示存儲(chǔ)器7a中。
接著,在步驟S22,僅將第二圖像數(shù)據(jù)的上面部分寫(xiě)入第二顯示存儲(chǔ)器7b中??刂乞?qū)動(dòng)器2在寫(xiě)入周期0至a4期間,執(zhí)行第二過(guò)程的寫(xiě)入操作,如圖18A至18J所示。寫(xiě)入操作的寫(xiě)入周期包含預(yù)充電周期、數(shù)據(jù)確定周期和數(shù)據(jù)寫(xiě)入周期。預(yù)充電周期是周期0至a1,數(shù)據(jù)確定周期是周期a1至a2,以及數(shù)據(jù)寫(xiě)入周期是周期a2至a3,以及結(jié)束周期a3至a4。
更具體地說(shuō),在第一過(guò)程(步驟S4)的寫(xiě)入周期的預(yù)充電周期中,保持低電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2。因此,將第一選擇部11設(shè)置成選擇第二圖像數(shù)據(jù)的上面部分。由鎖存部(未示出)鎖存第二圖像數(shù)據(jù)的上面部分。同時(shí),存儲(chǔ)控制電路6將第二寫(xiě)入起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。
同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),基于存儲(chǔ)控制信號(hào),將包含高電平的讀出預(yù)充電信號(hào)SPC和低電平的預(yù)充電信號(hào)PCB的顯示存儲(chǔ)控制信號(hào)輸出到顯示存儲(chǔ)部7,如圖18F和18G所示。響應(yīng)讀出預(yù)充電控制信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW21至SW24以便連接存儲(chǔ)單元部和預(yù)充電電路部。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通P溝道MOS晶體管T21至T23、T26至T28、...以便使位線對(duì)Bj(7)和Bj′(7)、Bj(3)和Bj′(3)、...預(yù)充電和均衡化到預(yù)定電勢(shì)。
隨后,在數(shù)據(jù)確定周期中,將信號(hào)SPC設(shè)置成低電平和信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)開(kāi)關(guān)SW21至SW24,以及也斷開(kāi)P溝道MOS晶體管T21至T23、T26至T28、...。鎖存部(未示出)將所鎖存的第二圖像數(shù)據(jù)的上面部分輸出到第二顯示存儲(chǔ)器7b,如圖18A所示。
隨后,在數(shù)據(jù)寫(xiě)入周期中,顯示存儲(chǔ)部7的位線解碼器22基于第二X地址的解碼結(jié)果,驅(qū)動(dòng)所有位線對(duì)。顯示存儲(chǔ)部7的字線解碼器21基于第二Y地址的解碼結(jié)果,驅(qū)動(dòng)字線WLxD,如圖18D和18E所示。因此,例如,導(dǎo)通第二顯示存儲(chǔ)器7b中的N溝道MOS晶體管T16和T17、...。同時(shí),存儲(chǔ)控制電路6響應(yīng)定時(shí)信號(hào),將包含圖18B和18C所示的寫(xiě)入信號(hào)WTD的顯示存儲(chǔ)信號(hào)輸出到顯示存儲(chǔ)部7中。響應(yīng)寫(xiě)信號(hào)WTD,導(dǎo)通第二顯示存儲(chǔ)器7b中的開(kāi)關(guān)SW51和SW52、...以便第二圖像數(shù)據(jù)的上面部分中的每個(gè)像素的數(shù)據(jù)位與位線對(duì)相連。因此,基于數(shù)據(jù)位,將第二顯示存儲(chǔ)器7b中每對(duì)的位線Bj(3)和Bj′(3)設(shè)置成不同電勢(shì)。因此,由與字線WLxD相連的第二顯示存儲(chǔ)器7b中的存儲(chǔ)單元的鎖存元件鎖存或存儲(chǔ)第二圖像數(shù)據(jù)的上面部分的數(shù)據(jù)位。
隨后,在寫(xiě)入周期的時(shí)間a3,將寫(xiě)入信號(hào)WTD設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW51和SW52、...。同時(shí),顯示存儲(chǔ)部7的字線解碼器21將字線WLxD設(shè)置成低電平以便斷開(kāi)N溝道MOS晶體管T16和T17、...。
隨后,在時(shí)間a4,再次將讀出預(yù)充電控制信號(hào)SPC和預(yù)充電信號(hào)PCB分別設(shè)置成高電平和低電平。因此,能重復(fù)寫(xiě)操作。
用這種方式,以字線為單位,將第二圖像數(shù)據(jù)的上面部分存儲(chǔ)在第二顯示存儲(chǔ)器7b中。
同時(shí),通過(guò)步驟S21和S22,第一圖像數(shù)據(jù)的上面部分和第二圖像數(shù)據(jù)的上面部分被存儲(chǔ)在第一和第二顯示存儲(chǔ)器7a和7b中。
執(zhí)行第二過(guò)程(步驟S4)的讀操作(步驟S23)和顯示操作(步驟S224)。即,首先從第一顯示存儲(chǔ)器7a讀出第一圖像數(shù)據(jù)的上面部分并在顯示部3上顯示,然后從第二顯示存儲(chǔ)器7b讀出第二圖像數(shù)據(jù)的上面部分并在顯示部3上顯示。第一讀操作的讀周期0至b5包含預(yù)充電周期、數(shù)據(jù)讀操作周期、讀出操作周期、數(shù)據(jù)輸出周期和另一周期,如圖19A至19J所示。預(yù)充電周期是周期0至b1、數(shù)據(jù)讀操作周期是周期b1到b2,讀出操作周期是周期b2到b3、數(shù)據(jù)輸出周期是周期b3到b4、以及另一周期是周期b4到b5。此時(shí),存儲(chǔ)控制電路6將第一讀起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。
更具體地說(shuō),在讀周期的預(yù)充電周期中,讀出預(yù)充電控制信號(hào)SPC被設(shè)置成高電平,如圖19F所示,以及預(yù)充電信號(hào)PCB被設(shè)置成低電平,如圖19G所示。因此,響應(yīng)信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW21和SW22、SW23和SW24、...以便連接存儲(chǔ)單元部的所有位線對(duì)和預(yù)充電電路部的所有位線對(duì)。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通P溝道MOS晶體管T21至T23、T26至T28、...以便使所有位線對(duì)被預(yù)充電并均衡化到預(yù)定電勢(shì)。
隨后,在第一過(guò)程的數(shù)據(jù)讀取周期中,將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)P溝道MOS晶體管T21至T23、T26至T28、...?;诮獯a結(jié)果,顯示存儲(chǔ)部7的字線解碼器21僅驅(qū)動(dòng)字線WLxU,如圖19D和19E所示。因此,從與所驅(qū)動(dòng)的字線WLxU相連的第一顯示存儲(chǔ)器7a中的存儲(chǔ)單元讀出數(shù)據(jù)位并以電勢(shì)的形式,在位線對(duì)上傳送。
隨后,在讀出操作周期中,將讀出預(yù)充電控制信號(hào)SPC設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW21和SW22、SW23和SW24、...。同時(shí),存儲(chǔ)控制電路6生成讀出放大器使能信號(hào)SE。響應(yīng)信號(hào)SE,導(dǎo)通開(kāi)關(guān)SW31和SW32、SW33和SW34、...。因此,通過(guò)P溝道MOS晶體管T24和T25、...以及N溝道MOS晶體管T13和T14、...,放大第一顯示存儲(chǔ)器7a中每對(duì)位線上的電勢(shì)。
隨后,在數(shù)據(jù)輸出周期中,存儲(chǔ)控制電路6生成讀信號(hào)RDU并將其提供到第一顯示存儲(chǔ)器7a。觸發(fā)器N11和N12、...響應(yīng)讀信號(hào)RDU,將所放大的電勢(shì)鎖存為第一顯示存儲(chǔ)器7a中的顯示數(shù)據(jù)的數(shù)據(jù)位。將所鎖存的數(shù)據(jù)位經(jīng)反相器I14...輸出到第二和第三選擇部12和13。特別地,將每個(gè)數(shù)據(jù)位輸出到相應(yīng)的第二和第三選擇器12-1和13-1。先前從存儲(chǔ)控制電路6輸出高電平的第一選擇信號(hào)SELECT1和低電平的第二選擇信號(hào)SELECT2。因此,第二選擇器12-1從反相器I14選擇輸出并輸出到鎖存部8,以及第三選擇部13-1從反相器I14選擇輸出并輸出到鎖存部8。在數(shù)據(jù)輸出周期期間,將讀出放大器使能信號(hào)SE設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW31和SW32、SW33和SW34、...。在時(shí)間b4,將字線WLxU和WLxD和讀信號(hào)RDU和RDD設(shè)置成低電平。
此后,在步驟S15,當(dāng)由鎖存部8鎖存用于柵極線的顯示數(shù)據(jù)的數(shù)據(jù)位時(shí),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9響應(yīng)定時(shí)信號(hào),基于顯示數(shù)據(jù)的數(shù)據(jù)位和灰度電壓,驅(qū)動(dòng)數(shù)據(jù)線。同時(shí),柵極線驅(qū)動(dòng)電路5驅(qū)動(dòng)?xùn)艠O線。用這種方式,以半灰度在顯示部3上顯示用于柵極線、對(duì)應(yīng)于第一圖像數(shù)據(jù)的圖像。
當(dāng)有必要顯示第二圖像數(shù)據(jù)時(shí),執(zhí)行用于存儲(chǔ)在第二顯示存儲(chǔ)器7b中的第二圖像數(shù)據(jù)的讀操作(步驟825)和顯示操作(步驟826)。
在步驟S25,讀操作的讀周期0至b5的讀周期包含預(yù)充電周期、數(shù)據(jù)讀操作周期、讀出操作周期、數(shù)據(jù)輸出周期和另一周期,如圖20A至20J所示。預(yù)充電周期是周期0至b1、數(shù)據(jù)讀操作周期是周期b1到b2,讀出操作周期是周期b2到b3、數(shù)據(jù)輸出周期是周期b3到b4、以及另一周期是周期b4到b5。此時(shí),存儲(chǔ)控制電路6將第二讀起始地址輸出到字線解碼器21和位線解碼器22。字線解碼器21和位線解碼器22開(kāi)始解碼操作。同時(shí),控制電路6將第一選擇信號(hào)SELECT1和第二選擇信號(hào)SELECT2均設(shè)置成高電平。
更具體地說(shuō),在讀周期的預(yù)充電周期中,讀出預(yù)充電控制信號(hào)SPC被設(shè)置成高電平,如圖20F所示,以及預(yù)充電信號(hào)PCB被設(shè)置成低電平,如圖20G所示。因此,響應(yīng)信號(hào)SPC,導(dǎo)通開(kāi)關(guān)SW21和SW22、SW23和SW24、...以便連接存儲(chǔ)單元部的所有位線對(duì)和預(yù)充電電路部的所有位線對(duì)。同時(shí),響應(yīng)預(yù)充電信號(hào)PCB,導(dǎo)通P溝道MOS晶體管T21至T23、T26至T28、...以便使所有位線對(duì)預(yù)充電并均衡化到預(yù)定電勢(shì)。
因此,在第二過(guò)程的數(shù)據(jù)讀取周期中,將信號(hào)PCB設(shè)置成高電平。因此,斷開(kāi)P溝道MOS晶體管T21至T23、T26至T28、...?;诮獯a結(jié)果,顯示存儲(chǔ)部7的字線解碼器21驅(qū)動(dòng)字線WLxD,如圖20D和20E所示。因此,從與所驅(qū)動(dòng)的字線WLxD相連的第二顯示存儲(chǔ)器7b中的存儲(chǔ)單元讀出數(shù)據(jù)位并以電勢(shì)的形式,在位線對(duì)上傳送。
隨后,在讀出操作周期中,將讀出預(yù)充電控制信號(hào)SPC設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW21和SW22、SW23和SW24、...。同時(shí),存儲(chǔ)控制電路6生成讀出放大器使能信號(hào)SE。響應(yīng)信號(hào)SE,導(dǎo)通開(kāi)關(guān)SW31和SW32、SW33和SW34、...。因此,通過(guò)P溝道MOS晶體管T29和T30、...以及N溝道MOS晶體管T18和T19、...,放大第二顯示存儲(chǔ)器7b中每對(duì)位線上的電勢(shì)。
隨后,在數(shù)據(jù)輸出周期中,存儲(chǔ)控制電路6生成讀信號(hào)RDD并將其提供到第二顯示存儲(chǔ)器7b,如圖20I和20J所示。觸發(fā)器N16和N17、...響應(yīng)讀信號(hào)RDD,將所放大的電勢(shì)鎖存為第二顯示存儲(chǔ)器7b中的顯示數(shù)據(jù)的數(shù)據(jù)位。將所鎖存的數(shù)據(jù)位經(jīng)反相器I14、I19...輸出到第二和第三選擇部12和13。特別地,將每個(gè)數(shù)據(jù)位輸出到相應(yīng)的第二和第三選擇器12-1和13-1。先前從存儲(chǔ)控制電路6輸出高電平的第一選擇信號(hào)SELECT1和高電平的第二選擇信號(hào)SELECT2。因此,第二選擇器12-1從反相器I19選擇輸出并輸出到鎖存部8,以及第三選擇部13-1從反相器I19選擇輸出并輸出到鎖存部8。在數(shù)據(jù)輸出周期期間,將讀出放大器使能信號(hào)SE設(shè)置成低電平以便斷開(kāi)開(kāi)關(guān)SW31和SW32、SW33和SW34、...。在時(shí)間b4,將字線WLxD和讀信號(hào)RDD設(shè)置成低電平。
此后,在步驟S26,當(dāng)由鎖存部8鎖存用于柵極線的顯示數(shù)據(jù)的數(shù)據(jù)位時(shí),將顯示數(shù)據(jù)輸出到數(shù)據(jù)線驅(qū)動(dòng)電路9。數(shù)據(jù)線驅(qū)動(dòng)電路9響應(yīng)定時(shí)信號(hào),基于顯示數(shù)據(jù)的數(shù)據(jù)位和灰度電壓,驅(qū)動(dòng)數(shù)據(jù)線。同時(shí),柵極線驅(qū)動(dòng)電路5驅(qū)動(dòng)?xùn)艠O線。用這種方式,以半灰度在顯示部3上顯示對(duì)應(yīng)于用于柵極線的第二圖像數(shù)據(jù)的圖像。
在以半灰度顯示圖像數(shù)據(jù)后,在步驟S27檢驗(yàn)是否發(fā)出滾動(dòng)指示。當(dāng)向圖像繪畫(huà)單元1發(fā)出滾動(dòng)指示時(shí),圖像繪畫(huà)單元1將存儲(chǔ)控制信號(hào)輸出到存儲(chǔ)控制電路6。存儲(chǔ)控制電路6更新寫(xiě)和讀起始地址以及重復(fù)步驟S21至S26。當(dāng)未發(fā)出滾動(dòng)指示時(shí),執(zhí)行步驟S28。在步驟S28,當(dāng)用戶操作輸入單元15并指示屏幕顯示結(jié)束(步驟S28-是)時(shí),結(jié)束移動(dòng)終端16的操作。
如上所述,根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,通過(guò)應(yīng)用顯示存儲(chǔ)部7(第一顯示存儲(chǔ)器7a、第二顯示存儲(chǔ)器7b)、選擇部(第一選擇部11、第二選擇部12、第三選擇部13)以及鎖存部8的上述結(jié)構(gòu),減少了布線交叉。因此,根據(jù)本發(fā)明的控制驅(qū)動(dòng)器2,能實(shí)現(xiàn)微型化控制驅(qū)動(dòng)器(不增加芯片大小)同時(shí)不增加功耗。
應(yīng)注意到在上述描述中,描述了滾動(dòng)指示。然而,可以將存儲(chǔ)在第一圖像存儲(chǔ)器7a和第二圖像存儲(chǔ)器7b中的圖像數(shù)據(jù)應(yīng)用于另一目的。例如,當(dāng)顯示部3包含具有與顯示部3具有相同結(jié)構(gòu)的主顯示部和子顯示部以及以一個(gè)芯片控制驅(qū)動(dòng)器2同時(shí)驅(qū)動(dòng)兩個(gè)顯示部時(shí),存儲(chǔ)在第一顯示存儲(chǔ)器7a中的第一圖像數(shù)據(jù)可以顯示在主顯示部上,以及存儲(chǔ)在第二顯示存儲(chǔ)器7b中的第二圖像數(shù)據(jù)可以顯示到子顯示部上。
在上述描述中,當(dāng)圖像數(shù)據(jù)包括8位時(shí),假定上面部分是4位并且下面部分是4位。然而,當(dāng)上面部分的位數(shù)是可選的并且下面部分位于不是上面部分的圖像數(shù)據(jù)的位的位置時(shí),也可以應(yīng)用本發(fā)明。
本發(fā)明的控制驅(qū)動(dòng)器能在顯示部上顯示圖像數(shù)據(jù)而不增加功耗。
本發(fā)明的控制驅(qū)動(dòng)器能在顯示部上顯示圖像數(shù)據(jù)而不增加顯示存儲(chǔ)器的存儲(chǔ)容量。
本發(fā)明的控制驅(qū)動(dòng)器能做成小尺寸。
權(quán)利要求
1.一種控制驅(qū)動(dòng)器,包括顯示存儲(chǔ)控制部,其在圖像數(shù)據(jù)僅包括其像素大小等于或者小于顯示部的像素大小的第一圖像數(shù)據(jù)時(shí),生成第一過(guò)程控制信號(hào),并且在所述圖像數(shù)據(jù)包括第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)并且所述第一圖像數(shù)據(jù)具有等于所述顯示部的像素大小時(shí),生成第二過(guò)程控制信號(hào);顯示存儲(chǔ)部,其響應(yīng)所述第一過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的上面部分和下面部分存儲(chǔ)為顯示數(shù)據(jù)的第一部分和第二部分,并且其響應(yīng)所述第二過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的所述上面部分和所述第二圖像數(shù)據(jù)的上面部分存儲(chǔ)為所述顯示數(shù)據(jù)的所述第一部分和第二部分,其中所述顯示數(shù)據(jù)在所述顯示部上顯示。
2.如權(quán)利要求1所述的控制驅(qū)動(dòng)器,其中所述第一圖像數(shù)據(jù)的所述上面部分的位數(shù)是可選的。
3.一種控制驅(qū)動(dòng)器,包括顯示存儲(chǔ)部,存儲(chǔ)顯示數(shù)據(jù)的第一和第二部分,其中在圖像數(shù)據(jù)僅包括其像素大小等于或者小于顯示所述顯示數(shù)據(jù)的顯示部的像素大小的第一圖像數(shù)據(jù)時(shí),所述第一和第二部分是第一過(guò)程中的所述第一圖像數(shù)據(jù)的上面和下面部分,以及在所述圖像數(shù)據(jù)包括所述第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)并且所述第一圖像數(shù)據(jù)具有等于所述顯示部的像素大小時(shí),所述第一和第二部分是第二過(guò)程中的所述第一圖像數(shù)據(jù)的所述上面部分和第二圖像數(shù)據(jù)的上面部分,;第一選擇部,將在所述第一過(guò)程中的所述第一圖像數(shù)據(jù)的所述下面部分和所述第二過(guò)程中的所述第二圖像數(shù)據(jù)的所述上面部分作為所述第二部分輸出到所述顯示存儲(chǔ)部;鎖存部,鎖存提供到其中的數(shù)據(jù);第二選擇部,在所述第一過(guò)程中,將從所述顯示存儲(chǔ)部讀出的所述顯示數(shù)據(jù)的所述第一部分輸出到所述鎖存部,以及在所述第二過(guò)程中,輸出用于顯示所述第一圖像數(shù)據(jù)的所述所讀出的顯示數(shù)據(jù)的所述第一部分和用于顯示所述第二圖像數(shù)據(jù)的所述所讀出的顯示數(shù)據(jù)的所述第二部分;以及第三選擇部,在所述第一過(guò)程中,將所述顯示數(shù)據(jù)的所述第二部分輸出到所述鎖存部,以及在所述第二過(guò)程中,輸出用于顯示所述第一圖像數(shù)據(jù)的所述所讀出的顯示數(shù)據(jù)的所述第一部分和用于顯示所述第二圖像數(shù)據(jù)的所述所讀出的顯示數(shù)據(jù)的所述第二部分。
4.如權(quán)利要求3所述的控制驅(qū)動(dòng)器,進(jìn)一步包括數(shù)據(jù)線驅(qū)動(dòng)電路,基于灰度電壓和由所述鎖存部鎖存的數(shù)據(jù),驅(qū)動(dòng)所述顯示部的數(shù)據(jù)線。
5.如權(quán)利要求3或4所述的控制驅(qū)動(dòng)器,其中,所述顯示存儲(chǔ)部包括第一顯示存儲(chǔ)器,存儲(chǔ)所述顯示數(shù)據(jù)的所述第一部分;以及第二顯示存儲(chǔ)器,存儲(chǔ)所述顯示數(shù)據(jù)的所述第二部分。
6.如權(quán)利要求5所述的控制驅(qū)動(dòng)器,其中,所述顯示存儲(chǔ)部包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,所述第一顯示存儲(chǔ)器由奇數(shù)編號(hào)列形成,以及所述第二顯示存儲(chǔ)器由偶數(shù)編號(hào)列形成。
7.如權(quán)利要求6所述的控制驅(qū)動(dòng)器,其中,所述第二選擇部包括為所述奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及所述第三選擇部包括為所述偶數(shù)編號(hào)列提供的多個(gè)第三選擇器,在用于對(duì)應(yīng)于所述第一部分的所述數(shù)據(jù)位的所述第二部分的數(shù)據(jù)位的所述偶數(shù)編號(hào)列的鄰近,提供用于所述顯示數(shù)據(jù)的所述第一部分的一個(gè)數(shù)據(jù)位的所述奇數(shù)編號(hào)列,從所述奇數(shù)編號(hào)列讀出的所述數(shù)據(jù)位與對(duì)應(yīng)于所述奇數(shù)編號(hào)列和所述偶數(shù)編號(hào)列的所述第二和第三選擇器連接,以及從所述偶數(shù)編號(hào)列讀出的所述數(shù)據(jù)位與對(duì)應(yīng)于所述奇數(shù)編號(hào)列和所述偶數(shù)編號(hào)列的所述第二和第三選擇器連接。
8.如權(quán)利要求6所述的控制驅(qū)動(dòng)器,其中,所述奇數(shù)編號(hào)列的所述存儲(chǔ)單元的行與第一字線連接,所述偶數(shù)編號(hào)列的所述存儲(chǔ)單元的行與第二字線連接,以及所述顯示存儲(chǔ)部進(jìn)一步包括字線解碼器,基于寫(xiě)入地址和讀取地址的一個(gè),選擇所述第一字線的一個(gè)和所述第二字線的一個(gè)。
9.如權(quán)利要求8所述的控制驅(qū)動(dòng)器,其中,在所述第一過(guò)程中,所述字線解碼器基于用于所述第一圖像數(shù)據(jù)的寫(xiě)入操作的所述寫(xiě)入地址和基于用于所述第一圖像數(shù)據(jù)的讀取操作的所述讀取地址,每次選擇所述第一字線的一個(gè)和所述第二字線的一個(gè),所述字線解碼器基于用于所述第一圖像數(shù)據(jù)的所述上面部分的寫(xiě)入操作的第一寫(xiě)入地址,選擇所述第一字線的一個(gè),以及基于用于所述第二圖像數(shù)據(jù)的所述上面部分的寫(xiě)入操作的第二寫(xiě)入地址,選擇所述第二字線的一個(gè);所述字線解碼器基于用于所述第一圖像數(shù)據(jù)的所述上面部分的讀取操作的第一讀取地址,選擇所述第一字線的一個(gè),以及基于用于所述第二圖像數(shù)據(jù)的所述上面部分的讀取操作的第二讀取地址,選擇所述第二字線的一個(gè)。
10.一種顯示裝置,包括圖像繪畫(huà)單元,輸出第一圖像數(shù)據(jù)的圖像數(shù)據(jù)或所述第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)的圖像數(shù)據(jù);灰度電壓生成電路,生成灰度電壓;與數(shù)據(jù)線相連的顯示部,其中,所述第一圖像數(shù)據(jù)具有與所述顯示部相同的像素大?。灰约叭鐧?quán)利要求1-9的任何一個(gè)所述的控制驅(qū)動(dòng)器。
11.一種移動(dòng)終端,包括輸入單元,用來(lái)提供圖像數(shù)據(jù)和滾動(dòng)指令;以及如權(quán)利要求10所述的顯示裝置。
12.一種用于在顯示部上顯示圖像數(shù)據(jù)的控制驅(qū)動(dòng)器,包括在列和行的矩陣中排列的多個(gè)存儲(chǔ)單元,其中,第一顯示存儲(chǔ)器由奇數(shù)編號(hào)列形成,以及第二顯示存儲(chǔ)器由偶數(shù)編號(hào)列形成;為所述奇數(shù)編號(hào)列提供的多個(gè)第二選擇器;以及為所述偶數(shù)編號(hào)列提供的多個(gè)第三選擇器,其中,來(lái)自所述奇數(shù)編號(hào)列的輸出與對(duì)應(yīng)于所述奇數(shù)編號(hào)列和在所述奇數(shù)編號(hào)列鄰近提供的所述偶數(shù)編號(hào)列的所述第二和第三選擇器連接,以及來(lái)自所述偶數(shù)編號(hào)列的輸出與對(duì)應(yīng)于所述奇數(shù)編號(hào)列和所述偶數(shù)編號(hào)列的所述第二和第三選擇器連接。
13.一種在顯示部上顯示圖像數(shù)據(jù)的方法,包括確定所述圖像數(shù)據(jù)的像素大小是否大于所述顯示部的像素大?。划?dāng)所述圖像數(shù)據(jù)的像素大小不大于所述顯示部的像素大小并且所述圖像數(shù)據(jù)僅包含所述第一圖像數(shù)據(jù)時(shí),將第一圖像數(shù)據(jù)的上面和下面部分寫(xiě)入第一和第二顯示存儲(chǔ)器;當(dāng)所述圖像數(shù)據(jù)的像素大小大于所述顯示部的像素大小以及所述圖像數(shù)據(jù)包含所述第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)時(shí),將所述第一圖像數(shù)據(jù)的所述上面部分寫(xiě)入所述第一顯示存儲(chǔ)器;以及在寫(xiě)入所述第一圖像數(shù)據(jù)的所述上面部分后,將所述第二圖像數(shù)據(jù)的上面部分寫(xiě)入所述第二顯示存儲(chǔ)器。
14.如權(quán)利要求13所述的在顯示部上顯示圖像數(shù)據(jù)的方法,進(jìn)一步包括當(dāng)所述圖像數(shù)據(jù)的像素大小不大于所述顯示部的像素大小以及所述圖像數(shù)據(jù)僅包含所述第一圖像數(shù)據(jù)時(shí),從所述第一和第二顯示存儲(chǔ)器讀出所述第一圖像數(shù)據(jù)的所述上面和下面部分,以便以全灰度在所述顯示部上顯示所述圖像數(shù)據(jù);當(dāng)所述圖像數(shù)據(jù)的像素大小不大于所述顯示部的像素大小以及所述圖像數(shù)據(jù)包含所述第一圖像數(shù)據(jù)和所述第二圖像數(shù)據(jù)時(shí),從所述第一顯示存儲(chǔ)器讀出所述第一圖像數(shù)據(jù)的所述上面部分以便以半灰度在所述顯示部上顯示所述第一圖像數(shù)據(jù);以及在讀取所述第一圖像數(shù)據(jù)的所述上面部分后,響應(yīng)滾動(dòng)指令,從所述第二顯示存儲(chǔ)器讀出所述第二圖像數(shù)據(jù)的所述上面部分以便所述以半灰度在所述顯示部上顯示所述第一和第二圖像數(shù)據(jù)。
15.如權(quán)利要求13或14所述的在顯示部上顯示圖像數(shù)據(jù)的方法,其中所述第一圖像數(shù)據(jù)的所述上面部分的位數(shù)是可變的。
全文摘要
一種控制驅(qū)動(dòng)器,包括顯示存儲(chǔ)控制部,其在圖像數(shù)據(jù)僅包括其像素大小等于或者小于顯示部的像素大小的第一圖像數(shù)據(jù)時(shí),生成第一過(guò)程控制信號(hào),并且在所述圖像數(shù)據(jù)包括第一圖像數(shù)據(jù)和第二圖像數(shù)據(jù)并且所述第一圖像數(shù)據(jù)具有等于所述顯示部的像素大小時(shí),生成第二過(guò)程控制信號(hào);顯示存儲(chǔ)部,其響應(yīng)所述第一過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的上面部分和下面部分存儲(chǔ)為顯示數(shù)據(jù)的第一部分和第二部分,并且其響應(yīng)所述第二過(guò)程控制信號(hào),將所述第一圖像數(shù)據(jù)的所述上面部分和所述第二圖像數(shù)據(jù)的上面部分存儲(chǔ)為所述顯示數(shù)據(jù)的所述第一部分和第二部分,其中所述顯示數(shù)據(jù)在所述顯示部上顯示。
文檔編號(hào)G09G5/34GK1573678SQ20041004739
公開(kāi)日2005年2月2日 申請(qǐng)日期2004年6月3日 優(yōu)先權(quán)日2003年6月3日
發(fā)明者能勢(shì)崇 申請(qǐng)人:恩益禧電子股份有限公司