專利名稱:嵌入式三維b超系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及醫(yī)療器械領(lǐng)域,具體涉及一種基于嵌入式三維B超系統(tǒng)。
背景技術(shù):
三維B超能直觀、立體顯示人體器官的三維結(jié)構(gòu)及動態(tài)、實(shí)時地觀察立體結(jié)構(gòu),而以往的二維成像技術(shù)只能顯示人體器官的某一切面。三維B超為臨床超聲診斷提供了更豐富的影像信息,減少了病灶的漏診,提高了診療質(zhì)量。三維B超是立體動態(tài)顯示的,應(yīng)用于婦產(chǎn)科主要優(yōu)點(diǎn)在于對良惡性腫瘤鑒別及臍帶疾病、胎兒先心病及胎盤功能的評估,對于滋養(yǎng)細(xì)胞疾病有較佳的輔助診斷價值,對不孕癥、盆腔靜脈曲張通過血流頻譜觀察,也可作出黑白超難下的診斷。嵌入式系統(tǒng)是以應(yīng)用為中心,以計算機(jī)技術(shù)為基礎(chǔ),軟硬件可裁剪,適用于應(yīng)用系統(tǒng),對功能、對可靠性、成本、體積、功耗有嚴(yán)格要求的專用計算機(jī)系統(tǒng)??紤]到上述兩種技術(shù)的優(yōu)點(diǎn),現(xiàn)將兩種技術(shù)結(jié)合開發(fā)出一種性價比較高的嵌入式三維B超系統(tǒng)。
發(fā)明內(nèi)容
為達(dá)到上述目的,本發(fā)明采用的技術(shù)方案是一種嵌入式三維B超系統(tǒng),其特征在于包括FPGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊、微處理器,所述的FPGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊皆與微處理器連接;
所述的FPGA模塊用于三維B超數(shù)據(jù)的采集及數(shù)據(jù)的初級處理;所述的顯示器模塊與微處理器相連接,用于三維B超圖像的顯示;所述的硬盤與微處理器相連接,用于存儲圖像信息;所述的微處理器接收FPGA初級處理后的數(shù)據(jù)并對數(shù)據(jù)做出進(jìn)一步的處理。本發(fā)明的第一優(yōu)選方案為,其特征在于,F(xiàn)PGA模塊包括EPF10K10LC84-3。本發(fā)明的第二優(yōu)選方案為,其特征在于顯示器模塊包括優(yōu)派VXM35wm M寸寬屏顯示器。本發(fā)明的第三優(yōu)選方案為,其特征在于硬盤包括希捷Expansion睿翼3. 5寸2TB。本發(fā)明的第四優(yōu)選方案為,其特征在于所述的微處理器包括三星S3C-6410。本發(fā)明的技術(shù)構(gòu)思是圖像數(shù)據(jù)的采集需要由FPGA完成,數(shù)據(jù)的前端處理也由FPGA完成,由于后端處理用FPGA編程實(shí)現(xiàn)比較復(fù)雜,
因此選擇ARMll微處理器對數(shù)據(jù)等進(jìn)行后期處理,這里選擇了實(shí)時性較高的ARMll處理器。圖形界面系統(tǒng)采用QT/Embedded,為滿足圖像實(shí)時性,在軟件設(shè)計時,將各個環(huán)節(jié)的處理時間降到最低,用最快的速度將圖像顯示出來。本發(fā)明的技術(shù)優(yōu)勢實(shí)時性好,操作界面簡單易理解,強(qiáng)大的病例庫方便對比診斷。下面結(jié)合附圖和具體實(shí)施方式
對本發(fā)明作進(jìn)一步描述。
圖1為本實(shí)施例整體框圖。圖2為本實(shí)施例程序整體流程圖。圖3為本實(shí)施例微處理器與FPGA模塊連接示意圖。圖4為本實(shí)施例FPGA前端處理程序流程圖。圖5為本實(shí)施例微處理器圖像處理程序流程圖。
具體實(shí)施例方式參照圖1所示。本發(fā)明采用了以ARMll處理器作為CPU,CPU的功能包括實(shí)現(xiàn)圖像處理,顯示控制,數(shù)據(jù)存儲等,F(xiàn)PGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊皆與ARMll微處理器連接;
圖2為本實(shí)施例程序整體流程圖。開機(jī)后,系統(tǒng)首先進(jìn)行初始檢測,檢測完畢后,進(jìn)行手動設(shè)定檢測模式,設(shè)置完成后可以輸入病人的信息資料,然后可以開始測量,此時圖像實(shí)時顯示在顯示器上,同時處理器開始對圖像進(jìn)行智能分析,關(guān)鍵位置掃描等,通過數(shù)據(jù)庫可以比對病情等,最后可以將圖像存儲或打印出來。圖3為本實(shí)施例微處理器與FPGA模塊連接示意圖。FPGA接收探頭發(fā)送回來的數(shù)據(jù),對圖像進(jìn)行預(yù)處理后提交給微處理器,微處理器對
幀的讀取采用DMA突發(fā)傳輸方式,這里地址線是20根;數(shù)據(jù)線是16根;控制線有WR,CR, CS ;DMA傳輸控制線。每個像素的數(shù)據(jù)寬
度為8位,這里采用16位數(shù)據(jù)傳輸,一次傳輸2個像素。圖4為本實(shí)施例FPGA前端處理程序流程圖?;叶染鈱儆趫D像增強(qiáng)技術(shù)的一種,是將原來不清晰的圖像變得清晰或強(qiáng)調(diào)某些關(guān)注的特征,抑制非關(guān)注的特征,使之改善圖像質(zhì)量、豐富信息量,加強(qiáng)圖像判讀和識別效果;圖像平滑是為了消除噪聲,這里采用平滑模板的思想,通過一點(diǎn)和周圍幾個點(diǎn)的運(yùn)算來去除突變的點(diǎn),從而去除一些噪聲;中值濾波對消除隨機(jī)干擾噪聲效果特別好;前面對圖像進(jìn)行的噪聲處理對消除噪聲是有益的,但容易造成圖像模糊,為了使一幅圖像的邊緣更加鮮明,有時也需要對圖像進(jìn)行銳化處理,圖像銳化處理的目的是使圖像變得更加清晰起來。圖5為本實(shí)施例微處理器圖像處理程序流程圖。圖像校正是使其能從失真圖象中計算得到真實(shí)圖象的估值,使其根據(jù)預(yù)先規(guī)定的誤差準(zhǔn)則,最大程度地接近真實(shí)圖象。坐標(biāo)變換用于三維圖像的重構(gòu),最后通過顯示器將圖像顯示出來。用戶可通過圖形界面來對圖像進(jìn)行放大,縮小或翻轉(zhuǎn)等操作。
權(quán)利要求
1.一種嵌入式三維B超系統(tǒng),其特征在于包括FPGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊、微處理器,所述的FPGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊皆與微處理器連接;所述的FPGA模塊用于三維B超數(shù)據(jù)的采集及數(shù)據(jù)的初級處理;所述的顯示器模塊與微處理器相連接,用于三維B超圖像的顯示;所述的硬盤與微處理器相連接,用于存儲圖像信息;所述的微處理器接收FPGA初級處理后的數(shù)據(jù)并對數(shù)據(jù)做出進(jìn)一步的處理。
2.根據(jù)權(quán)利要求1所述的嵌入式三維B超系統(tǒng),其特征在于,F(xiàn)PGA模塊包括EPF10K10LC84-3。
3.根據(jù)權(quán)利要求1所述的嵌入式三維B超系統(tǒng),其特征在于顯示器模塊包括優(yōu)派VX2435wm 24寸寬屏顯示器。
4.根據(jù)權(quán)利要求1所述的嵌入式三維B超系統(tǒng),其特征在于硬盤包括希捷Expansion睿翼3. 5寸2TB。
5.根據(jù)權(quán)利要求1所述的嵌入式三維B超系統(tǒng),其特征在于所述的微處理器包括三星 S3C-6410。
全文摘要
本發(fā)明為實(shí)現(xiàn)三維B超檢測而設(shè)計的一種系統(tǒng)。其中包括FPGA模塊、顯示器模塊、硬盤、鼠標(biāo),鍵盤模塊、微處理器。所述FPGA模塊用于三維B超數(shù)據(jù)的采集及數(shù)據(jù)的初級處理;所述顯示器模塊用于圖像信息的顯示;所述硬盤用于存儲用戶及圖像信息等;所述鼠標(biāo),鍵盤模塊用于人機(jī)交互;所述微處理器用于圖像數(shù)據(jù)處理及顯示控制。本發(fā)明具有靈活,高效,成本低,性能好的特點(diǎn)。
文檔編號A61B8/00GK102366326SQ20111031005
公開日2012年3月7日 申請日期2011年10月13日 優(yōu)先權(quán)日2011年10月13日
發(fā)明者鄒雅嫻 申請人:無錫大麥創(chuàng)意設(shè)計有限公司