專利名稱:Fsk信號解調(diào)電路的制作方法
技術領域:
本發(fā)明涉及解調(diào)由長位及短位構(gòu)成且各位分別含有一個脈沖的FSK信號的解調(diào)電路。
背景技術:
首先,參照圖5對這種FSK信號的一個例子進行說明。如圖5所示,F(xiàn)SK信號由位期間(位長)長的長位,以及位期間短的短位構(gòu)成。各位各自含有一個不同長度周期(即頻率)的脈沖。在圖1的例子中,長位含有周期長(即頻率低)的脈沖,短位含有周期短(即頻率高)的脈沖。而且,將長位及短位中的一方設定為「1」,另一方設定為「0」。
專利文獻1特開平9-294143號公報專利文獻2特開平6-20400號公報以往,當對這種FSK信號進行解調(diào)時,通過檢測各位的占空比,對各位是「1」還是「0」進行判定,即進行位判定。即使在采用這樣的位判定方法的解調(diào)電路中也可以得到良好的解調(diào)性能。然而,如果可以將解調(diào)電路進一步簡單化,則關系到系統(tǒng)的小型輕量化,是有意義的。
發(fā)明內(nèi)容
本發(fā)明的解調(diào)電路,是一種將由位期間長的長位及位期間短的短位組成的FSK信號進行解調(diào)的解調(diào)電路,其中具備檢測各個位的位邊界定時的位邊界檢測部;以及對各個位進行判定,當從始端的位邊界定時到終端的位邊界定時之間有閾值定時經(jīng)過時判定為長位,在該閾值未經(jīng)過時判定為短位的判定部。
另外,在上述本發(fā)明的解調(diào)電路中,優(yōu)選上述位判定部包括超期間信號生成部,其在位期間內(nèi)生成從上述閾值時間經(jīng)過時刻到終端的位邊界定時為止有效的超期間信號,根據(jù)對應于各個位的上述超期間信號的有無來進行長位/短位判定。
此外,在上述本發(fā)明的解調(diào)電路中,優(yōu)選上述位判定部包括生成推遲上述超期間信號后端的移位信號的移位信號生成部,根據(jù)終端位邊界定時中的上述移位信號的有無,對各個位進行長位/短位判定。
再有,在上述本發(fā)明的解調(diào)電路中,優(yōu)選具有按照所定的指示輸入,對上述閾值定時進行可變設定的機構(gòu)。
上述本發(fā)明的解調(diào)電路,是一種將上述FSK信號作為車載系統(tǒng)控制信號使用的車載系統(tǒng)通訊控制用解調(diào)電路。
圖1是本發(fā)明的實施方式的解調(diào)電路的各部分信號的時間圖。
圖2是表示本發(fā)明的實施方式的解調(diào)電路的一例的圖。
圖3是表示本發(fā)明的實施方式的解調(diào)電路的位邊界檢測部的一例的圖。
圖4是表示本發(fā)明的實施方式的解調(diào)電路的移位信號生成部、解調(diào)數(shù)據(jù)取得部以及解調(diào)數(shù)據(jù)存儲寄存器的一例的圖。
圖5是表示FSK信號的一例的圖。
圖中10-解調(diào)電路,12-位邊界檢測部,14-位判定部,16-解調(diào)數(shù)據(jù)存儲寄存器,18-時鐘產(chǎn)生部,20-計數(shù)器,22-閾值時間控制部,24-移位信號生成部,26-解調(diào)數(shù)據(jù)取得部,30a~30j-延遲觸發(fā)器(DFF),32a、32b-NAND門,34-逆變器。
具體實施例方式
以下,參照附圖對本發(fā)明的最佳實施方式進行說明。圖1是本實施方式的解調(diào)電路10內(nèi)各信號的時間圖(示意圖),圖2是表示解調(diào)電路10的一例的框圖,圖3是表示位邊界檢測部12的電路構(gòu)成的一例的圖,另外圖4是表示移位信號生成部24、解調(diào)數(shù)據(jù)取得部26及解調(diào)數(shù)據(jù)存儲寄存器16的電路構(gòu)成的一例的圖。
圖1中例示的解調(diào)電路10包括位邊界檢測部12、位判定部14、解調(diào)數(shù)據(jù)存儲寄存器16及產(chǎn)生基本時鐘的時鐘產(chǎn)生部18。
位邊界檢測部12檢測FSK信號的位邊界。在圖1的FSK信號的情況下,位邊界是各脈沖的上升沿。這種情況下,如圖2所示,位邊界檢測部12可以由2段的延遲觸發(fā)器(邊緣觸發(fā)型觸發(fā)器,以下簡稱為DFF)30a、30b和NAND門32a構(gòu)成。即,第1段的DFF30a,根據(jù)從CK端子輸入的所定周期的基本時鐘(脈沖)取得輸入該D端子的FSK信號。另外,第1段的DFF30a的Q輸出與第2段的DFF30b的D端子,該第2段的DFF30b的CK端子也輸入基本時鐘。即,在第2段的DFF30b中,取得相對于第1段的DFF30a取得的信號只延遲基本時鐘1個脈沖的信號。因此在NAND門32a中,如果取第1段的DFF30a的Q輸出與第2段的DFF30b的QB輸出(Q輸出的反向輸出)的NAND,則得到圖1所示的位邊界信號,即只有離FSK信號上升沿最近的基本時鐘的1個脈沖成為L(低)電平,其余期間成為H(高)電平的信號(=位邊界信號)。這時,在后段的電路中,將位邊界信號的脈沖下降沿定時作為位邊界進行處理就可以了。而且,此時位邊界檢測部12的動作即位邊界的檢測,也可以構(gòu)成為只有在滿足所定條件的情況下才有效。例如,可以構(gòu)成為切換DFF30a、30b的復位信號的H/L,或在NAND門32a的后段設置控制NAND門32a輸出的門(例如AND門等),將該門的輸出作為位邊界信號。
位判定部14利用位邊界檢測部12的檢測結(jié)果,根據(jù)相鄰的位邊界間的時間長度即位期間的長度,進行位判定。在圖1的例子中,將比長位的位期間短、且比短位的位期間長的期間設定為閾值時間,輸出用來判定位期間相對于該閾值時間是長還是短的信號。
作為執(zhí)行這種處理的電路的一例,圖2所示的位判定部14具有計數(shù)器(例如含有多段觸發(fā)器的n進計數(shù)器)20。該計數(shù)器20,對基本時鐘的脈沖數(shù)進行計數(shù),依據(jù)位邊界信號的下降沿脈沖(L電平輸入)進行復位。而且,在復位后,當基本時鐘的計數(shù)值超過(或達到)對應于閾值時間的閾值脈沖數(shù)(圖1為7個計數(shù)脈沖)時,輸出所定的信號(圖1的超期間信號),該信號的輸出持續(xù)到下一次復位(該期間為H電平)。在這里,當處理圖1的FSK信號時,由于長位為基本時鐘的約8個脈沖,短位為基本時鐘的約6個脈沖,所以閾值脈沖數(shù)設定為7個脈沖。因此,計數(shù)器20,在長位時,首先依據(jù)位期間始端的上升沿脈沖而復位(L電平),從計數(shù)閾值脈沖數(shù)的時刻開始進行信號輸出(H電平),依據(jù)下一個下降沿脈沖進行復位(L電平)。即,在長位時,輸出從閾值時間經(jīng)過時刻到位期間的終端(下一次位期間的開始)為止成為H電平的超期間信號。另一方面,在短位時,由于在計數(shù)閾值脈沖數(shù)之前輸入下一個下降沿脈沖,故不輸出超期間信號(即保持L電平的原樣)。即,在圖2的示例中,計數(shù)器20相當于超期間信號生成部。
另外,在圖2的示例中,作為可變地設定閾值時間的機構(gòu)而設有閾值時間控制部22。舉個例子,閾值時間控制部22根據(jù)從外部裝置(例如計算機)等輸入的指示信號,生成用來控制計數(shù)器20的閾值計數(shù)值的多位并行信號(如「0」,「1」,「0」等)。在計數(shù)器20內(nèi),例如設有用來使觸發(fā)器的有效段數(shù)發(fā)生變化的電路(例如含有OR門,AND門等,圖中未示出),通過對應于并行信號的各個位的值來切換該電路各部的輸出,從而使觸發(fā)器的有效段數(shù)發(fā)生變化,由此使計數(shù)器20的閾值計數(shù)值發(fā)生變化。通過做成這種結(jié)構(gòu),從而相對于脈沖幅度和占空比有差異的FSK信號共用。而且,在設定不同的閾值時,取得各自的解調(diào)數(shù)據(jù),如在解調(diào)電路10的后段電路(未圖示)中通過比較各種情況下的位誤碼率,而可以選擇設定位誤碼率最低的閾值時間(閾值脈沖數(shù))。再有,還能構(gòu)成為在解調(diào)數(shù)據(jù)的位誤碼率比所定的閾值增大時,自動地(動態(tài)地)執(zhí)行該閾值時間的選擇處理。
這樣,圖2所示的位判定部14,根據(jù)對應于各個位的上述信號(超期間信號)的有無,進行該位是長位還是短位的判定。為了進行相關處理,在圖2的例子中,由移位信號生成部24,生成使超期間信號的后端(下降沿)延遲所定期間的移位信號。如圖1所示,超期間信號的后端對應于位期間邊界的定時(位邊界信號下降的定時)。因此,如果使超期間信號的后端延遲,生成延長其信號的脈沖寬度的信號,則采用位邊界輸出信號(例如位邊界信號,或作為其反向輸出的解調(diào)用時鐘),可以更容易地判定有無超期間信號的輸出。
在圖4的例子中,移位信號生成部24具有DFF30c。向該DFF30c的D端子施加恒壓VDD(H電平),向CK端子輸入超期間信號。由此,從Q端子輸出與超期間信號脈沖的上升沿一起上升(成為H電平)的信號。然后,在從位邊界開始經(jīng)過了所定期間的時刻使DFF30c復位。由此,從Q端子的輸出成為上述移位信號。另外,關于DFF30c的復位,在圖4的例子中,例如用二個DFF30d、30e,生成使FSK信號延遲所定期間(基本時鐘的2個脈沖)的信號。然后,通過將這個信號輸入與圖3相同的電路(即DFF30f、30g以及NAND門32b),生成從位邊界開始延遲下降的脈沖(等于將位邊界信號延遲基本時鐘的2個脈沖的脈沖),并以此作為復位信號使用。然而,這只是一個例子,例如也可以通過使圖1的位邊界信號通過多段從屬的DFF而進行延遲,從而生成與上述相同的DFF30c的復位信號,或者也可以不使用DFF30c,而將延遲量不同的多個超期間信號的OR輸出作為移位信號。
利用這樣生成的移位信號,在解調(diào)數(shù)據(jù)取得部26中取得解調(diào)數(shù)據(jù)。在圖4的例子中,解調(diào)數(shù)據(jù)取得部26包括DFF30h。向DFF30h的D端子輸入移位信號,向CK端子輸入由逆變器34將位邊界信號反向的解調(diào)用時鐘。由此,在輸入(上升)的解調(diào)用時鐘的定時內(nèi),當移位信號是H電平時,使DFF30h成為H電平(=「1」),另一方面,在其定時內(nèi),在移位信號是L電平時,使DFF30h成為L電平(=「0」)。這樣,在圖1的示例的情況下,取得與FSK信號相對應的解調(diào)數(shù)據(jù)「1」「0」「1」(串行數(shù)據(jù))。
解調(diào)數(shù)據(jù)存儲在解調(diào)數(shù)據(jù)存儲寄存器16中。在圖4的例子中,解調(diào)數(shù)據(jù)存儲寄存器16由DFF30h及其后段縱向延續(xù)的多個DFF(30i、30j…)構(gòu)成。向各DFF(30i、30j…)的CK端子輸入解調(diào)用時鐘。這里存儲的解調(diào)數(shù)據(jù)由后段電路適當?shù)厝〉?,并加以利用?br>
如以上所說明的,根據(jù)本發(fā)明,由于可以由比較簡單的電路結(jié)構(gòu)構(gòu)成FSK解調(diào)電路,故具有達成組裝該解調(diào)電路的系統(tǒng)小型輕量化目的的優(yōu)點。另外,還有可以進一步提高解調(diào)性能的優(yōu)點。但,上述實施方式只不過是一個例子,可以由各種等效電路來構(gòu)筑能發(fā)揮相同作用效果的本發(fā)明的解調(diào)電路。再者,上述解調(diào)電路,也可組裝到對汽車用車載系統(tǒng)的控制信號進行無線通信的無線通訊裝置(無線接收裝置)中,例如,用于控制車門鎖的上鎖/開鎖或控制車門開關的信號的車載通訊裝置、或者用于控制車輛動力機構(gòu)(發(fā)動機、馬達等)或電器件等的ON/OFF的信號的車載通訊裝置,或用于與那些車載通訊裝置進行通信的遙控裝置(例如,無線鑰匙裝置、移動電話機)等而使用。
權(quán)利要求
1.一種解調(diào)電路,其中對由位期間長的長位及位期間短的短位構(gòu)成的FSK信號進行解調(diào),其特征在于,具備檢測各位的位邊界定時的位邊界檢測部;位判定部,其針對各個位,在從始端的位邊界定時到終端的位邊界定時之間經(jīng)過了閾值時間時判定為長位,在未經(jīng)過該閾值時間時判定為短位。
2.根據(jù)權(quán)利要求1所述的解調(diào)電路,其中,上述位判定部包括在位期間內(nèi)生成從上述閾值時間經(jīng)過時刻到終端的位邊界定時為止有效的超期間信號的超期間信號生成部,根據(jù)對應于各個位的上述超期間信號的有無來進行長位/短位判定。
3.根據(jù)權(quán)利要求1或2所述的解調(diào)電路,其中,上述位判定部包括生成推遲上述超期間信號后端的移位信號的移位信號生成部,根據(jù)終端位邊界定時中的上述移位信號的有無,對各個位進行長位/短位判定。
4.根據(jù)權(quán)利要求1~3中任一項所述的解調(diào)電路,其中,具有按照所定的指示輸入,對上述閾值定時進行可變設定的機構(gòu)。
5.根據(jù)權(quán)利要求1~4中任一項所述的解調(diào)電路,其中,是車載系統(tǒng)通信控制用的解調(diào)電路,上述FSK信號是相對于車載系統(tǒng)的控制信號。
全文摘要
本發(fā)明提供一種由更簡單的電路結(jié)構(gòu)構(gòu)成的FSK解調(diào)電路。對由位期間長的長位及位期間短的短位構(gòu)成的FSK信號進行解調(diào)的解調(diào)電路(10),包括檢測各個位的位邊界定時的位邊界檢測部(12);以及針對各個位,在從始端的位邊界定時到終端的位邊界定時之間經(jīng)過了閾值時間時判定為長位,在未經(jīng)過該閾值時間時判定為短位的位判定部(14)。
文檔編號H04L27/14GK1592287SQ200410064410
公開日2005年3月9日 申請日期2004年8月24日 優(yōu)先權(quán)日2003年9月2日
發(fā)明者梅若正博 申請人:三洋電機株式會社