專利名稱:用于光時(shí)域反射儀的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電路設(shè)計(jì),確切地說(shuō),涉及一種用于高動(dòng)態(tài)范圍光時(shí)域反射儀的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,屬于脈沖數(shù)字電路技術(shù)領(lǐng)域。
光時(shí)域反射儀OTDR(Optical Time-Domain Reflectometry)是一種測(cè)量光纖線路性能、定位光纖線路故障點(diǎn)的測(cè)量?jī)x器。它的工作原理是通過(guò)測(cè)試脈沖激光在光纖傳輸線路上的背向散射光隨時(shí)間(距離)的能量分布曲線來(lái)分析得到光纖的長(zhǎng)度、衰減、故障等傳輸特性,即利用激光器向被測(cè)光纖輸入一個(gè)光脈沖,當(dāng)光脈沖沿著光纖線路向前傳播的同時(shí),要散射和反射回來(lái)部分信號(hào);光時(shí)域反射儀是在向光纖發(fā)射脈沖信號(hào)的同時(shí),在其同一端監(jiān)測(cè)該散射和反射回來(lái)的部分信號(hào),并對(duì)該由于菲涅爾反射、瑞利散射和光纖介質(zhì)的變化而散射和反射回來(lái)的信號(hào)進(jìn)行連續(xù)高速采樣處理,從而得到對(duì)光纖線路的信號(hào)傳輸衰減和故障的診斷定位等特性。
光時(shí)域反射儀主要由兩部分組成光發(fā)射與接收電路、數(shù)據(jù)采集與處理電路。動(dòng)態(tài)范圍(DR)是光時(shí)域反射儀的重要指標(biāo)之一,它直接反映了光時(shí)域反射儀所能測(cè)量的光纖的長(zhǎng)度大小;被測(cè)光纖的長(zhǎng)度越長(zhǎng),所需要的光時(shí)域反射儀的動(dòng)態(tài)范圍也越大。
提高光時(shí)域反射儀的測(cè)量動(dòng)態(tài)范圍(DR)的方法主要有a.增加光發(fā)射與接收電路中的激光器發(fā)射能量。由于激光器的特性主要由器件特性所決定,其發(fā)射能量的提高是有限度的。b.增加數(shù)據(jù)采集與處理電路中的測(cè)試平均次數(shù)。動(dòng)態(tài)范圍與測(cè)試平均次數(shù)有如下關(guān)系ΔDR=5×logN]]>其中,N表示測(cè)試平均次數(shù),ΔDR表示動(dòng)態(tài)范圍的變化量。由于增加測(cè)試平均次數(shù)將會(huì)導(dǎo)致測(cè)試時(shí)間的延長(zhǎng),因此這種增加也是有限度的。
傳統(tǒng)的光時(shí)域反射儀,一方面在光發(fā)射與接收電路中采用當(dāng)時(shí)最高功率的激光器,另一方面也在數(shù)據(jù)采集與處理電路中盡量提高測(cè)試的平均次數(shù)。但是,由于采樣頻率較低,一般不超過(guò)8MHz,因此為了提高分辨率,必須進(jìn)行交錯(cuò)(Interleaving)采樣,從而要增加測(cè)試時(shí)間,減少測(cè)試的平均次數(shù)。另外,測(cè)試點(diǎn)平均算法的實(shí)現(xiàn),一般是在發(fā)射一次激光脈沖并采樣完畢后,由中央處理器單元通過(guò)軟件從數(shù)據(jù)暫存區(qū)讀取測(cè)量數(shù)據(jù),并將該數(shù)據(jù)與累加數(shù)據(jù)存儲(chǔ)區(qū)的前次累加結(jié)果進(jìn)行累加得到本次累加結(jié)果,然后重新存入累加數(shù)據(jù)存儲(chǔ)區(qū),當(dāng)測(cè)試距離很遠(yuǎn)時(shí),測(cè)試點(diǎn)數(shù)也會(huì)很多,這樣的運(yùn)算不可避免地嚴(yán)重占用測(cè)量時(shí)間。當(dāng)測(cè)量完成后,一般的方法是,中央處理單元通過(guò)軟件對(duì)累加數(shù)據(jù)存儲(chǔ)區(qū)進(jìn)行讀取操作,并進(jìn)行數(shù)據(jù)處理和事件分析,這樣勢(shì)必會(huì)延遲實(shí)時(shí)測(cè)試模式下的后續(xù)測(cè)試。所有這些都會(huì)間接減少測(cè)試平均次數(shù),達(dá)不到盡量提高動(dòng)態(tài)范圍的要求。
本發(fā)明的目的是提供一種用于高動(dòng)態(tài)范圍光時(shí)域反射儀的的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,該電路用于將一束激光發(fā)射到被測(cè)光纖,同時(shí)檢測(cè)光纖中的后向散射和反射信號(hào)的光時(shí)域反射儀(OTDR),該電路克服了現(xiàn)有技術(shù)中的諸多缺陷,實(shí)現(xiàn)高分辨率、高速數(shù)據(jù)采集和實(shí)時(shí)累加處理。
本發(fā)明的目的是這樣實(shí)現(xiàn)的包括一個(gè)可以向光發(fā)射器提供驅(qū)動(dòng)脈沖的脈沖信號(hào)產(chǎn)生電路及其脈沖參數(shù)與邏輯控制單元,一個(gè)可以在脈沖激光發(fā)射到該被測(cè)光纖前的某一設(shè)定時(shí)刻開(kāi)始對(duì)光接收器輸出的模擬信號(hào)進(jìn)行量化的模/數(shù)轉(zhuǎn)換器,一個(gè)具有一定容量的可以存儲(chǔ)該模/數(shù)轉(zhuǎn)換器量化的該被測(cè)光纖順序位置的采樣累加數(shù)據(jù)的快速存儲(chǔ)器,一個(gè)在采樣累加完畢后將該快速存儲(chǔ)器中存儲(chǔ)的采樣累加數(shù)據(jù)轉(zhuǎn)存的緩存存儲(chǔ)器,以及對(duì)邏輯控制單元進(jìn)行程序控制的微處理器單元,向邏輯控制單元提供時(shí)鐘信號(hào)的時(shí)鐘信號(hào)單元和信號(hào)處理單元。
其中模/數(shù)轉(zhuǎn)換器件是對(duì)前述被測(cè)光纖中順序位置的后向散射和反射信號(hào)進(jìn)行采樣的頻率不低于25MSPS、12位的A/D轉(zhuǎn)換器件。
其中邏輯控制單元中設(shè)有延遲器,該延遲器可進(jìn)行的最小延遲時(shí)間為0.15625納秒,也即可以實(shí)現(xiàn)最小分辨率達(dá)0.015625米的交錯(cuò)(Interleaving)采樣技術(shù)。
其中快速存儲(chǔ)器是采用快速同步先進(jìn)先出存儲(chǔ)器FIFO實(shí)現(xiàn)的。
其中邏輯控制單元中采用硬件電路實(shí)現(xiàn)前述被測(cè)光纖順序位置的采樣數(shù)據(jù)的實(shí)時(shí)累加。
采用靜態(tài)存儲(chǔ)器作為緩存存儲(chǔ)器,以實(shí)現(xiàn)緩存技術(shù)而提高數(shù)據(jù)采樣速度。
采用流水線方式完成脈沖數(shù)據(jù)采樣、讀取前次累加數(shù)據(jù)、加法運(yùn)算、存儲(chǔ)本次累加數(shù)據(jù)的信號(hào)處理操作。
本發(fā)明的技術(shù)特點(diǎn)是通過(guò)提高采樣頻率減少交錯(cuò)采樣的次數(shù)和提高采樣分辨率,通過(guò)硬件電路實(shí)現(xiàn)實(shí)時(shí)累加和采用快速同步先進(jìn)先出存儲(chǔ)器來(lái)存儲(chǔ)累加數(shù)據(jù)的方法解決了累加運(yùn)算占用測(cè)試時(shí)間的問(wèn)題,并通過(guò)引入緩存存儲(chǔ)區(qū)的方法解決了實(shí)時(shí)測(cè)試模式下累加數(shù)據(jù)存儲(chǔ)區(qū)被占用而無(wú)法進(jìn)行后續(xù)測(cè)試的問(wèn)題,再通過(guò)流水線工作方式,解決了在保證采樣速度的前提下降低硬件成本的問(wèn)題,從而達(dá)到了在相同測(cè)試時(shí)間內(nèi)盡量增加測(cè)試平均次數(shù)、提高光時(shí)域反射儀的測(cè)試動(dòng)態(tài)范圍的目的。
下面結(jié)合附圖和實(shí)施例具體介紹本發(fā)明電路的結(jié)構(gòu)、工作原理和功效
圖1為本發(fā)明的用于光時(shí)域反射儀的數(shù)據(jù)采集與處理電路的電原理方框圖。
圖2為圖1中邏輯控制單元的內(nèi)部電原理方框圖。
圖3為圖2邏輯控制單元的流水線工作方式的時(shí)序圖。
參見(jiàn)圖1,本發(fā)明是光時(shí)域反射儀中的數(shù)據(jù)采集與處理電路,圖1展示了本發(fā)明電路的工作原理。光時(shí)域反射儀采用一個(gè)光發(fā)射器5、通過(guò)耦合器3和連接器2連接到被測(cè)光纖1,光發(fā)射器5是由本發(fā)明的數(shù)據(jù)采集與處理電路6所驅(qū)動(dòng)的。光接收器4則通過(guò)耦合器3接收被測(cè)光纖1的后向散射信號(hào),并輸出相應(yīng)的模擬電信號(hào),該模擬信號(hào)則由本發(fā)明的數(shù)據(jù)采集與處理電路6進(jìn)行接收采集和累加處理。
本發(fā)明的數(shù)據(jù)采集處理電路6包括一個(gè)可以向光發(fā)射器5提供驅(qū)動(dòng)脈沖的脈沖信號(hào)產(chǎn)生電路及其脈沖參數(shù)與邏輯控制單元14,一個(gè)可以在脈沖激光發(fā)射到該被測(cè)光纖前的某一設(shè)定時(shí)刻開(kāi)始對(duì)光接收器4輸出的模擬信號(hào)進(jìn)行量化的模/數(shù)轉(zhuǎn)換器13,一個(gè)具有一定容量的可以存儲(chǔ)該模/數(shù)轉(zhuǎn)換器量化的該被測(cè)光纖順序位置的采樣累加數(shù)據(jù)的快速存儲(chǔ)器—快速同步先進(jìn)先出存儲(chǔ)器(FIFO)15,一個(gè)在采樣累加完畢后將該快速存儲(chǔ)器15中存儲(chǔ)的采樣累加數(shù)據(jù)轉(zhuǎn)存的緩存存儲(chǔ)器16,以及微處理器單元10、信號(hào)處理單元11、時(shí)鐘信號(hào)單元12等部件組成。參見(jiàn)圖2所示的邏輯控制單元14的內(nèi)部電原理方框圖,介紹本發(fā)明的工作原理。
在開(kāi)始測(cè)試前,微處理器單元10將脈沖寬度、脈沖延遲、采樣點(diǎn)數(shù)、重復(fù)次數(shù)等設(shè)定值分別寫入邏輯控制單元14中的脈沖寬度寄存器20、脈沖延遲寄存器21、采樣點(diǎn)數(shù)寄存器22和重復(fù)次數(shù)寄存器23,然后通過(guò)控制寄存器24啟動(dòng)自動(dòng)測(cè)試過(guò)程。在自動(dòng)測(cè)試過(guò)程中,微處理器單元10可從狀態(tài)寄存器25讀取“測(cè)試是否完成”的狀態(tài)指示值。
當(dāng)啟動(dòng)自動(dòng)測(cè)試后,邏輯控制單元14中的激光脈沖產(chǎn)生電路35、延時(shí)器36、采樣點(diǎn)數(shù)計(jì)數(shù)電路40、重復(fù)采樣計(jì)數(shù)電路39分別自動(dòng)從脈沖寬度寄存器20、脈沖延遲寄存器21、采樣點(diǎn)數(shù)寄存器22和重復(fù)次數(shù)寄存器23裝載設(shè)定值。激光脈沖產(chǎn)生電路35自動(dòng)產(chǎn)生設(shè)定寬度的脈沖信號(hào),并經(jīng)延時(shí)器36延遲設(shè)定時(shí)間后輸出到光發(fā)射器5。在激光脈沖信號(hào)產(chǎn)生和向光纖發(fā)射輸出的同時(shí),本發(fā)明的采樣點(diǎn)數(shù)計(jì)數(shù)電路就開(kāi)始控制測(cè)量、累加過(guò)程A/D轉(zhuǎn)換控制電路37控制A/D轉(zhuǎn)換單元13進(jìn)行采樣,F(xiàn)IFO讀寫控制電路38控制讀出快速同步先進(jìn)先出存儲(chǔ)器FIFO15中存儲(chǔ)的相同測(cè)試點(diǎn)的前次累加數(shù)據(jù)(對(duì)每個(gè)測(cè)試點(diǎn),第一次采樣時(shí)的前次累加數(shù)據(jù)均為0),數(shù)據(jù)鎖存控制電路32控制鎖存器31a、31b分別鎖存A/D轉(zhuǎn)換單元13輸出的數(shù)據(jù)和由FIFO15輸出的前次累加數(shù)據(jù),經(jīng)加法器30進(jìn)行加法運(yùn)算后,數(shù)據(jù)鎖存控制電路32控制鎖存器31c鎖存本次累加數(shù)據(jù)。FIFO讀寫控制電路38將鎖存器31c鎖存的本次累加數(shù)據(jù)寫入快速同步先進(jìn)先出存儲(chǔ)器FIFO15。該處理過(guò)程采用如圖3所示的流水線控制方式。當(dāng)采樣到設(shè)定點(diǎn)數(shù)后,重復(fù)采樣計(jì)數(shù)電路39進(jìn)行計(jì)數(shù),當(dāng)重復(fù)次數(shù)不夠設(shè)定次數(shù)時(shí),采樣點(diǎn)數(shù)計(jì)數(shù)電路40重新從采樣點(diǎn)數(shù)寄存器22裝載設(shè)定值,并重新進(jìn)行下一輪采樣累加過(guò)程。當(dāng)重復(fù)次數(shù)達(dá)到設(shè)定次數(shù)后,重復(fù)采樣計(jì)數(shù)電路39復(fù)位采樣點(diǎn)數(shù)計(jì)數(shù)電路40,并啟動(dòng)自動(dòng)轉(zhuǎn)存控制電路34,使隔離器33打開(kāi)。
當(dāng)自動(dòng)轉(zhuǎn)存開(kāi)始后,自動(dòng)轉(zhuǎn)存控制電路34自動(dòng)從采樣點(diǎn)數(shù)寄存器22裝載設(shè)定采樣點(diǎn)數(shù),然后控制FIFO讀寫控制電路38從快速同步先進(jìn)先出存儲(chǔ)器FIFO15讀出存儲(chǔ)的采樣累加數(shù)據(jù),同時(shí)自動(dòng)轉(zhuǎn)存控制電路34自動(dòng)產(chǎn)生將采樣累加數(shù)據(jù)寫入緩存存儲(chǔ)器16所需的地址、控制信號(hào),完成寫操作。自動(dòng)轉(zhuǎn)存控制電路34在將設(shè)定采樣點(diǎn)數(shù)的采樣累加數(shù)據(jù)轉(zhuǎn)存完畢后,向信號(hào)處理單元11發(fā)送轉(zhuǎn)存完畢指示信號(hào),同時(shí)狀態(tài)寄存器25相應(yīng)位被置為有效。
微處理器單元10檢測(cè)到轉(zhuǎn)存完畢狀態(tài)后,又可以啟動(dòng)下一次采樣累加過(guò)程。
信號(hào)處理單元11檢測(cè)到轉(zhuǎn)存完畢指示信號(hào)有效后,從緩存存儲(chǔ)器16讀取采樣累加數(shù)據(jù),隨后可以進(jìn)行信號(hào)處理和事件分析。
參見(jiàn)圖3所示的本發(fā)明采樣信號(hào)累加處理過(guò)程的流水線工作方式時(shí)序圖,tw是驅(qū)動(dòng)光發(fā)射器5的脈沖信號(hào)的寬度,取值范圍10ns~20us;Ts是A/D采樣時(shí)鐘周期和FIFO的讀寫時(shí)鐘周期(40ns);N是每次的采樣點(diǎn)數(shù);t1是驅(qū)動(dòng)光發(fā)射器5的脈沖信號(hào)的前沿和A/D轉(zhuǎn)換器的第一個(gè)轉(zhuǎn)換時(shí)鐘上升沿之間的時(shí)差,為了實(shí)現(xiàn)交錯(cuò)采樣,t1取值范圍0~40ns;t2是A/D轉(zhuǎn)換器轉(zhuǎn)換時(shí)鐘上升沿與鎖存器31a鎖存時(shí)鐘上升沿的時(shí)差,也是FIFO讀時(shí)鐘上升沿與鎖存器31b鎖存時(shí)鐘上升沿的時(shí)差,值為Ts(40ns);t3是鎖存器31a、31b的鎖存時(shí)鐘上升沿與鎖存器31c的鎖存時(shí)鐘的上升沿的時(shí)差,值為Ts(40ns);t4是鎖存器31c的鎖存時(shí)鐘上升沿與FIFO的寫時(shí)鐘上升沿之間的時(shí)差,值為Ts(40ns)。在此流水線工作方式中,每一點(diǎn)的采樣累加存儲(chǔ)過(guò)程的合計(jì)時(shí)間為t2+t3+t4(120ns),但相鄰兩點(diǎn)間的采樣累加存儲(chǔ)過(guò)程的間隔時(shí)間為t2(40ns),這樣一方面保證了25MSPS的采樣速率,另一方面也保證了單個(gè)測(cè)試點(diǎn)的采樣累加存儲(chǔ)時(shí)間的充裕度。
本發(fā)明的電路主要采用四種技術(shù)措施來(lái)提高信號(hào)的采樣、存儲(chǔ)、運(yùn)算和處理速度(1)選用采樣頻率大于25MSPS、12位的A/D器件進(jìn)行數(shù)據(jù)采樣,并可進(jìn)行交錯(cuò)(Interleaving)采樣而將采樣頻率擴(kuò)大到256倍,交錯(cuò)采樣所用延時(shí)器的最小延遲時(shí)間0.15625納秒(40ns/256),因而最小采樣分辨率可達(dá)0.015625米(在OTDR中,考慮到光在光纖中的來(lái)回傳播,其傳播速度約為1米/10納秒)。
(2)利用硬件電路進(jìn)行加法運(yùn)算,從而大大提高運(yùn)算速度,實(shí)現(xiàn)實(shí)時(shí)自動(dòng)累加運(yùn)算;并將測(cè)試數(shù)據(jù)暫存區(qū)與累加數(shù)據(jù)存儲(chǔ)區(qū)合并,采用存取速率大于25MHz、容量為65536×32位的同步先進(jìn)先出存儲(chǔ)器FIFO作為累加數(shù)據(jù)存儲(chǔ)區(qū)。由于同步先進(jìn)先出存儲(chǔ)器不需要地址信號(hào),并且可以同時(shí)進(jìn)行讀寫操作,不僅簡(jiǎn)化控制邏輯,而且避免不能同時(shí)進(jìn)行讀寫操作所導(dǎo)致的時(shí)間延遲。
(3)當(dāng)累加運(yùn)算進(jìn)行到設(shè)定平均次數(shù)需要進(jìn)行數(shù)據(jù)處理和事件分析時(shí),采用緩存技術(shù),將累加數(shù)據(jù)從累加數(shù)據(jù)存儲(chǔ)區(qū)自動(dòng)轉(zhuǎn)存到緩存存儲(chǔ)區(qū),以供后續(xù)測(cè)試。由于對(duì)緩存存儲(chǔ)器操作并不頻繁,因此選用一般讀寫速度(70ns左右)、65536×32位容量的靜態(tài)存儲(chǔ)器作為緩存存儲(chǔ)器。
(4)由于采樣頻率高達(dá)25MSPS,只有具有非??斓乃俣鹊挠布娐凡拍茉谝粋€(gè)采樣周期40納秒內(nèi)完成采樣、讀取前次累加數(shù)據(jù)、加法運(yùn)算、存儲(chǔ)本次累加數(shù)據(jù)等操作,本發(fā)明將這些操作進(jìn)行分解,采用流水線工作方式實(shí)現(xiàn)之,可降低對(duì)硬件電路速度的要求,從而降低硬件成本。
本發(fā)明已經(jīng)試制出樣品電路,并在光時(shí)域測(cè)試儀上進(jìn)行試驗(yàn)實(shí)施,達(dá)到了設(shè)計(jì)要求和發(fā)明目的,是一種可以實(shí)現(xiàn)高分辨率、高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路。
權(quán)利要求
1.一種用于高動(dòng)態(tài)范圍光時(shí)域反射儀的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于包括一個(gè)可以向光發(fā)射電路提供驅(qū)動(dòng)脈沖的脈沖信號(hào)產(chǎn)生電路及其脈沖參數(shù)與邏輯控制單元,一個(gè)可以在脈沖激光發(fā)射到該被測(cè)光纖前的某一設(shè)定時(shí)刻開(kāi)始對(duì)光接收器輸出的模擬信號(hào)進(jìn)行量化的模/數(shù)轉(zhuǎn)換器,一個(gè)具有一定容量的可以存儲(chǔ)該模/數(shù)轉(zhuǎn)換器量化的該被測(cè)光纖順序位置的采樣累加數(shù)據(jù)的快速存儲(chǔ)器,一個(gè)在采樣累加完畢后將該快速存儲(chǔ)器中存儲(chǔ)的采樣累加數(shù)據(jù)轉(zhuǎn)存的緩存存儲(chǔ)器,以及對(duì)邏輯控制單元進(jìn)行程序控制的微處理器單元,向邏輯控制單元提供時(shí)鐘信號(hào)的時(shí)鐘信號(hào)單元和信號(hào)處理單元。
2.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于其中模/數(shù)轉(zhuǎn)換器件是對(duì)前述被測(cè)光纖中順序位置的后向散射和反射信號(hào)進(jìn)行采樣的頻率不低于25MSPS、12位的A/D轉(zhuǎn)換器件。
3.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于其中邏輯控制單元中設(shè)有延遲器,該延遲器可進(jìn)行的最小延遲時(shí)間為0.15625納秒,也即可以實(shí)現(xiàn)最小分辨率達(dá)0.015625米的交錯(cuò)(Interleaving)采樣技術(shù)。
4.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于其中快速存儲(chǔ)器是采用快速同步先進(jìn)先出存儲(chǔ)器FIFO實(shí)現(xiàn)的。
5.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于其中邏輯控制單元中采用硬件電路實(shí)現(xiàn)前述被測(cè)光纖順序位置的采樣數(shù)據(jù)的實(shí)時(shí)累加。
6.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于采用靜態(tài)存儲(chǔ)器作為緩存存儲(chǔ)器,以實(shí)現(xiàn)緩存技術(shù)而提高數(shù)據(jù)采樣速度。
7.如權(quán)利要求1所述的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,其特征在于采用流水線方式完成脈沖數(shù)據(jù)采樣、讀取前次累加數(shù)據(jù)、加法運(yùn)算、存儲(chǔ)本次累加數(shù)據(jù)的信號(hào)處理操作。
全文摘要
一種用于高動(dòng)態(tài)范圍光時(shí)域反射儀的高速數(shù)據(jù)采集和實(shí)時(shí)累加處理的電路,包括一個(gè)向光發(fā)射器提供驅(qū)動(dòng)脈沖的脈沖信號(hào)產(chǎn)生電路及其脈沖參數(shù)與邏輯控制單元,一個(gè)對(duì)光接收器輸出的模擬信號(hào)進(jìn)行量化的模/數(shù)轉(zhuǎn)換器,一個(gè)具有一定容量的存儲(chǔ)該被測(cè)光纖順序位置采樣累加數(shù)據(jù)的快速存儲(chǔ)器,一個(gè)在采樣累加完畢后、將該快速存儲(chǔ)器中存儲(chǔ)的采樣累加數(shù)據(jù)轉(zhuǎn)存的緩存存儲(chǔ)器,以及微處理器單元,時(shí)鐘信號(hào)單元和信號(hào)處理單元。該電路可實(shí)現(xiàn)高分辨率、高速數(shù)據(jù)采集和實(shí)時(shí)累加處理。
文檔編號(hào)H04B10/08GK1330266SQ0010785
公開(kāi)日2002年1月9日 申請(qǐng)日期2000年6月27日 優(yōu)先權(quán)日2000年6月27日
發(fā)明者朱紅春 申請(qǐng)人:華為技術(shù)有限公司